伦伦影院久久影视,天天操天天干天天射,ririsao久久精品一区 ,一本大道香蕉大久在红桃,999久久久免费精品国产色夜,色悠悠久久综合88,亚洲国产精品久久无套麻豆,亚洲香蕉毛片久久网站,一本一道久久综合狠狠老

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

J-Link探針支持RISC-V、ARM和其它CPU平臺

華興萬邦技術經濟學 ? 來源:未知 ? 作者:李倩 ? 2018-08-07 16:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

J-Link探針支持RISC-VARM和其它CPU平臺

英國劍橋和德國希爾登市——2018年8月

UltraSoC日前宣布:公司已與SEGGER達成合作伙伴關系,以在UltraSoC集成化的系統級芯片(SoC)監測和分析環境中為J-Link調試探針提供支持。SEGGER的J-Link探針是業界最廣泛使用的調試探針之一,支持包括RISC-V以及當前和過往代系的ARM內核在內的常用處理器平臺的調試。此次的雙方合作,使SoC開發人員能夠通過UltraSoC靈活的片上監測和分析基礎設施在調試時通過同一界面輕松地訪問J-Link。

UltraSoC致力于讓設計人員的工作變得更便捷:通過提供一種開放的、易于熟悉的且與內核架構供應商無關的環境,以滿足每位工程師在處理器架構、開發工具和硬件方面的偏好。通過支持其框架內最廣泛的平臺和工具,UltraSoC為更多的設計人員開啟了其嵌入式分析平臺優勢的大門,可以縮短開發時間、加快調試過程、降低風險和成本。

對SEGGER J-Link探針全面支持的集成意味著探針配置和調試監控可以在單一環境下進行,在使用UltraSoC的嵌入式分析功能的時候,設計師們將能夠在設計流程中和隨后的現場中深入了解CPU的運行情況,以作為更廣泛的系統設計的一部分。

UltraSoC首席執行官Rupert Baines評論道:“像所有的工程師一樣,芯片設計人員也希望能夠為所從事的工作選擇最好的工具。在UltraSoC,我們致力于與業內一流的硬件和軟件提供商合作,來確保我們共同的客戶可以將其生產能力和創新潛力最大化。作為我們行業中的領軍企業之一,與SEGGER的合作完全符合我們的戰略。隨著我們越來越多的客戶使用開源RISC-V平臺,對靈活性和開放性的需求顯著增加。這個行業正在發生變化,現在整個生態系統內的協作比以往任何時候都更為重要。”

SEGGER銷售與市場營銷總監Harald Schober補充道:“我們很高興能夠與UltraSoC一起攜手合作——我們共同致力于提供最好的工具,來支持那些采用核心專利和開源CPU架構的設計師。我們兩家公司已經共享了客戶,期望這一合作將在RISC-V及其它平臺上也能夠快速成功。在UltraSoC環境中支持對SEGGER J-Link功能的訪問是非常有意義的。”

SEGGER是為嵌入式系統提供軟件、硬件和開發工具的業界領先供應商之一,公司為開發人員在整個開發流程中提供價格合理的、高質量的、靈活的、易于使用的工具和中間件組件。公司于2004年將J-Link引入到ARM市場,并成為為ARM開發人員提供行業標準調試探針的供應商。由于其易于使用,運行快速且可靠,J-Link系列的探針保持著行業領導者地位,同時可為設計人員提供一種可擴展的、價格合理的且功能齊全的解決方案。

SEGGER一直在不斷地擴大其支持的內核架構的范圍,包括其最近增加了對RISC-V的支持。在大多數情況下,同時在多平臺操作,J-Link僅需要一個微小的軟件/固件更新:當切換到一個不同的支持CPU產品系列或工具鏈時,沒必要購買一份全新的J-Link探針或一個新的授權。所有的J-Link型號都是完全兼容的,提供無限制的免費升級,且用戶在升級到更高端型號的時候可以即插即用。

關于SEGGER

SEGGER Microcontroller是為嵌入式系統提供軟件、硬件和開發工具的全系列供應商。公司提供的支持覆蓋整個開發流程,其中都提供價格合理、高質量、靈活且易于使用的工具和組件。SEGGER為安全通信及數據和產品安全提供解決方案,從而滿足快速演進的物聯網IoT)的需要。公司由Rolf Segger于1992年成立,是一家穩步發展的私人公司。SEGGER的總部位于德國,在美國辦公室設在波士頓地區以及硅谷,并在各大洲均有分銷商,可在全球范圍內提供全系列產品。更多信息,請訪問:www.segger.com

關于UltraSoC

UltraSoC是一家為系統級芯片(SoC)提供內部分析及監測技術的先鋒企業,正是這些SoC驅動了當今各種電子產品的創新。產品設計人員可以使用UltraSoC的嵌入式分析技術為產品增加先進的網絡安全、功能安全以及性能微調功能;與此同時該技術還能幫助企業更好地應對不斷升級的系統復雜性難題以及日益嚴苛的縮短上市時間需求。UltraSoC的技術以半導體知識產權(semiconductor IP)和軟件的形式提供給客戶,最終應用覆蓋了消費電子、計算和通信等行業。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 嵌入式
    +關注

    關注

    5208

    文章

    20591

    瀏覽量

    336343
  • RISC-V
    +關注

    關注

    49

    文章

    2932

    瀏覽量

    53449
  • UltraSoC
    +關注

    關注

    0

    文章

    40

    瀏覽量

    18365

原文標題:UltraSoC為嵌入式調試和分析環境添加SEGGER的J-Link調試探針

文章出處:【微信號:Technomics,微信公眾號:華興萬邦技術經濟學】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    RV生態又一里程碑:英偉達官宣CUDA將兼容RISC-V架構!

    時間里,RISC-V生態也在不斷壯大,RISC-V?CPU產品性能持續提高,開始往高性能的服務器CPU發展,形成向Arm服務器
    的頭像 發表于 07-19 00:04 ?6758次閱讀
    RV生態又一里程碑:英偉達官宣CUDA將兼容<b class='flag-5'>RISC-V</b>架構!

    【教程】CW32之使用J-Link燒錄.hex文件

    在平時調試時,我們也可以使用DAP-Link、ST-Link等進行燒錄和Debug,使用方法和STM32類似。然而當我們手頭只有hex文件(或bin文件)時,可以嘗試使用J-Link進行燒錄。
    的頭像 發表于 04-01 16:56 ?2962次閱讀
    【教程】CW32之使用<b class='flag-5'>J-Link</b>燒錄.hex文件

    RISC-V支持 Nx嗎?

    RISC-V architecture! · nrwl/nx · Discussion #27915 如果能夠支持 RISC-V,那就太好了。目前我無法在我的 VisionFive2 板上
    發表于 02-04 06:27

    RISC-V vs ARM:為什么工業與邊緣計算仍然選擇 ARM 架構?

    在芯片架構討論中,RISC-VARM 的對比,已經從“技術選型”升級為“路線之爭”。 一邊是? RISC-V :開源、免授權、可定制、不受單一廠商控制;另一邊是? ARM :成熟
    的頭像 發表于 01-21 17:33 ?912次閱讀
    <b class='flag-5'>RISC-V</b> vs <b class='flag-5'>ARM</b>:為什么工業與邊緣計算仍然選擇 <b class='flag-5'>ARM</b> 架構?

    探索RISC-V在機器人領域的潛力

    的帖子,這為希望進行底層開發的用戶提供了極大的靈活性。 五、 總結與展望 優點: 1. 性能強大: K1 RISC-V CPU性能遠超同價位ARM開發板,為復雜應用提供了可能。 2. 生態積極
    發表于 12-03 14:40

    使用J-Link Attach NXP S32K3導致對應RAM區域被初始化成0xDEADBEEF

    在IAR Embedded Workbench for Arm中使用J-Link Attach NXP S32K3的時候,會提示對應RAM區域被初始化成0xDEADBEEF,導致對應RAM區域的數據被“篡改”。
    的頭像 發表于 11-03 15:26 ?5521次閱讀
    使用<b class='flag-5'>J-Link</b> Attach NXP S32K3導致對應RAM區域被初始化成0xDEADBEEF

    全球首款RiSC-V企業級模擬平臺,躍昉科技LeapEMU正式亮相

    9月19日,廣東躍昉科技在珠海舉辦的“RISC-V軟件生態研討會上”,公司正式發布了全球首款支持超128核RiSC-V RVA23企業級模擬平臺LeapEMU。躍昉科技創始人兼CEO江
    的頭像 發表于 09-25 00:32 ?4205次閱讀
    全球首款<b class='flag-5'>RiSC-V</b>企業級模擬<b class='flag-5'>平臺</b>,躍昉科技LeapEMU正式亮相

    RISC-V 手冊

    年提出。其核心理念是開放性與模塊化設計,與x86(CISC)和ARMRISC)形成差異化競爭,現已成為全球芯片創新的重要驅動力135。核心特點與優勢開源開放RISC-V采用開放標準協議,無專利壁壘與授權費用,開發者可自由使用、
    發表于 07-28 16:27 ?11次下載

    包云崗:原位替代 ARM,并未真正發揮 RISC-V 的優勢

    生態(RISC-V)聯盟秘書長、北京開源芯片研究院首席科學家包云崗教授表示,若僅用于原位替代 ARM,并未真正發揮 RISC-V 開放性與可定制化的優勢。 ? RISC-V 的開放性,
    發表于 07-17 14:54 ?5208次閱讀

    RISC-V平臺思維和生態思維

    RISC-V平臺思維時指出,平臺思維指的是硬件(CPU、加速器、總線等)、固件和軟件的整體集成。標準化 ISA 配置文件是必要的
    發表于 07-17 14:04 ?4215次閱讀

    【微五科技CF5010RBT60開發板試用體驗】開發環境搭建之——使用J-Link調試

    0 硬件連接 雖然板子邊緣的JTAG排針沒有焊接,并且電阻也沒有。 但是不用焊接原件,直接連接到已有排針,也是具有完整JTAG功能的。 我的接線圖: 1確認所用的J-Link支持risc-v架構 在
    發表于 06-26 00:34

    RISC-VARM有何區別?

    在微處理器架構領域,ARMRISC-V是兩個備受關注的體系。ZLG致遠電子在推出ARM核心版后,又推出了基于RISC-V的MR6450核心版,這引發了人們對這兩種架構差異的深入探討。
    的頭像 發表于 06-24 11:38 ?2170次閱讀
    <b class='flag-5'>RISC-V</b>和<b class='flag-5'>ARM</b>有何區別?

    智芯公司RISC-V高性能CPU芯片獲得權威認可

    近日,智芯公司自主研發的RISC-V高性能CPU芯片通過工信部直屬中國電子技術標準化研究院賽西實驗室檢測,標志著智芯公司在RISC-V高性能CPU芯片領域取得關鍵突破,自主研發實力獲得
    的頭像 發表于 06-16 17:32 ?1717次閱讀

    SEGGER J-Link調試器支持Allegro微控制器

    SEGGER領先的J-Link調試器現在可用于Allegro MicroSystems MCU的程序下載和在線調試。有了J-Link支持,結合Ozone多平臺調試器,以及Flashe
    的頭像 發表于 06-10 09:29 ?1450次閱讀

    RISC-V架構CPU的RAS解決方案

    RISC-V架構以追趕者的姿態在多個應用領域與X86架構和ARM架構展開競爭。在服務器應用領域,RISC-V架構正在重新定義服務器芯片領域必備的安全、虛擬化和RAS等規格和規范。服務器CPU
    的頭像 發表于 06-06 17:03 ?1956次閱讀
    <b class='flag-5'>RISC-V</b>架構<b class='flag-5'>CPU</b>的RAS解決方案