ADC3568和ADC3569 (ADC356x) 是 16 位、250MSPS 和 500MSPS、單通道模數轉換器 (ADC)。這些器件專為高信噪比 (SNR) 而設計,可提供 -160dBFS/Hz (500MSPS) 的噪聲頻譜密度。
高能效ADC架構在500MSPS時功耗為435mW,并以較低的采樣率(250MSPS時為369mW)提供功率縮放。
*附件:adc3569.pdf
ADC356x包括一個可選的四頻數字下變頻器(DDC),支持2倍的寬帶抽取到32768的窄帶抽取。DDC 使用 48 位 NCO,支持相位相干和相位連續跳頻。
ADC356x 配備了靈活的 LVDS 接口。在抽取旁路模式下,器件使用并行 SDR 或 DDR LVDS 接口。使用抽取時,輸出數據使用串行LVDS接口傳輸,隨著抽取的增加,所需的通道數量減少。對于高抽取比,輸出分辨率可以提高到32位。
特性
- 16 位、單通道 250 和 500MSPS ADC
- 噪聲頻譜密度:?160.4dBFS/Hz
- 熱噪聲:76.4dBFS
- 單核(非交錯)ADC架構
- 功耗:
- 435mW (500MSPS)
- 369mW (250MSPS)
- 光圈抖動:75fs
- 緩沖模擬輸入
- 可編程 100Ω 和 200Ω 端接
- 輸入滿量程:2VPP
- 全功率輸入帶寬(?3dB):1.4GHz
- 頻譜性能(fIN = 70MHz,?1dBFS):
- 信噪比:75.6dBFS
- SFDR HD2,3:80dBc
- SFDR 最差雜散:94dBFS
- INL:±2 LSB(典型值)
- DNL:±0.5 LSB(典型值)
- 數字下變頻器 (DDC)
- 多達四個獨立的 DDC
- 復雜而真實的抽取
- 抽取:/2、/4 到 /32768 抽取
- 48 位 NCO 相位相干跳頻
- 并行/串行 LVDS 接口
- 用于 DDC 旁路的 16 位并行 SDR、DDR LVDS
- 用于抽取的串行LVDS
- 32 位輸出選項,用于高抽取
參數
方框圖

一、產品概述
ADC3568 與 ADC3569(統稱 ADC356x)是德州儀器推出的 單通道 16 位高速模數轉換器 ,核心優勢為高分辨率、低噪聲、寬輸入帶寬與靈活數字下變頻(DDC)功能,專為軟件定義無線電(SDR)、頻譜分析儀、雷達、光譜學、功率放大器線性化及通信基礎設施等高精度信號處理場景設計。兩款器件僅采樣率差異:ADC3568 最高 250MSPS,ADC3569 最高 500MSPS,均采用 9mm×9mm 64 引腳 VQFN(RTD 封裝),支持 - 40°C 至 + 105°C 寬溫工作,兼具高性能與功率效率(250MSPS 功耗 369mW,500MSPS 功耗 435mW)。
二、核心參數與性能
| 參數 | ADC3568(250MSPS) | ADC3569(500MSPS) | 備注 |
|---|---|---|---|
| 核心性能 | 16 位分辨率,無失碼;積分非線性(INL)±2LSB,微分非線性(DNL)±0.5LSB | 16 位分辨率,無失碼;INL±2LSB,DNL±0.5LSB | 高線性度保障信號幅度與相位精度,適配雷達、頻譜分析等高精度場景 |
| 噪聲與動態性能 | 噪聲譜密度(NSD)-157.4dBFS/Hz;信噪比(SNR)75.2dBFS(f_IN=70MHz);無雜散動態范圍(SFDR)85dBc(HD2/HD3)、96dBc(非 HD2/HD3) | NSD-160.4dBFS/Hz;SNR75.6dBFS(f_IN=70MHz);SFDR82dBc(HD2/HD3)、94dBc(非 HD2/HD3) | 低噪聲特性適配微弱信號采集(如通信接收信號) |
| 輸入特性 | 輸入帶寬 1.4GHz(-3dB)、輸入滿量程 2VPP、共模電壓 1.4V;內置 100Ω/200Ω 可編程端接 | 同 ADC3568 | 寬輸入帶寬支持高頻信號直接采樣,無需前端降頻 |
| 時鐘性能 | 采樣時鐘頻率 100-250MHz,差分輸入(0.5-2.4VPP)、共模電壓 0.75V;孔徑抖動 75fs | 采樣時鐘頻率 100-500MHz,其余同 ADC3568 | 低抖動時鐘保障高頻采樣動態性能 |
| 數字下變頻(DDC) | 支持 1-4 個獨立 DDC,實 / 復抽取(2x-32768x),48 位 NCO(相位連續 / 相干跳頻) | 同 ADC3568 | 靈活抽取降低后端數據率,NCO 支持精準頻率混頻 |
| 接口與功耗 | 并行 SDR/DDR LVDS(16 位)、串行 LVDS(SLVDS,16/32 位);功耗 369mW | 同接口類型;功耗 435mW | 多接口模式適配不同數據傳輸需求,低功耗適配便攜設備 |
三、硬件設計關鍵信息
1. 封裝與引腳
- 封裝類型 :64 引腳 VQFN(RTD),尺寸 9mm×9mm,暴露熱焊盤(背面 GND PAD)需接地以保障散熱(熱阻 RθJA=22.3°C/W,RθJC=1.1°C/W),焊接時熱焊盤需與地平面可靠連接,焊接面積≥7mm×7mm。
- 關鍵引腳功能 :
- 模擬輸入:AINP/AINM(單通道差分輸入,支持 100Ω/200Ω 內置端接)、VCM(共模電壓輸出,1.4V,供模擬輸入偏置)。
- 電源:AVDD12(1.2V 模擬電源)、AVDD18(1.8V 模擬電源)、DVDD12(1.2V 數字電源)、DVDD18(1.8V 數字接口電源)、AGND/CLKGND/DGND(對應地,需單點共地)。
- 時鐘與同步:CLKP/CLKM(差分采樣時鐘輸入,AC 耦合推薦)、DCLKINP/DCLKINM(接口時鐘輸入,內置 100Ω 端接)、DCLKP/DCLKM(數據輸出時鐘)、FCLKP/FCLKM(幀時鐘輸出)、GPIO0/GPIO1(同步 / 控制復用引腳)、RESET(硬件復位,高有效)。
- 數據與控制:DOUT0P/DOUT0M 至 DOUT15P/DOUT15M(16 組 LVDS 數據輸出)、SPI 接口(SEN/SCLK/SDIO,配置寄存器)。
2. 電源與信號設計要求
- 電源設計 :
- 信號設計 :
- 模擬輸入:需差分布線,阻抗匹配(50Ω),長度匹配誤差 <5mil;AC 耦合時通過 VCM 引腳提供 1.4V 共模偏置,DC 耦合時需由前端放大器(如 LMH5485)提供共模電壓;高頻輸入(>500MHz)需添加 RCR 濾波網絡(10Ω+1pF)抑制采樣毛刺。
- 時鐘輸入:差分時鐘需 AC 耦合,單端時鐘需將 CLKM 接地;時鐘占空比 35%-65%,抖動 < 75fs,避免采樣相位誤差影響動態性能。
- LVDS 輸出:需差分布線,阻抗 100Ω,遠離模擬輸入線(間距≥2mm),長度匹配誤差 < 10mil,減少數字噪聲串擾。
四、核心功能與配置
1. 高帶寬模擬前端
- 寬輸入帶寬 :1.4GHz(-3dB)全功率帶寬,支持高頻信號直接采樣(如 500MHz 以下射頻信號),無需前端混頻器,簡化系統設計;輸入阻抗 100Ω/200Ω 可編程,適配不同源阻抗場景(如 50Ω 射頻前端)。
- 低噪聲采樣 :采用非交錯單核心架構,避免通道失配導致的雜散;孔徑抖動 75fs,保障高頻采樣時的 SNR 性能(如 500MSPS 采樣 70MHz 信號時 SNR 仍達 75.6dBFS)。
2. 靈活數字下變頻(DDC)
- 多通道 DDC :支持 1-4 個獨立 DDC,實信號 / 復信號抽取(抽取因子 2x-32768x),復抽取時通帶帶寬約 0.8×Fs/N,實抽取時約 0.4×Fs/N(N 為抽取因子),可大幅降低后端 FPGA / 處理器數據處理壓力(如 500MSPS 抽取 32 倍后數據率降至 15.625MSPS)。
- 48 位 NCO :每路 DDC 配備 48 位數控振蕩器(NCO),支持相位連續與無限相位相干跳頻,頻率分辨率達 Fs/2??(500MSPS 時約 0.001Hz),可實現精準頻率混頻(如將 700MHz 信號混頻至基帶),SFDR≥100dBc,無雜散干擾。
3. 多模式數字接口
- 并行 LVDS :DDC 旁路時支持 SDR(單沿采樣)/DDR(雙沿采樣)模式,16 位數據通過 16 組 LVDS lane 輸出,SDR 模式時鐘速率等于采樣率,DDR 模式時鐘速率為采樣率 1/2,適配高速無抽取場景(如實時雷達信號采集)。
- 串行 LVDS(SLVDS) :啟用 DDC 時自動切換為 SLVDS,數據序列化后通過 fewer lane 輸出(如抽取 8 倍時僅需 1 組 lane),支持 16 位 / 32 位輸出分辨率(高抽取時推薦 32 位以避免量化噪聲損失),幀時鐘(FCLK)標記數據幀起始 / 結束。
- 輸出控制 :支持輸出數據格式(二進制補碼 / 偏移二進制)、數據極性反轉、 lane 映射(冗余 / 修復)、測試圖案(斜坡 / 固定圖案),便于系統調試與校準。
4. 低延遲與功耗優化
- 低延遲模式 :旁路數字糾錯與 DDC 等模塊, latency 降至 9 時鐘周期(僅 DDR LVDS 支持),適配高速控制環場景(如功率放大器線性化),但 AC 性能略有下降(SNR 降低約 2dB)。
- 功耗 scaling :功耗隨采樣率線性降低(如 ADC3569 從 500MSPS 降至 250MSPS 時功耗從 435mW 降至 369mW),全局掉電模式功耗僅 30mW,適配電池供電設備。
五、應用設計與布局
1. 典型應用場景
- 寬帶頻譜分析儀 :采用 ADC3569(500MSPS),輸入經巴倫變壓器(如 Marki BAL-0009SMG)轉換為差分信號,通過 RCR 濾波網絡接入 AINP/AINM,啟用 4 路 DDC 實現多頻段并行采集(如同時監測 100MHz/200MHz/300MHz/400MHz 頻段),SLVDS 輸出至 FPGA 進行頻譜分析,SNR75.6dBFS 保障微弱信號檢測。
- 軟件定義無線電(SDR) :選用 ADC3568(250MSPS),配合射頻前端實現 200MHz 以下信號直接采樣,DDC 抽取 8 倍后數據率降至 31.25MSPS,通過 SPI 配置 NCO 實現頻率跳變(如從 100MHz 跳至 150MHz),適配多頻段通信接收。
2. PCB 布局準則
- 分區設計 :模擬區(AINP/AINM、CLKP/CLKM、VCM)、數字區(LVDS 輸出、SPI)、電源區嚴格分離,模擬地 / 數字地 / 時鐘地僅在熱焊盤處單點連接;數字信號線與模擬輸入線間距≥2mm,避免串擾。
- 布線要求 :
- 模擬輸入:差分對布線,長度 <10cm,避免過孔;高頻輸入(>500MHz)需縮短至 5cm 內,添加 RCR 濾波網絡。
- 時鐘輸入:差分時鐘線長度匹配誤差 < 2mil,單端時鐘線靠近地平面;時鐘線與模擬輸入線間距≥3mm,減少相位噪聲耦合。
- LVDS 輸出:差分對布線,長度匹配誤差 < 10mil,每對 lane 遠離模擬區域,末端接 100Ω 匹配電阻。
- 熱設計 :暴露熱焊盤通過至少 8 個 0.3mm 孔徑過孔連接至地平面,熱焊盤周圍預留 1mm 散熱銅皮,避免高溫導致性能退化(結溫≤115°C)。
-
變頻器
+關注
關注
256文章
7275瀏覽量
155388 -
adc
+關注
關注
100文章
7511瀏覽量
555907 -
lvds
+關注
關注
2文章
1237瀏覽量
69820 -
模數轉換器
+關注
關注
26文章
4013瀏覽量
130100
發布評論請先 登錄
EVAL-AD7853CB評估板采用AD7853SPS單通道,采樣delta模數轉換器
模數轉換器ADC簡介
電流積分模數轉換器(ADC),什么是電流積分模數轉換器(AD
ADC12DL3200 6.4GSPS單通道或3.2GSPS雙通道12位模數轉換器(ADC)數據表
ADC12xJ800四通道/雙通道/單通道800MSPS 12位模數轉換器(ADC)數據表
ADC12xJ1600四通道/雙通道/單通道模數轉換器(ADC)數據表
ADC09xJ800四通道/雙通道/單通道800MSPS 9位模數轉換器(ADC)數據表
ADC09xJ1300四通道/雙通道/單通道1.3GSPS 9位模數轉換器(ADC)數據表
ADC083000單通道、低功耗、高性能CMOS模數轉換器數據表
ADC3569 單通道高速模數轉換器(ADC)產品文檔總結
評論