CDCM1802時鐘驅動器將一對差分時鐘輸入分配給一個LVPECL差分時鐘輸出對Y0和Y0,以及一個單端LVCMOS輸出Y1。它專為驅動 50 Ω輸電線路而設計。LVCMOS 輸出在 PECL 輸出級上延遲 1.6 ns,以最大限度地減少信號轉換期間的噪聲影響。
*附件:cdcm1802.pdf
CDCM1802有兩個控制引腳,S0和S1,用于選擇不同的輸出模式設置。S[1:0] 引腳是 3 電平輸入。此外,還提供了一個使能引腳EN,用于同時禁用或使能所有輸出。該CDCM1802的表征是工作溫度范圍為?40°C至85°C。
對于單端驅動器應用,CDCM1802提供了一個VBB輸出引腳,可以直接連接到未使用的輸入,作為共模基準電壓源。
特性
- 將一個差分時鐘輸入分配到一個LVPECL差分時鐘輸出和一個LVCMOS單端輸出
- 用于LVPECL和LVCMOS輸出的可編程輸出分壓器
- LVCMOS 和 LVPECL 轉換之間的 1.6 ns 輸出偏移,將噪聲降至最低
- 3.3V 電源(2.5V 功能)
- 高達 800 MHz LVPECL 和
200 MHz LVCMOS 的信號速率 - 寬共模范圍的差分輸入級還為單端輸入信號提供VBB偏置電壓輸出
- 接收器輸入閾值 ±75 mV
- 16引腳VQFN封裝(3.00 mm×3.00 mm)
參數

?1. 產品概述?
CDCM1802是德州儀器(TI)推出的高性能時鐘緩沖器,具有可編程分頻功能,支持LVPECL差分輸出和LVCMOS單端輸出。主要特點包括:
- 輸入頻率范圍:LVPECL輸出最高800MHz,LVCMOS輸出最高200MHz
- 3.3V電源供電(最低2.5V可工作)
- 16引腳VQFN封裝(3mm×3mm)
- 提供VBB偏置電壓輸出,支持單端輸入應用
?2. 核心功能?
- ?雙輸出架構?:
- 1路LVPECL差分輸出(Y0/Y0)
- 1路LVCMOS單端輸出(Y1)
- LVCMOS輸出默認延遲1.6ns以減少開關噪聲
- ?可編程分頻?:通過S0/S1控制引腳可選擇分頻比(1/2/4/8)
- ?三態控制?:EN引腳可全局禁用輸出(高阻態)
?3. 關鍵參數?
- ?電氣特性?:
- LVPECL輸出擺幅:500-1300mV(差分)
- LVCMOS輸出驅動能力:±12mA@3V
- 電源電流:全負載時典型值100mA
- ?時序特性?:
- LVPECL輸出抖動:0.15ps RMS(12kHz-20MHz帶寬)
- 傳播延遲:≤600ps(LVPECL輸入到輸出)
?4. 典型應用?
- 網絡通信設備時鐘分配
- 醫療成像設備
- 高端音視頻系統
- 便攜式測試儀器
?5. 設計要點?
- ?布局建議?:
- 采用4層PCB板,推薦每個電源引腳配置0.1μF去耦電容
- 熱設計需通過4個熱過孔(直徑≥0.5mm)連接散熱焊盤
- ?輸入配置?:
- 差分輸入建議100Ω端接電阻
- 單端輸入時需連接VBB至未使用的互補輸入端
?6. 控制邏輯?
通過S0/S1/EN引腳的三電平(0/VDD/2/VDD)組合實現9種工作模式,包括:
- 分頻模式(如LVCMOS÷4 + LVPECL÷1)
- 獨立輸出使能/禁用
?7. 文檔結構?
完整數據手冊包含:
- 引腳功能定義(含VBB偏置電壓說明)
- 絕對最大額定值與推薦工作條件
- 時序波形圖與測試電路
- 熱阻參數與封裝信息
該器件適用于需要低抖動時鐘分配的高可靠性系統,其靈活的配置能力可適配多種高速數字設計需求。
-
輸電線路
+關注
關注
1文章
783瀏覽量
24344 -
時鐘緩沖器
+關注
關注
2文章
222瀏覽量
51825 -
LVPECL
+關注
關注
2文章
73瀏覽量
18691 -
信號轉換
+關注
關注
0文章
67瀏覽量
15531 -
時鐘驅動器
+關注
關注
0文章
96瀏覽量
14350
發布評論請先 登錄
CDCM1802是否能支持削頂的正弦波輸入,也就是1.8V的tcxo時鐘輸入?
什么是時鐘緩沖器(Buffer)?時鐘緩沖器(Buffer)參數解析
CDCM1804 1:3 LVPECL時鐘緩沖器+附加LVCMOS輸出和可編程分頻器數據表
?LMK00334四輸出時鐘緩沖器與電平轉換器技術文檔總結
?CDCS503-Q1 時鐘緩沖器/時鐘倍頻器技術文檔總結
?CDCM9102低噪聲雙通道100MHz時鐘發生器技術文檔總結
?CDCS503 時鐘緩沖器/時鐘倍頻器技術文檔總結
?LMH2180 75 MHz雙時鐘緩沖器技術文檔總結
?CDCM1804 1:3 LVPECL時鐘緩沖器+LVCMOS輸出技術文檔總結
?LMV112 40 MHz雙時鐘緩沖器技術文檔總結

?CDCM1802時鐘緩沖器技術文檔總結
評論