Texas Instruments LMK1D2106/LMK1D2108 LVDS時鐘緩沖器專門設計用于驅動50Ω傳輸線路。在單端模式下驅動輸入時,對未使用的負輸入引腳施加適當的偏置電壓。LMK1D2106將兩個中的一個可選時鐘輸入(IN0和IN1)分配到12對差分LVDS時鐘輸出(OUT0至OUT11),實現最小偏移。同樣,LMK1D2108分配16對差分LVDS時鐘輸出(OUT0至OUT15)。每個緩沖器塊由一個輸入和最多6個 (LMK1D2106) 或8個 (LMK1D2108) LVDS輸出組成。輸入可以是LVDS、LVPECL、HCSL、CML或LVCMOS。
數據手冊:*附件:Texas Instruments LMK1D2106,LMK1D2108 LVDS時鐘緩沖器數據手冊.pdf
使用控制引腳 (EN)可以啟用或禁用Texas Instruments LMK1D2106/LMK1D2108輸出組。如果該引腳保持開路,將啟用兩個組輸出。如果控制引腳切換至邏輯“0”,則兩個組輸出均被禁用(靜態邏輯“0”)。如果控制引腳切換至邏輯“1”,則一個組的輸出被禁用,而另一個組的輸出被啟用。該器件還支持失效防護功能。該器件還集成了輸入遲滯,可防止在沒有輸入信號的情況下輸出隨機振蕩。該器件可在1.8V、2.5V或3.3V電源環境下工作,額定溫度范圍是 –40°C至105°C(環境溫度)。
特性
- 高性能LVDS時鐘緩沖器系列(高達2GHz)
- 雙路:1:6差分緩沖
- 雙路:1:8差分緩沖器
- 電源電壓:1.71V至3.465V
- 低附加抖動:156.25MHz下小于12kHz至20MHz范圍內的60fs RMS最大值
- 超低相位噪底:-164dBc/Hz(典型值)
- 超低傳播延遲:<575ps(最大值)
- 輸出偏移:20ps(最大值)
- 高擺幅LVDS(升壓模式)(500mV VOD典型值,AMP_SEL 設置為1時)
- 使用EN引腳啟用/禁用組
- 故障安全輸入操作
- 通用輸入接受LVDS、LVPECL、LVCMOS、HCSL和CML信號電平。
- LVDS基準電壓VAC_REF,適用于容性耦合輸入
- -40°C 至 105°C 工業溫度范圍
- 封裝
- LMK1D2106:6mm × 6mm,40引腳VQFN
- LMK1D2108:7mm × 7mm,48引腳VQFN
功能框圖

LMK1D2106/LMK1D2108 LVDS時鐘緩沖器技術解析與應用指南
一、產品概述
LMK1D2106和LMK1D2108是德州儀器(TI)推出的高性能低附加抖動LVDS時鐘緩沖器系列,具有以下核心特性:
- ?高性能時鐘分配?:支持高達2GHz的時鐘頻率分配
- ?雙輸入多輸出架構?:
- LMK1D2106:雙1:6差分緩沖器(共12路LVDS輸出)
- LMK1D2108:雙1:8差分緩沖器(共16路LVDS輸出)
- ?超低抖動性能?:在156.25MHz時,12kHz-20MHz帶寬內附加抖動<60fs RMS(最大值)
- ?極低相位噪聲?:典型相位噪聲底噪-164dBc/Hz
- ?寬電源范圍?:1.71V至3.465V單電源供電
- ?工業級溫度范圍?:-40°C至105°C
二、關鍵性能參數
1. 電氣特性
?輸入特性?:
- 輸入頻率范圍:
- 單端輸入:最高250MHz
- 差分輸入:最高2GHz
- 支持輸入類型:LVDS、LVPECL、HCSL、CML、LVCMOS
- 輸入共模電壓范圍:0.25V至2.3V(VDD=1.8V/2.5V/3.3V)
?輸出特性?:
- 輸出類型:LVDS
- 差分輸出電壓(VOD):
- 標準模式:250-450mV
- 增強模式(AMP_SEL=1):400-650mV
- 輸出共模電壓(VOC):
- 標準模式:1.0-1.375V
- 增強模式:0.9-1.15V
?時序特性?:
- 傳播延遲:<575ps(最大值)
- 輸出間偏斜:<20ps(最大值)
- 器件間偏斜:<200ps(最大值)
三、功能特點
1. 輸入選擇與配置
- ?雙輸入通道?:IN0和IN1可獨立配置
- ?輸入選擇控制?:通過EN引腳選擇激活的輸入源
- ?失效保護輸入?:支持輸入信號先于電源上電而不損壞器件
2. 輸出控制
- ?輸出使能控制?:
- EN=0:禁用所有輸出
- EN=1:啟用Bank 0輸出,禁用Bank 1輸出
- EN懸空:啟用所有輸出
- ?輸出幅度控制?:
- AMP_SEL=0:Bank 0增強擺幅(500mV),Bank 1標準擺幅(350mV)
- AMP_SEL懸空:所有輸出標準擺幅
- AMP_SEL=1:所有輸出增強擺幅
四、布局與熱管理建議
- ?PCB布局?:
- 保持50Ω阻抗控制的傳輸線
- 關鍵信號遠離噪聲源
- 優化電源分配網絡
- ?熱管理?:
- 裸露焊盤必須焊接至PCB散熱
- 推薦使用熱過孔陣列連接所有層
- 最大結溫限制:135°C
- ?EMI考慮?:
- 適當屏蔽設計
- 良好的接地實踐
- 電源濾波設計
五、選型指南
| 型號 | 封裝 | 尺寸 | 輸出數量 | 典型應用 |
|---|---|---|---|---|
| LMK1D2106 | 40-pin VQFN | 6x6mm | 12路 | 空間受限設計 |
| LMK1D2108 | 48-pin VQFN | 7x7mm | 16路 | 高通道數系統 |
-
時鐘緩沖器
+關注
關注
2文章
270瀏覽量
51910 -
lvds
+關注
關注
2文章
1237瀏覽量
69820 -
偏置電壓
+關注
關注
0文章
172瀏覽量
14147
發布評論請先 登錄
Texas Instruments LMK1D210xL低附加LVDS緩沖器數據手冊
LMK1D2104L 系列超低附加抖動LVDS緩沖器技術文檔總結
LMK1D2106L 雙組 2 通道輸出 LVDS 1.8V、2.5V 和 3.3V 緩沖器技術手冊
?LMK1D210xL系列超低附加抖動LVDS緩沖器技術文檔總結
LMK1D2106/LMK1D2108 LVDS時鐘緩沖器技術解析與應用指南
評論