CDCLVD1212時鐘緩沖器將兩個可選時鐘輸入(IN0和IN1)中的一個分配給12對差分LVDS時鐘輸出(OUT0至OUT11),時鐘分配的偏斜最小。該CDCLVD1212可以接受兩個時鐘源進入輸入多路復用器。輸入可以是LVDS、LVPECL或LVCMOS。
*附件:cdclvd1212.pdf
該CDCLVD1212專為驅動 50 Ω輸電線路而設計。在單端模式下驅動輸入時,適當的偏置電壓 V AC_REF ,必須應用于未使用的負輸入引腳。
IN_SEL引腳選擇路由到輸出的輸入。如果此引腳保持打開狀態,則會禁用輸出(靜態)。該部件支持故障安全功能。該器件具有輸入滯后功能,可防止在沒有輸入信號的情況下輸出隨機振蕩。
該器件在2.5 V電源環境中工作,特性范圍為–40°C至85°C(環境溫度)。該CDCLVD1212采用小型40引腳、6mm×6mm VQFN封裝。
特性
- 2:12 差分緩沖器
- 低附加抖動:在 10 kHz 至 20 MHz 時<
300 fs RMS - 35 ps(最大)的低輸出偏斜
- 通用輸入接受LVDS、LVPECL和LVCMOS
- 通過控制引腳選擇時鐘輸入
- 12 個 LVDS 輸出,兼容 ANSI EIA/TIA-644A 標準
- 時鐘頻率:高達 800 MHz
- 器件電源:2.375 V 至 2.625 V
- LVDS基準電壓,V
AC_REF,可用于電容耦合輸入 - 工業溫度范圍:–40°C 至 85°C
- 采用 6 mm × 6 mm 40 引腳 VQFN (RHA) 封裝
- ESD 保護超過 3 kV HBM、1 kV CDM
參數

方框圖

?1. 核心特性?
- ?2:12差分緩沖架構?:支持將1個輸入時鐘分配到12個LVDS輸出通道
- ?超低抖動性能?:附加抖動<300 fs RMS(10kHz-20MHz頻段)
- ?多協議輸入兼容?:支持LVDS/LVPECL/LVCMOS輸入信號
- ?關鍵時序參數?:
- 最大輸出偏移35 ps
- 時鐘頻率最高800 MHz
- 傳播延遲2.5 ns(典型值)
- ?工業級可靠性?:工作溫度范圍-40°C至85°C,ESD防護達3kV HBM
?2. 應用領域?
?3. 技術亮點?
- ?雙輸入選擇?:通過IN_SEL引腳切換IN0/IN1輸入源
- ?失效保護機制?:內置輸入遲滯防止無信號時輸出振蕩
- ?靈活接口設計?:
- 提供VAC_REF偏置電壓(1.25V典型值)用于容性耦合輸入
- 支持DC/AC耦合方案
- ?封裝規格?:6mm×6mm 40引腳VQFN(帶散熱焊盤)
?4. 電氣特性?
- 供電范圍:2.375V-2.625V
- 相位噪聲性能:
- 100MHz時鐘@10kHz偏移:-147.4 dBc/Hz
- 737MHz時鐘@1MHz偏移:-143.9 dBc/Hz
- 功耗:
- 靜態電流17mA(典型)
- 800MHz全負載時146mA
?5. 設計支持?
- 提供PCB布局指南(含熱管理建議)
- 推薦電源去耦方案:
- 每個電源引腳配置0.1μF電容
- 建議使用鐵氧體磁珠隔離板級電源噪聲
該文檔完整描述了CDCLVD1212的功能參數、應用設計方法和可靠性數據,適用于高速時鐘分配系統的硬件開發參考。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
時鐘緩沖器
+關注
關注
2文章
270瀏覽量
51910 -
lvds
+關注
關注
2文章
1237瀏覽量
69820 -
引腳
+關注
關注
16文章
2111瀏覽量
55680 -
多路復用器
+關注
關注
9文章
1057瀏覽量
66768 -
輸入信號
+關注
關注
0文章
559瀏覽量
13178
發布評論請先 登錄
相關推薦
熱點推薦
CDCLVD1208 2:8低加性抖動LVDS緩沖器數據表
電子發燒友網站提供《CDCLVD1208 2:8低加性抖動LVDS緩沖器數據表.pdf》資料免費
發表于 08-21 11:15
?0次下載
CDCLVD2108雙通道1:8低附加抖動LVDS緩沖器數據表
電子發燒友網站提供《CDCLVD2108雙通道1:8低附加抖動LVDS緩沖器數據表.pdf》資料
發表于 08-21 10:50
?0次下載
CDCLVD1204 2:4低加性抖動LVDS緩沖器數據表
電子發燒友網站提供《CDCLVD1204 2:4低加性抖動LVDS緩沖器數據表.pdf》資料免費
發表于 08-21 11:10
?0次下載
?CDCLVD1208 2:8低附加抖動LVDS緩沖器技術文檔總結
CDCLVD1208時鐘緩沖器分配兩個可選時鐘輸入(IN0和IN1)之一 8對差分LVDS時鐘輸出(OUT0至OUT7),時鐘偏移最小 分配。該CDCLVD1208可以接受兩個時鐘源進
探索 CDCLVD1212:低抖動 LVDS 緩沖器的卓越性能與應用指南
——CDCLVD1212,它在眾多領域都展現出了非凡的實力。 文件下載: cdclvd1212.pdf 產品概述 CDCLVD1212 是一款 2:
探索CDCLVD1208:低抖動LVDS緩沖器的卓越性能與應用
探索CDCLVD1208:低抖動LVDS緩沖器的卓越性能與應用 在電子設計領域,時鐘緩沖器是確保
CDCLVD1216:低抖動LVDS時鐘緩沖器的設計與應用
CDCLVD1216:低抖動LVDS時鐘緩沖器的設計與應用 在電子設計領域,時鐘信號的精準分配至關重要。德州儀器(TI)的
CDCLVD2104:高性能雙路1:4低附加抖動LVDS緩沖器解析
CDCLVD2104:高性能雙路1:4低附加抖動LVDS緩沖器解析 在電子設計領域,時鐘
CDCLVD2106:高性能雙路 1:6 低附加抖動 LVDS 時鐘緩沖器的深度解析
CDCLVD2106:高性能雙路 1:6 低附加抖動 LVDS 時鐘緩沖器的深度解析 在電子設計
CDCLVD1213:高性能低抖動LVDS緩沖器的設計與應用
抖動時鐘分配方面表現出色,能滿足多種應用場景的需求。 文件下載: cdclvd1213.pdf 一、產品概述 CDCLVD1213是一款1:4低附加
?CDCLVD1212 2:12低附加抖動LVDS緩沖器技術文檔總結
評論