首先舉一個例子:
早期的DDR(注:DDR2開始支持ODT功能),當(dāng)向內(nèi)存寫入數(shù)據(jù)時,如果只有一條內(nèi)存,那么這條內(nèi)存就自己進(jìn)行信號的終結(jié),終結(jié)電阻等效為150Ω。如果為兩條內(nèi)存,那么他們會交錯的進(jìn)行信號的 終結(jié)。第一個模組工作時,第二個模組進(jìn)行終結(jié)操作,等第二個模組工作時,第一個模組進(jìn)行終結(jié)操作,但等效電阻為75Ω。當(dāng)有三條內(nèi)存的時候,三條會交替進(jìn) 行信號終結(jié),但等效電阻為50Ω。對于省略終端電阻的DIMM(因為支持ODT,所以可以省略),也是同樣的道理。假設(shè)使用同步模式ODT,且終結(jié)電阻被設(shè)置為150Ω,當(dāng)向內(nèi)存寫入數(shù)據(jù)時,如果只有一個內(nèi)存顆粒,那么這條內(nèi)存就自己進(jìn)行信號的終結(jié),終結(jié)電阻等效為150Ω。
如果為兩個內(nèi)存顆粒,那么他們會交錯的進(jìn)行信號的 終結(jié)。第一個內(nèi)存顆粒工作時,第二個內(nèi)存顆粒進(jìn)行終結(jié)操作,等第二個內(nèi)存顆粒工作時,第一個內(nèi)存顆粒進(jìn)行終結(jié)操作,但等效電阻為75Ω。當(dāng)有三個內(nèi)存顆粒的時候,三個會交替進(jìn)行信號終結(jié),但等效電阻為50Ω。
這樣一來,信號完整性就會受到不同程度的影響,為了能夠保持等效電阻一致,我們希望ODT的RTT(終結(jié)電阻)是可以動態(tài)修改的,而不需要每次都要通過MRS Command進(jìn)行修改。這就是接下來要介紹的動態(tài)ODT模式。
當(dāng)MR2寄存器中的A9和A10位被置位為1,動態(tài)ODT模式將會被啟用。具體的功能描述如下:
? Two RTT values are available: RTT_Nom and RTT_WR.– The value for RTT_Nom is preselected via bits A[9,6,2] in MR1.– The value for RTT_WR is preselected via bits A[10,9] in MR2.? During operation without write commands, the termination is controlled as follows:– Nominal termination strength RTT_Nom is selected.– Termination on/off timing is controlled via ODT pin and latencies ODTLon and ODTLoff.? When a write command (WR, WRA, WRS4, WRS8, WRAS4, WRAS8) is registered, and if DynamicODT is enabled, the termination is controlled as follows:– A latency ODTLcnw after the write command, termination strength RTT_WR is selected.– A latency ODTLcwn8 (for BL8, fixed by MRS or selected OTF) or ODTLcwn4 (for BC4, fixed by MRS
or selected OTF) after the write command, termination strength RTT_Nom is selected.– Termination on/off timing is controlled via ODT pin and ODTLon, ODTLoff.
需要注意的是,動態(tài)ODT并不支持DLL-off模式,用戶必須通過設(shè)置MR2{A10, A9}={0,0},來禁用動態(tài)ODT功能。
由于時序圖比較長,為了防止圖像壓縮后變得不清晰,所以改成了pdf文件的形式。
DynamicODT.pdf
異步ODT功能因為使用的頻率較低,此處不再詳細(xì)介紹。
-
電阻
+關(guān)注
關(guān)注
88文章
5779瀏覽量
179504 -
DDR
+關(guān)注
關(guān)注
11文章
754瀏覽量
69098 -
信號完整性
+關(guān)注
關(guān)注
68文章
1486瀏覽量
98092
原文標(biāo)題:【博文連載】DDR3中的ODT動態(tài)模式詳解
文章出處:【微信號:ChinaAET,微信公眾號:電子技術(shù)應(yīng)用ChinaAET】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
DDRx的關(guān)鍵技術(shù)介紹(中)
Q [17:0]和CQ輸出需要FPGA/ASIC端的ODT嗎?
DDR3 ZQ校準(zhǔn)簡單介紹
淺析DDR3?ODT
動態(tài)ODT功能
關(guān)于ODT與驅(qū)動強(qiáng)度的相關(guān)知識介紹
ODT在手,DDR5布線可以任性走?
什么是動態(tài)同步傳輸模式
APM的飛行模式的介紹
基于機(jī)械結(jié)構(gòu)的動態(tài)原理圖介紹
聊一聊ODT的幾種操作模式
什么是ODT,它是怎么工作的?
動態(tài)Sql介紹
動態(tài)無功補(bǔ)償裝置的三種運(yùn)行模式
介紹動態(tài)ODT模式
評論