国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

MIPSfpga軟核處理器IP設計方案

電子設計 ? 來源:互聯網 ? 作者:佚名 ? 2018-05-21 10:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

很多計算機專業的學生都只是在理論層次學習計算機體系結構方面的知識,比如數據路徑、控制結構和存儲系統等,但是如何將這些組合起來則完全靠學生的想象力。MIPSfpga的出現讓這一切迎刃而解,它不同于其他課程的地方在于首次采用了一款純粹的商用軟核CPU用于研究目的,用戶可以在此課程的系統集成環境下詳細、深入的探索計算機架構。

MIPSfpga使用一款MIPS系列軟核IP——具體來講是microAptiv核,PIC32MK處理器采用的既是此款軟核。該核面向的是可編程邏輯門陣列(FPGA)。Imagination公司除了授權可以使用這款實用的MIPS軟核處理器外,還準備了一系列的教學材料,從而可以使用戶快速入門、開發,進而能夠修改該處理器和系統。

MIPSfpga軟核處理器IP設計模塊圖

MIPSfpga軟核處理器IP設計模塊圖

該課程提供了三部分材料引導用戶入門、使用和修改MIPSfpag:入門指南、實驗實例和SoC資料包。

第一部分材料包括MIPSfpga用到的Verilog設計文件和一些介紹MIPSfpga系統和使用方法的文檔。

第二部分材料(MIPSfpga實驗實例)包含25個需要動手操作的實驗,指導用戶如何學習計算機架構和進行系統級的設計。比如,修改MIPSfpga系統與外設(如LCDs、傳感器等)的接口、使用性能計數器和中斷、改變緩存刷新策略、添加新的指令并且測量這些改變所帶來的性能差異等。由于使用的商用編譯器能夠清晰的看到因架構或系統的修改帶來的性能改變,也幫助用戶在此方面的能力上得到較快的提升。

第三部分材料是MIPSfpga SoC,它向用戶展示了如何基于MIPSfpga搭建片上系統(SoC)并且移植開源的Linux操作系統

最新的MIPSfpga v2.0在2017年7月1日正式推出,在之前版本的基礎上又增加了更多的特性和資源,比如增加了16個動手實驗(即動手實驗的個數從9個增加到25個),可以采用UART(串口)將程序下載到MIPSfpga,精簡了啟動代碼,增加了Windows和Linux系統的安裝指令,同時提供了Verilog和VHDL語言的系統級模塊,支持快速調試通道(FDC)和用戶自定義接口(UDI),支持使用printf這樣的I/O指令并且允許用戶定義自己的系統指令。


自從2015年5月以來,全世界已經有超過600所大學獲得了授權并且下載使用MIPSfpga相關的資料--軟核IP以及入門資料和實驗練習。

通過提供全面開放的商業CPU IP軟核和系統, 指導用戶使用和修改處理器和系統,MIPSfpga正在轉變計算機體系結構的教育方式。當然不僅這些,MIPSfpga還提供了一個在研究和高級項目中探索計算機架構特性和增強功能的平臺。

這里提供了一些高級項目的鏈接,它們都是基于MIPSfpga實現的。

MIPS由于其足夠簡單和精致,在計算機架構教學中已經非常流行。MIPSfpga提供了一個強大的平臺,將計算機架構和系統設計的理論教學與實踐操作聯系起來,從而讓用戶更加全面的了解計算機架構設計。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22411

    瀏覽量

    636266
  • mips
    +關注

    關注

    1

    文章

    242

    瀏覽量

    49432
  • imagination
    +關注

    關注

    1

    文章

    620

    瀏覽量

    63358
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Vivado中IP被鎖定的解決辦法

    當使用不同版本的Vivado打開工程時,IP被鎖定的情況較為常見。不同版本的Vivado對IP的支持程度和處理方式有所不同。
    的頭像 發表于 02-25 14:00 ?170次閱讀
    Vivado中<b class='flag-5'>IP</b><b class='flag-5'>核</b>被鎖定的解決辦法

    格羅方德收購新思科技處理器IP產品組合

    新思科技(納斯達克股票代碼:SNPS)今日宣布,已就將其處理器 IP 解決方案業務出售給格羅方德(納斯達克股票代碼:GFS)達成最終協議。新思科技在 IP 質量、全方位技術支持及穩健
    的頭像 發表于 01-19 10:57 ?1293次閱讀

    e203 如何和FPGA通信?

    求教e203 如何和FPGA通信
    發表于 11-07 06:15

    數據預處理加速模塊設計

    ,如果用ARM處理器或上位機來實現這個過程會十分耗時,利用FPGA的并行處理技術可以輕易實現這個功能,整理后的數據傳輸形式會為之后的設計產生便利。模塊用了20塊片內雙口RAM來實現數據的緩存,同時完成
    發表于 10-29 08:09

    E203提高CPU時鐘頻率方法

    本文將分享我們團隊提高E203主頻的辦法。 查閱芯來科技官方出版的《手把手教你設計CPU——RISC-V處理器篇》教材,我們發現,原本設計的E203主時鐘域應該是100MHZ
    發表于 10-29 06:19

    蜂鳥E203移植到FPGA開發板前的IP例化工作

    蜂鳥E203工作的主頻為16MHz高頻時鐘和3.2768KHz低頻時鐘,并且不同開發板提供的晶振頻率不同,因此需要例化mmcm IP和reset
    發表于 10-27 07:35

    Vivado浮點數IP的握手信號

    Vivado浮點數IP的握手信號 我們的設計方案中,FPU計算單元將收到的三條數據和使能信號同步發給20多個模塊,同時只有一個模塊被時鐘使能,進行計算,但結果都會保留,發給數選。計算單元還需接受
    發表于 10-24 07:01

    Andes晶心科技推出AndesCore 46系列處理器家族

    Andes晶心科技,作為高效能、低功耗32/64位RISC-V處理器的領導供貨商及RISC-V國際組織的創始首席會員,今日宣布推出具有4個成員的AndesCore 46系列處理器家族。首款成員AX46MPV是一款全新64位多核
    的頭像 發表于 08-13 14:02 ?2644次閱讀

    【老法師】多核異構處理器中M程序的啟動、編寫和仿真

    文章,小編就將以飛凌嵌入式的OKMX8MP-C開發板為例,為大家介紹多核異構處理器M程序的啟動配置、程序編寫和實時仿真的過程。
    的頭像 發表于 08-13 09:05 ?3986次閱讀
    【老法師】多核異構<b class='flag-5'>處理器</b>中M<b class='flag-5'>核</b>程序的啟動、編寫和仿真

    FPGA利用DMA IP核實現ADC數據采集

    本文介紹如何利用FPGA和DMA技術處理來自AD9280和AD9708 ADC的數據。首先,探討了這兩種ADC的特點及其與FPGA的接口兼容性。接著,詳細說明了使用Xilinx VIVADO環境下
    的頭像 發表于 07-29 14:12 ?5099次閱讀

    MicroBlaze處理器嵌入式設計用戶指南

    *本指南內容涵蓋了在嵌入式設計中使用 MicroBlaze 處理器、含存儲 IP 的設計、IP integrator 中的復位和時鐘拓撲
    的頭像 發表于 07-28 10:43 ?1077次閱讀

    VIVADO自帶Turbo譯碼IP怎么用?

    turbo 譯碼IP沒有輸出,不知道哪里出了問題,有經驗的小伙伴幫忙看看啊 搭建了turbo 譯碼IP
    發表于 06-23 17:39

    基于8051 IP調試設計方案

    8051 IP調試是一種對基于8051指令系統的IP進行調試的軟硬件結合工具,需要與集成開發環境(IDE)結合使用。
    的頭像 發表于 05-07 11:37 ?1112次閱讀
    基于8051 <b class='flag-5'>IP</b>調試<b class='flag-5'>器</b><b class='flag-5'>設計方案</b>

    適用于單核、雙和四應用處理器的PMIC DA9063L-A數據手冊

    :適用于單核、雙和四應用處理器的PMIC DA9063L-A數據手冊.pdf DA9063L-A 采用了可擴展的輸出電流和電源軌方案,能夠為整個系統供電,其六個直流 / 直流降壓轉
    的頭像 發表于 04-01 18:19 ?1046次閱讀
    適用于單核、雙<b class='flag-5'>核</b>和四<b class='flag-5'>核</b>應用<b class='flag-5'>處理器</b>的PMIC DA9063L-A數據手冊

    【正點原子】全志T113-i開發板資料震撼來襲!異開發、工控設計方案

    【正點原子】全志T113-i開發板震撼來襲!異開發、工控設計方案!ATK-DLT113IS開發板是正點原子基于全志T113-i處理器而研發的一款用于嵌入式Linux領域的開發板,其擁有高性能
    發表于 03-13 15:37