国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

SoC設計的革命 RISC-V芯片設計只需15天

NJ90_gh_bee81f8 ? 來源:未知 ? 作者:胡薇 ? 2018-05-16 10:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

SiFive近日完成了5,060萬美元的C輪融資,將用于打造一種更簡單、更快速且更低成本的芯片設計途徑,最終目的在于使這家新創公司獲利,并推動其RISC-V核心擴展市場版圖。參與此輪融資的公司還包括中國小米(Xiaomi)旗下的華米科技(Huami)。

SiFive首席執行官Naveed Sherwani指出,該公司今年將發布用于設計RISC-V核心的云端服務,并連手合作伙伴在明年擴展至SoC設計平臺中。Naveed Sherwani曾經任職Open Silicon長達十年之久,去年7月加入SiFive。

在宣布資金籌措的一次活動中,Sherwani提出了幾項雄心勃勃的承諾,他認為這就像是SoC設計的革命。“目前,完成一款芯片約需要9-18個月的時間。預計在未來12-18個月內,我們將發布一套系統,除了兩個月的制造時間以外,它只需15-20天就能完成設計……今天人們通常要花30天的時間進行緩存器(RTL)驗證,但我們將能在3-5個小時內完成——這是我的承諾。”

此外,SiFive的IP合作伙伴將在SoC投入生產之前,以低成本或免費提供IP區塊(block)。IP的前期成本可能占SoC原型開發成本的35%,在某些情況下甚至可能高達500萬美元。SiFive合作伙伙計劃負人Shafy Eltoukhy表示,該公司的目標在于使這些成本降低達85%,讓使用者能以大約750,000美元為芯片打造原型設計。

Sherwani說:“任何擁有Web接口的人都可以設計出優質的芯片,并在其社群中解決問題,”他并承諾將為大學和發展中國家免費提供這項服務。

The Linley Group首席分析師Linley Gwennap認為,SiFive的一些承諾“十分具有野心”。加速設計過程的立意良好,但并未帶來差異化,“因此,這一途徑的價值并不明確。大部份的SoC新創公司都在其芯片中設計最具關鍵的IP區塊,才能確保差異化。”

他還補充說,SiFive雖然可能降低前期成本,“但客戶在產品出貨后仍然必須為IP付費,因此,該計劃其實并未降低IP成本,只是延遲罷了。”

目前還不清楚SiFive的平臺能帶來什么吸引力。這項服務可能為新興的“群眾募資”硬件新創公司提供使用現成芯片的替代方案。現有芯片設計人員可能會發現這項服務可用于為不需要自定義功能的SoC降低成本。

迄今為止,美高森美(Microsemi)、英偉達(Nvidia)和Western Digital (WD)等一些既有的電子公司都在采用RISC-V。他們將免費的指令集架構及其日益增加的開放來源實作,視為降低自家核心設計成本的一種方式。

新創公司Esperanto Technologies去年秋季宣布該公司正開發一系列的RISC-V高階處理器。而晶心科技(Andes Technology)則采用RISC-V作為其專有核心的替代方案。

SiFive首席技術官Yunsup Lee親自前往***,交付該公司的第一批晶圓

新一輪融資為SiFive帶來了一大筆錢。該公司由美國加州大學伯克利分校(UC Berkeley)研究生及其設計初期RISC-V核心的顧問團隊連手于2016年7月成立,迄今共籌集了1,380萬美元。

最新一輪的投資者以中國創投公司Chenwei為主導,該公司擁有廣泛的技術投資組合,其中包括SiFve最初的主要投資方Sutter Hill Ventures的投資。其他新的投資方還包括SK電訊(SK Telecom)、華米科技、兩家未透露名稱的半導體公司,以及現有RISC-V用戶Western Digital。

Sutter Hill Ventures理事長Stefan Dyckerhoff說:“許多RISC-V革命將發生在中國和印度。”

Sherwani表示,這筆資金將有助于他將團隊成員倍增至100人左右,主要招聘具有芯片和軟件專業知識的工程師。它還將用于今年計劃進行的大約12次出樣(tape out),以驗證合作伙伴的IP。

他打算建構的SiFive云端服務能讓用戶選擇前期驗證的RISC-V核心和外圍IP區塊,從而設計SoC。它還將產生晶圓廠就緒(fab-ready)的檔案,通常可以讓客戶免于EDA流程的復雜細節影響。

這項服務還將支持來自SiFive及其合作伙伴的工具應用程序商店(app store)。最早在今年9月就可以提供設計RISC-V核心的基本版本。

SiFive于去年8月發布的IP合作伙伴計劃目前包括十幾家小型IP公司,而且平均每兩周就會有一家新公司加入。目前的合作伙伴成員包括Analog Bits、Dover Microsystems、FlexLogix、Rambus和UltraSoC等。DSP業者則是尚待填補的缺口之一。

SiFive的大部份幕后工作是為每個區塊設計樣板、建構多個區塊的子系統,并確保區塊的每個組合都能協調作業。

同時,該公司已經從迄今設計的少數RISC-V核心授權中獲得了收入。 SiFive在2016年中期發布首張訂單——在Microsemi的設計中打造可實現緩存一致性區塊的軟核心。

Microsemi的研究員兼RISC-V基金會董事會成員Ted Speers表示,“我們最近從使用SiFive處理器的一項計劃中獲得數百萬美元訂單。”

有些人認為RISC-V顛覆了英特爾(Intel)和Arm微處理器領域的主導地位。在去年秋季舉行的RISC-V大會上,WD表示將在RISC-V上實現標準化,并期望有一天將透過其磁盤和固態硬盤(SSD)實現一年20億核心的出貨量。

WD資深總監Zvonimir Bandic說:“從狂熱用戶到數據中心的主要操作系統(OS)如何使用Linux來看,我預測10年后,將會看到每個數據中心處理器以及一半的邊緣設備處理器都使用了RISC-V。所有的控制點都將被打破,所以你可以用任何想要的方式、任何理想的接口來建構SoC——這正是RISC-V將在2028年以前帶給我們的自由度。”

Gwennap則表示:“我擔心RISC-V的討論最終將導致數據中心和客戶端運算分散了必須在過渡期間完成的艱難任務。”他補充說:“RISC-V目前只適用于深度嵌入式核心,而不適于執行應用軟件。”

Esperanto等公司將與英特爾等業界巨擘正面交鋒,但那顯然不是SiFive的目標。有些開發人員一直熱衷于使用SiFive的最新處理器,因為它是第一款能夠執行Linux的RISC-V芯片。

首款基于RISC-V開放來源開發板——HiFive Unleashed,采用支持Linux的多核心RISC-V處理器Freedom U540

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • RISC-V
    +關注

    關注

    48

    文章

    2889

    瀏覽量

    53062
  • sifive
    +關注

    關注

    0

    文章

    37

    瀏覽量

    9785

原文標題:有一種云端服務,讓RISC-V芯片設計只需15天

文章出處:【微信號:gh_bee81f890fc1,微信公眾號:面包板社區】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    國產芯片Ci24R02介紹:高集成低功耗RISC-V SoC

    Ci24R02是一款高度集成的低功耗SOC芯片,具有低功耗、Low Pin Count、寬電壓工作范圍,集成了13/14/15/16位精度的ADC、LVD、UART、SPI、I2C、TIMER
    的頭像 發表于 12-01 17:43 ?1134次閱讀
    國產<b class='flag-5'>芯片</b>Ci24R02介紹:高集成低功耗<b class='flag-5'>RISC-V</b> <b class='flag-5'>SoC</b>

    是德科技如何解決RISC-V芯片測試難題

    想理解 RISC-V,得先從“指令集架構”說起,這是芯片的“語言”。
    的頭像 發表于 11-14 09:44 ?1629次閱讀
    是德科技如何解決<b class='flag-5'>RISC-V</b><b class='flag-5'>芯片</b>測試難題

    如何自己設計一個基于RISC-VSoC架構,最后可以在FPGA上跑起來?

    如何自己設計一個基于RISC-VSoC架構,最后可以在FPGA上跑起來
    發表于 11-11 08:03

    瑞芯微RISC-V芯片已量產,性能、功耗平衡更佳

    電子發燒友網綜合報道 瑞芯微日前在互動平臺公開表示,公司已基于RISC-V架構推出并量產新產品,后續將繼續研發基于RISC-V架構的產品。 ? 瑞芯微長期以Arm架構為核心,其RK3588系列芯片
    的頭像 發表于 10-23 09:13 ?1.1w次閱讀
    瑞芯微<b class='flag-5'>RISC-V</b><b class='flag-5'>芯片</b>已量產,性能、功耗平衡更佳

    RISC-V B擴展介紹及實現

    ,可以被任何支持RISC-V ISR的處理器解釋執行。 需要注意,B擴展是與基本RV32I/RV64I RISC-V指令集完全兼容的。因此,使用支持B擴展的芯片可以同時享受到原始架構指令集以及B擴展的優勢
    發表于 10-21 13:01

    普華基礎軟件亮相2025 RISC-V中國峰會

    EasyXMen與RISC-V的最新合作成果。現場,普華基礎軟件展示了開源小滿EasyXMen,與眾多芯片企業、RISC-V研究機構及開源社區代表等,圍繞RISC-V生態的前沿技術進展
    的頭像 發表于 07-28 16:51 ?1184次閱讀
    普華基礎軟件亮相2025 <b class='flag-5'>RISC-V</b>中國峰會

    RISC-V 手冊

    年提出。其核心理念是開放性與模塊化設計,與x86(CISC)和ARM(RISC)形成差異化競爭,現已成為全球芯片創新的重要驅動力135。核心特點與優勢開源開放RISC-V采用開放標準協議,無專利壁壘與授權費用,開發者可自由使用、
    發表于 07-28 16:27 ?11次下載

    2025新思科技RISC-V科技日活動圓滿結束

    新思科技深度參與2025 RISC-V中國峰會并于2025年7月16日舉辦同期活動“新思科技RISC-V科技日”技術論壇,聚焦“從芯片到系統重構RISC-V創新”主題,議題覆蓋當前最前
    的頭像 發表于 07-25 17:31 ?1422次閱讀

    時擎科技亮相2025 RISC-V中國峰會,深度解析高性能RISC-V SoC技術挑戰與創新

    2025年7月16-18日,第五屆RISC-V中國峰會在上海張江科學會堂成功舉辦,作為全球RISC-V領域頂級盛會之一,本屆峰會匯聚了數百家企業、研究機構及開源社區,共同探討RISC-V生態
    的頭像 發表于 07-21 17:37 ?1664次閱讀
    時擎科技亮相2025 <b class='flag-5'>RISC-V</b>中國峰會,深度解析高性能<b class='flag-5'>RISC-V</b> <b class='flag-5'>SoC</b>技術挑戰與創新

    沁恒微電子:從互連互通應用推動RISC-V落地發展

    沁恒微電子邀您共襄盛舉沁恒微電子專注于連接技術和微處理器內核研究,基于多層次青稞RISC-V微處理器、多類型物理層收發器構建USB/藍牙/以太網接口芯片和青稞RISC-V系列MCU/SoC
    的頭像 發表于 06-26 09:52 ?1592次閱讀
    沁恒微電子:從互連互通應用推動<b class='flag-5'>RISC-V</b>落地發展

    RISC-V和ARM有何區別?

    RISC-VARM是一種精簡指令集(RISC),以該指令集為基礎的處理器通常被稱為ARM芯片,它在全球范圍內得到了極為廣泛的應用。而RISC-V也是精簡指令集,是美國加
    的頭像 發表于 06-24 11:38 ?2034次閱讀
    <b class='flag-5'>RISC-V</b>和ARM有何區別?

    FPGA與RISC-V淺談

    。 Semico Research預測2025年 RISC-V 芯片市場規模將突破 450 億美元,年復合增長率達 58%,國家戰略采購占比超 35%。RISC-V International在報告中預測,搭載
    發表于 04-11 13:53 ?685次閱讀
    FPGA與<b class='flag-5'>RISC-V</b>淺談

    原來,它們用的都是國產RISC-V芯片

    RISC-V憑借指令集的靈活性與生態的開放性,正在重塑中國芯片創新的范式。作為國產化設備的推動者,ZLG致遠電子的多款設備已采用國產RISC-V芯片,展現了其在推動
    的頭像 發表于 04-02 11:42 ?1309次閱讀
    原來,它們用的都是國產<b class='flag-5'>RISC-V</b><b class='flag-5'>芯片</b>

    AI SoC# 奕斯偉EIC7700 全球首款基于RISC-V架構的邊緣計算SoC芯片

    EIC7700X是一款性能優異的邊緣計算SoC芯片,搭載64位RISC-V處理器和自研神經網絡計算單元,支持全棧浮點計算和生成式大語言模型。該產品接口豐富,音視頻處理能力強大,在計算機視覺(CV
    的頭像 發表于 03-28 14:23 ?4129次閱讀
    AI <b class='flag-5'>SoC</b># 奕斯偉EIC7700 全球首款基于<b class='flag-5'>RISC-V</b>架構的邊緣計算<b class='flag-5'>SoC</b><b class='flag-5'>芯片</b>

    速顯微電子亮相2025玄鐵RISC-V生態大會

    日前,2025 玄鐵 RISC-V 生態大會在北京舉辦,速顯微董事長項參加大會。集成了速顯微自研GPU 核和玄鐵RISC-V MCU 核的GC9002 GPU SoC獲評“玄鐵優選
    的頭像 發表于 03-11 10:04 ?1315次閱讀