国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

MAX5882 14位、4.6Gsps電纜下行RF直接合成DAC技術手冊

要長高 ? 2025-05-06 09:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

概述
MAX5882為14位、4.6Gsps數/模轉換器(DAC),將電纜調制解調器終端(CMTS)和EQAM設備的多載波正交調幅(QAM)信號直接合成為RF輸出。DAC具有優異的雜散特性和噪聲、鄰道功率(ACP)性能,并可根據電纜數據傳輸業務接口規范(DOCSIS?)的要求直接合成為47MHz至1003MHz電纜下行鏈路的多個載波。4.6Gsps刷新速率允許以數字方式產生高于2GHz帶寬的信號。

器件具有四個14位、多路復用的低壓差分信號(LVDS)輸入端口,每個端口可工作在高達1150Mwps的雙數據率(DDR)或單數據率(SDR)模式。輸入支持差分高速收發器邏輯(DHSTL)輸入電平。由于在時鐘的上升沿和下降沿均觸發轉換,器件能夠支持的速率為1/2 DAC刷新時鐘頻率。每個端口的輸入數據速率為DAC刷新率的1/4或時鐘速率的1/2。器件集成延時鎖相環(DLL),簡化與FPGAASIC器件的接口。利用DLL調節輸出時鐘(DATACLK)的相位,以確保輸入LVDS數據總線與數據鎖存片上時鐘保持恰當的定時關系。

器件為電流控制型DAC,集成50Ω差分輸出匹配電阻,以確保最佳動態性能。器件采用3.3V和1.8V電源供電,工作在4.6Gsps時,功耗僅為2.3W。器件工作在擴展商業級溫度范圍(0°C至+85°C),采用256 CSBGA無鉛(Pb)/符合RoHS標準的封裝。
數據表:*附件:MAX5882 14位、4.6Gsps電纜下行RF直接合成DAC技術手冊.pdf

應用

  • 廣播級視頻調制器
  • 電纜調制解調器終端系統(CMTS)
  • DOCSIS兼容Edge QAM設備
  • 視頻點播(VOD)

特性

  • 4.6Gsps輸出刷新率
    • 直接合成RF輸出,47MHz至1003MHz
    • 不會將HD3混疊到電纜頻帶
  • 業內領先的DOCSIS 3.0噪底指標
    • -70dBc @ fOUT = 900MHz,8通道(256 QAM)
    • -66dBc @ fOUT = 900MHz,16通道(256 QAM)
    • -62dBc @ fOUT = 900MHz,32通道(256 QAM)
    • -57dBc @ fOUT = 500MHz,128通道(256 QAM)
  • 9dBm (CW)高輸出功率
    • 支持低功耗設計
  • 4:1多路復用LVDS輸入
    • 每個端口高達1150Mwps
    • 雙數據率(DDR)模式
  • 片上DLL用于同步輸入數據
  • 奇偶校驗錯誤標識
  • 內部50Ω差分輸出匹配電阻
  • 輸入寄存器掃描模式
  • 緊湊的17mm × 17mm、256引腳CSBGA封裝
  • 備有評估板(定購MAX5882EVKIT+)

框圖
image.png

典型操作特性
image.png

應用信息

啟動條件

該設備采用了保護電路,以防止數模轉換器(DAC)輸出端受損。當參考電壓(VREFIO)低于0.4V時,內部時鐘電路將被禁用。當DAC輸出不工作時,保護電路處于激活狀態。如果數據來源需要DATA時鐘來正常運行,那么參考電壓必須保持在0.4V以上。

設備的數字鎖相環(DLL)電路需要一個有源、穩定的時鐘輸入和穩定的電源,才能準確運行。在施加初始電源并使時鐘穩定后,DLL電路應通過將DLLOFF引腳設置為邏輯0來復位。然后可以根據需要更改DLL頻率和延遲。
image.png

輸出耦合

OUTP和OUTN之間的差分電壓可使用變壓器或差分放大器轉換為單端電壓。數模轉換器(DAC)輸出應上拉至AVDD3.3。建議使用偏置電阻將輸出從兩個獨立電感分壓器上拉。圖12中展示了推薦的輸出電路配置。為實現最大帶寬并最小化變壓器次級側接地引線上的電感,請使用極短的走線,并在接地層上使用多個過孔進行連接。

頻譜考量

DAC更新速率選擇

該設備4.6Gsps的最大更新速率為系統設計提供了靈活性。在更新速率與性能或電路復雜度方面存在幾種權衡,選擇DAC更新速率時應考慮這些因素。

由于DAC輸出在時鐘的兩個邊緣上都有輸出,所以在fDAC/2 - fOUT處會出現所需DAC輸出的衰減鏡像。DAC更新速率必須至少是電纜帶寬內產生的最高頻率的四倍,以將此鏡像排除在頻帶之外。由于DOCSIS(數據業務接口規范)射頻附件A定義了3.03MHz的上限頻率,在某些情況下,為了將此鏡像的帶外抑制保持在40dB以上,需要1GHz的輸出濾波器。隨著DAC更新速率降低至較低要求,濾波器的設計變得越來越困難。不過,使用較低的更新速率有幾個潛在優點。首先,隨著更新速率從4.6Gsps的最大值降低到4Gsps,設備的整體雜散性能會提高。其次,系統輸入的功率要求會降低。在4Gsps時,設備本身的功耗比4.6Gsps時大約低15%,而ASIC或FPGA等其他組件在較低更新速率下的功耗也會降低。另一個需要考慮的因素是,較高更新速率下的時序裕度會減小,且更難滿足要求。

諧波失真

該設備具有較低的諧波失真。二次諧波失真(HD2)和三次諧波失真(HD3)通常是主要的諧波。在500MHz以下的頻率,HD2在1GHz以下的頻率通常低于-60dBc。當DAC更新速率高于4Gsps時,HD2和HD3在低于333MHz的輸出頻率下不會混疊到45MHz至1000MHz頻段內。

時鐘頻率附近的諧波

該設備在fDAC/2 - 2×fOUT處存在雜散信號。此雜散信號低于DOCSIS限制,但可能會違反DOCSIS射頻共存要求,即較低頻道與較高輸出頻率共存時的要求。當fOUT = fDAC/6時,此雜散信號與輸出頻率重合。如有必要,可使用數字預失真來降低此雜散信號。

接地、旁路、電源和電路板布局注意事項

接地和電源去耦會顯著影響設備的性能。不需要的數字串擾可能會通過輸入、參考電壓、電源和接地連接耦合進來,從而影響動態性能。應嚴格遵循高速、高頻應用的正確接地和電源去耦準則。這可減少電磁干擾(EMI)和內部串擾,從而顯著提升設備的動態性能。

需要使用具有獨立接地和電源平面的多層印刷電路板(PCB)。建議將模擬輸出和時鐘輸入作為受控阻抗微帶線在電路板頂層直接布線,且不使用過孔連接時鐘輸入(CLKP、CLKN)和模擬輸出(OUTP、OUTN)信號。根據走線長度和工作條件,可能需要使用低介電常數材料(如ROGERS RO4003)作為頂層材料,以便對數據時鐘(DATACLKP、DATACLKIN)和DAC輸出進行路由,從而將耦合到時鐘輸入和DAC輸出的干擾降至最低。

數字信號應作為受控阻抗走線在接地平面之間布線。數字信號應遠離敏感的模擬輸入、參考輸入感應線、公共模式輸入,并且盡量遠離時鐘輸入。尤其重要的是,要盡量減少數字信號與時鐘之間的耦合,以優化高速輸出頻率下的動態性能。對稱的時鐘輸入和模擬輸出走線設計對于減少失真和優化DAC的動態性能至關重要。

數字信號路徑應盡量短,走線長度應匹配,以避免數據延遲失配。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • dac
    dac
    +關注

    關注

    44

    文章

    2713

    瀏覽量

    197066
  • 數模轉換器
    +關注

    關注

    14

    文章

    1296

    瀏覽量

    85733
  • MAX5882
    +關注

    關注

    0

    文章

    2

    瀏覽量

    5399
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    基于RF DACRF直接變頻發送器實現設計

    線通信中不同發射架構的特點,RF直接變頻發送器采用高性能數/模轉換器(DAC),比傳統技術具有明顯優勢。RF
    發表于 07-04 08:26

    MAX5881 12、4.3Gsps下行電纜直接RF合成D

    MAX5881 12、4.3Gsps下行電纜直接RF
    發表于 10-06 15:04 ?951次閱讀

    MAX5881直接RF合成DAC與FPGA的接口

    摘要:本應用筆記討論了4.3Gsps下行電纜直接RF合成DA
    發表于 04-16 17:15 ?922次閱讀
    <b class='flag-5'>MAX</b>5881<b class='flag-5'>直接</b><b class='flag-5'>RF</b><b class='flag-5'>合成</b><b class='flag-5'>DAC</b>與FPGA的接口

    MAX5881直接RF合成DAC與FPGA的接口

    摘要:本應用筆記討論了4.3Gsps下行電纜直接RF合成DA
    發表于 05-08 10:20 ?2942次閱讀
    <b class='flag-5'>MAX</b>5881<b class='flag-5'>直接</b><b class='flag-5'>RF</b><b class='flag-5'>合成</b><b class='flag-5'>DAC</b>與FPGA的接口

    MAX5882 14,4.6Gsps下行電纜直接RF-DAC

    MAX5882 144.6Gsps數字-模擬轉換器(DAC)是專為多載波正交幅度調制(QAM)信號在
    發表于 04-26 11:32 ?1320次閱讀

    AD9910: 1 GSPS14、3.3 V CMOS直接數字頻率合成

    AD9910: 1 GSPS14、3.3 V CMOS直接數字頻率合成
    發表于 03-19 12:47 ?174次下載
    AD9910: 1 <b class='flag-5'>GSPS</b>、<b class='flag-5'>14</b><b class='flag-5'>位</b>、3.3 V CMOS<b class='flag-5'>直接</b>數字頻率<b class='flag-5'>合成</b>器

    AD9164:16、12 GSPSRF DAC直接數字合成器數據表

    AD9164:16、12 GSPSRF DAC直接數字合成器數據表
    發表于 04-24 08:17 ?2次下載
    AD9164:16<b class='flag-5'>位</b>、12 <b class='flag-5'>GSPS</b>、<b class='flag-5'>RF</b> <b class='flag-5'>DAC</b>和<b class='flag-5'>直接</b>數字<b class='flag-5'>合成</b>器數據表

    AD9175:雙11/1612.6 GSPS RF DAC,帶寬帶通道器產品手冊

    AD9175:雙11/1612.6 GSPS RF DAC,帶寬帶通道器產品手冊
    發表于 05-10 20:19 ?12次下載
    AD9175:雙11<b class='flag-5'>位</b>/16<b class='flag-5'>位</b>12.6 <b class='flag-5'>GSPS</b> <b class='flag-5'>RF</b> <b class='flag-5'>DAC</b>,帶寬帶通道器產品<b class='flag-5'>手冊</b>

    AD9172:帶通道器的雙1612.6 GSPS RF DAC產品手冊

    AD9172:帶通道器的雙1612.6 GSPS RF DAC產品手冊
    發表于 05-16 14:34 ?13次下載
    AD9172:帶通道器的雙16<b class='flag-5'>位</b>12.6 <b class='flag-5'>GSPS</b> <b class='flag-5'>RF</b> <b class='flag-5'>DAC</b>產品<b class='flag-5'>手冊</b>

    AD9174:雙1612.6 GSPS RF DAC直接數字合成器數據表

    AD9174:雙1612.6 GSPS RF DAC直接數字合成器數據表
    發表于 05-26 13:43 ?2次下載
    AD9174:雙16<b class='flag-5'>位</b>12.6 <b class='flag-5'>GSPS</b> <b class='flag-5'>RF</b> <b class='flag-5'>DAC</b>和<b class='flag-5'>直接</b>數字<b class='flag-5'>合成</b>器數據表

    AD9176:帶寬帶通道器的雙1612.6 GSPS RF DAC產品手冊

    AD9176:帶寬帶通道器的雙1612.6 GSPS RF DAC產品手冊
    發表于 05-26 16:10 ?6次下載
    AD9176:帶寬帶通道器的雙16<b class='flag-5'>位</b>12.6 <b class='flag-5'>GSPS</b> <b class='flag-5'>RF</b> <b class='flag-5'>DAC</b>產品<b class='flag-5'>手冊</b>

    UG-475:評估采用14DAC的AD9912 1 GSPS直接數字頻率合成

    UG-475:評估采用14DAC的AD9912 1 GSPS直接數字頻率合成
    發表于 05-27 08:43 ?7次下載
    UG-475:評估采用<b class='flag-5'>14</b><b class='flag-5'>位</b><b class='flag-5'>DAC</b>的AD9912 1 <b class='flag-5'>GSPS</b><b class='flag-5'>直接</b>數字頻率<b class='flag-5'>合成</b>器

    AD9174雙路、16、12.6 GSPS RF DAC直接數字頻率合成技術手冊

    AD9174是一款高性能、雙通道、16數模轉換器(DAC),支持高達12.6 GSPSDAC采樣速率。該器件具有8通道、15.4 Gbps JESD204B數據輸入端口、高性能片內
    的頭像 發表于 04-30 15:42 ?1508次閱讀
    AD9174雙路、16<b class='flag-5'>位</b>、12.6 <b class='flag-5'>GSPS</b> <b class='flag-5'>RF</b> <b class='flag-5'>DAC</b>和<b class='flag-5'>直接</b>數字頻率<b class='flag-5'>合成</b>器<b class='flag-5'>技術</b><b class='flag-5'>手冊</b>

    AD9164 16、12 GSPS、RF DAC直接數字頻率合成技術手冊

    AD9164是一款高性能16數模轉換器(DAC)和直接數字頻率合成器(DDS),支持高達6 GSPS的更新速率。
    的頭像 發表于 04-30 17:04 ?1877次閱讀
    AD9164 16<b class='flag-5'>位</b>、12 <b class='flag-5'>GSPS</b>、<b class='flag-5'>RF</b> <b class='flag-5'>DAC</b>和<b class='flag-5'>直接</b>數字頻率<b class='flag-5'>合成</b>器<b class='flag-5'>技術</b><b class='flag-5'>手冊</b>

    MAX5879 14、2.3Gsps直接RF合成DAC,提供可選擇頻響技術手冊

    MAX5879是高性能、14、2.3Gsps數/模轉換器(DAC),在基帶和高階奈奎斯特區用于合成
    的頭像 發表于 05-06 09:39 ?1022次閱讀
    <b class='flag-5'>MAX</b>5879 <b class='flag-5'>14</b><b class='flag-5'>位</b>、2.3<b class='flag-5'>Gsps</b><b class='flag-5'>直接</b><b class='flag-5'>RF</b><b class='flag-5'>合成</b><b class='flag-5'>DAC</b>,提供可選擇頻響<b class='flag-5'>技術</b><b class='flag-5'>手冊</b>