国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

UltraSoC 和 Lauterbach 就RISC-V展開合作

電子工程師 ? 來源:網絡整理 ? 作者:工程師曾暄茗 ? 2018-08-05 10:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

英國劍橋和德國Hoehenkirchen-Siegertsbrunn - 2018年2月 —日前,UltraSoC和Lauterbach宣布擴展其協同提供的通用系統級芯片(SoC)開發和調試環境,將增加對RISC-V開源處理器架構提供的支持。將RISC-V納入到產品組合中承續了兩家公司的承諾,即致力于支持業界所用的所有主要處理器架構,并為采用了多家供應商的不同CPU的異構系統設計人員提供最佳的開發工具。

UltraSoC最近成為了第一家宣布對RISC-V架構處理器提供跟蹤解決方案的公司。將其與Lauterbach的 TRACE32套件結合起來,可以讓RISC-V開發人員獲得強大的調試、跟蹤和邏輯分析工具,以加快開發速度并創造出整體質量更佳的成果。

“各種異構架構的應用正在快速增長,而RISC-V的興起則表明設計師們比以往任何時候都不希望在架構選擇上受到限制。” Lauterbach總經理Stephan Lauterbach表示。“我們與UltraSoC的現有合作展示了將我們各自提供的、獨立于供應商的開發工具結合在一起后的力量 —— 讓我們的客戶有能力去對其芯片中使用的IP及開發調試環境都可以做出選擇。”

UltraSoC首席執行官Rupert Baines補充道:“在整個行業中,人們對于新興的RISC-V作為一種開源處理器表現出了越來越濃的興趣。這在異構多核架構中尤其重要:工程師們都希望選擇可‘混合’和‘匹配’的內核,并為每種應用自由地選擇最佳設計。許多開發工具都與某一家供應商綁定,或者只在一個狹窄的范圍內工作。Lauterbach和UltraSoC分享了其在工具上的一個愿景,這些工具支持工程師去完成一個系統的所有部分,并始終支持所有的架構。”

TRACE32是一組包含各種集成化調試環境的模塊化開發工具,它支持所有通用嵌入式微處理器架構,并擁有調試、跟蹤和邏輯分析功能。

UltraSoC通過在SoC中嵌入監測和分析硬件,以加速開發、降低成本并產出更佳性能的產品。這種嵌入式、覆蓋全系統的智能技術是非侵擾性的,并以線速執行。將Lauterbach的TRACE32和UltraSoC的嵌入式IP結合在一起,可讓設計團隊能夠完全可見其器件在現實世界中的行為 —— 這對加速開發過程至關重要,尤其可簡化復雜的調試過程,這一過程在一款典型SoC的全部開發工作中將消耗高達一半的工作時間。

UltraSoC和Lauterbach都是RISC-V基金會的活躍成員,并且在日益成長的RISC-V生態系統中均有上佳記錄。在2017年10月,Lauterbach宣布其TRACE32工具集可為SiFive的E31和E51 RISC-V內核IP提供調試功能。同樣在2017年,UltraSoC開發了一個處理器跟蹤規范,并將其作為開源規范的一部分提供給RISC-V基金會采用。今年1月,UltraSoC宣布其用于32或64位設計的 RISC-V跟蹤編碼器解決方案的全面上市。

UltraSoC 和Lauterbach將在“2018世界嵌入式大會”(Embedded World 2018,德國紐倫堡,2月27日 – 3月1日)上展出其解決方案。

? Lauterbach展位號為4號廳210展位。

? UltraSoC將在RISC-V基金會展位上參展,展位號為3A廳419展位。

? UltraSoC的首席執行官Rupert Baines將于2月27日(周二)上午10點發表演講。這場演講將成為展會RISC-V課程的一部分,該課程是大會主會議中為期一天的、專注于RISC-V的討論和報告。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • RISC-V
    +關注

    關注

    48

    文章

    2886

    瀏覽量

    53001
  • UltraSoC
    +關注

    關注

    0

    文章

    40

    瀏覽量

    18349
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    重磅合作!Quintauris 聯手 SiFive,加速 RISC-V 在嵌入式與 AI 領域落地

    據科技區角報道半導體解決方案提供商 Quintauris 最近宣布和 RISC-V 處理器 IP 領域的頭部廠商 SiFive 達成戰略合作,目標直接瞄準加速 RISC-V 在嵌入式、AI 系統等
    發表于 12-18 12:01

    躍昉科技參與承辦澳門RISC-V全球合作特別論壇

    2025年11月25日,澳門——繼昨日在珠海隆重開幕后,“2025 RISC-V產業發展大會暨RDSA國際論壇”今日移師澳門,于巴黎人酒店舉辦“全球合作特別論壇”。作為大會聯合承辦單位及RISC-V
    的頭像 發表于 11-30 09:40 ?656次閱讀

    為什么RISC-V是嵌入式應用的最佳選擇

    最近RISC-V基金會在社交媒體上發文,文章說物聯網和嵌入式系統正在迅速發展,需要更高的計算性能、更低的功耗和人工智能。RISC-V是為未來而建的,包括超高效的MCU到高性能應用處理器,RISC-V使開發人員能夠設計以下解決方案
    的頭像 發表于 11-07 10:09 ?1606次閱讀

    RISC-V創新中心與達摩院合作簽約

    10月30日,RISC-V創新中心與達摩院合作簽約暨創新發展交流會在蘇州市集成電路創新中心隆重舉行,來自全國各地的重點企業、科研機構、行業協會、投資機構等代表出席活動,共話RISC-V產業創新發展新圖景。
    的頭像 發表于 11-03 15:43 ?828次閱讀

    普華基礎軟件亮相2025 RISC-V中國峰會

    EasyXMen與RISC-V的最新合作成果。現場,普華基礎軟件展示了開源小滿EasyXMen,與眾多芯片企業、RISC-V研究機構及開源社區代表等,圍繞RISC-V生態的前沿技術進展
    的頭像 發表于 07-28 16:51 ?1173次閱讀
    普華基礎軟件亮相2025 <b class='flag-5'>RISC-V</b>中國峰會

    RISC-V 手冊

    以下是關于RISC-V的詳細介紹,結合其核心技術特點與當前發展現狀:核心概念RISC-V(第五代精簡指令集)是一種基于精簡指令集(RISC)的開源指令集架構(ISA),由加州大學伯克利分校于2010
    發表于 07-28 16:27 ?11次下載

    2025新思科技RISC-V科技日活動圓滿結束

    新思科技深度參與2025 RISC-V中國峰會并于2025年7月16日舉辦同期活動“新思科技RISC-V科技日”技術論壇,聚焦“從芯片到系統重構RISC-V創新”主題,議題覆蓋當前最前沿的技術領域
    的頭像 發表于 07-25 17:31 ?1416次閱讀

    Andes晶心科技亮相2025 RISC-V中國峰會

    2025 RISC-V 中國峰會于2025年7月16日至19日在上海張江科學會堂隆重舉行!本屆峰會將聚焦RISC-V技術的前沿發展與實際應用,旨在加速生態構建、推動技術創新,并加強國際間的交流與合作
    的頭像 發表于 07-23 17:18 ?1568次閱讀

    奕斯偉計算亮相2025 RISC-V中國峰會

    國際交流合作。奕斯偉計算高級副總裁、首席技術官何寧博士在主論壇發表《產業賦能:RISC-V場景化方案創新與生態協同》主題演講,闡述了奕斯偉計算在RISC-V場景化應用與生態建設上的戰略布局與實踐成果。
    的頭像 發表于 07-22 17:34 ?1172次閱讀

    RISC-V 發展態勢與紅帽系統適配進展

    2025 年 7 月 18 日,在第五屆(2025)RISC-V 中國峰會的軟件與生態系統分論壇上,紅帽軟件(北京)有限公司首席軟件工程師、RISC-V 國際基金會大使傅煒分享的主題是《紅帽在
    發表于 07-18 10:55 ?4068次閱讀
    <b class='flag-5'>RISC-V</b> 發展態勢與紅帽系統適配進展

    RISC-V International CEO:RISC-V 應用全面開花,2031 年滲透率將達 25.7%

    7 月 16 日~19 日,第五屆(2025)RISC-V 中國峰會在上海張江科學會堂拉開帷幕。峰會設置 1 場主論壇、8 大垂直領域分論壇、多場研習會及多項同期活動。在 7 月 17 日的主論壇上
    發表于 07-17 10:28 ?3699次閱讀
    <b class='flag-5'>RISC-V</b> International CEO:<b class='flag-5'>RISC-V</b> 應用全面開花,2031 年滲透率將達 25.7%

    RISC-V和ARM有何區別?

    在微處理器架構領域,ARM與RISC-V是兩個備受關注的體系。ZLG致遠電子在推出ARM核心版后,又推出了基于RISC-V的MR6450核心版,這引發了人們對這兩種架構差異的深入探討。ARM
    的頭像 發表于 06-24 11:38 ?2021次閱讀
    <b class='flag-5'>RISC-V</b>和ARM有何區別?

    RISC-V賽道的“硬核”突圍之路

    RISC-V作為一種開源指令集架構(ISA),近年來在全球范圍內迅速崛起,有望重塑半導體產業格局。從芯片設計公司到軟件開發商,從學術研究機構到行業巨頭,都在積極探索RISC-V的應用和創新
    的頭像 發表于 04-24 15:34 ?561次閱讀
    <b class='flag-5'>RISC-V</b>賽道的“硬核”突圍之路

    FPGA與RISC-V淺談

    全球半導體產業競爭格局正在經歷深刻變革,物聯網、邊緣計算等新興技術的蓬勃發展,讓RISC-V憑借其開源、精簡以及模塊化的靈活優勢,日益成為業界焦點,也為全球半導體產業注入新的活力與挑戰
    發表于 04-11 13:53 ?677次閱讀
    FPGA與<b class='flag-5'>RISC-V</b>淺談

    思爾芯與玄鐵合作IP評測,加速RISC-V生態發展

    引言隨著近來Deepseek的橫空出世,降低算力需求,為RISC-V帶來了更多的創新機遇。RISC-V計算架構搭乘上AI時代的快車,成為新一代數字基礎設施算力底座的理想選擇,既滿足高能效、高性能
    的頭像 發表于 04-09 09:24 ?943次閱讀
    思爾芯與玄鐵<b class='flag-5'>合作</b>IP評測,加速<b class='flag-5'>RISC-V</b>生態發展