国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

走進北大 | 算能RISC-V通用處理器設計成功開課

算能開發者社區 ? 2024-12-06 01:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

近日,北京大學集成電路學院賈天宇老師開設的《現代SoC處理器架構設計》如期進行,算能首席科學家楊柳西博士、處理器架構師張明俊受邀,為北大博士講授了RXU高性能通用處理器設計的課程。

39883b06-b32b-11ef-8084-92fbcf53809c.jpg

《現代系統 SoC 芯片設計》是涉及到多個異構硬件子系統的體系架構設計和集成的系統性工程,該課程圍繞現代 SoC 芯片的體系架構和微架構實現技術,特別是高性能通用處理器、加速子系統、互聯等內容,著重強調專業與實踐結合,培養學生成為高素質的處理器設計師和計算機架構師。

理論與工業實踐并舉,聯合北大開設通用處理器課程

算能處理器架構師張明俊從指令流的角度出發,介紹了分析指令流的一些基本概念,包括BasicBlock、控制流圖、數據依賴圖等,結合這些程序分析的基本數據結構,介紹了通用處理器流水線的一個發展歷史以及動態調度算法的發展歷史,包括經典的:ScoreBoard算法、Tomasulo 算法、改進版Tomasulo 算法以及SMT 通用處理器的原理。

399ab6dc-b32b-11ef-8084-92fbcf53809c.jpg

結合當前的高性能通用處理器的基本結構,課程還介紹了算能自研RXU通用處理器的相關知識,包括:前端子系統、中端子系統、后端子系統、訪存子系統、以及中斷&調試子系統,并對其中的關鍵部件和算法做了詳細的介紹:BPU的Tage算法、Rename模塊、ROB模塊等。

39b39ee0-b32b-11ef-8084-92fbcf53809c.jpg

楊柳西博士帶領大家深入探討了計算機起源和進化,以幾十年的工業實踐為引導,讓同學們充分認識到處理器設計的復雜性與挑戰,尤其是在面對X86、ARM的激烈競爭時,RISC-V架構的機會在哪里,如何發揮出自己的優勢。課程最后,他指出處理器設計的哲學猶如比爾·克林頓所說, “求其上者得其中,求其中者得其下,求其下者無所得”,鼓勵大家未來從事處理器設計工作后,一定要高標準、嚴要求,才能有創新和突破。

持續推動產學合作,為全球RISC-V生態蓄力

通過與北京大學的課程合作,算能將業界先進的處理器設計理念和方法論帶進高等學府,將引導更多青年才俊投身RISC-V高性能處理器設計領域,培養更多緊缺人才。

算能不僅為高校提供業界領先的處理器設計課程,也為學生們提供了豐富的企業實習機會,在校生既可以參與算能發布的相關研究課題,也可以直接上手,來到企業參與一線的開發工作。算能也將持續推動RISC-V的科研轉化和商用落地,培養出更多具備國際競爭力的高端處理器設計人才,為全球RISC-V的生態發展貢獻力量。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    20250

    瀏覽量

    252216
  • 芯片
    +關注

    關注

    463

    文章

    54007

    瀏覽量

    465950
  • RISC-V
    +關注

    關注

    48

    文章

    2887

    瀏覽量

    52989
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    探索RISC-V在機器人領域的潛力

    的硬件配置給人留下了深刻的第一印象: ? 核心處理器: 搭載了進迭時空的K1系列高性能RISC-V處理器,具備強大的通用計算能力和AI加速特性。 ? 內存與存儲: 板載LPDDR4
    發表于 12-03 14:40

    RISC-V云網智 | 中國移動與賽昉科技邀請行業專家共話RISC-V云網智

    11月18日,以“融合多元力,換新AI未來”為主題的多樣性力產業發展大會2025于北京舉辦,其中,中國移動研究院與賽昉科技合作舉辦了大會的專題論壇——RISC-V云網智
    的頭像 發表于 11-20 17:48 ?1439次閱讀
    <b class='flag-5'>RISC-V</b>賦<b class='flag-5'>能</b>云網智<b class='flag-5'>算</b> | 中國移動與賽昉科技邀請行業專家共話<b class='flag-5'>RISC-V</b>賦<b class='flag-5'>能</b>云網智<b class='flag-5'>算</b>

    直播預約 |開源芯片系列講座第30期:“一生一芯”計劃——從零開始設計自己的RISC-V處理器芯片

    鷺島論壇開源芯片系列講座第30期「“一生一芯”計劃從零開始設計自己的RISC-V處理器芯片」11月17日(周三)20:00精彩開播期待與您云相聚,共襄學術盛宴!|直播信息報告題目“一生一芯”計劃
    的頭像 發表于 11-10 12:03 ?826次閱讀
    直播預約 |開源芯片系列講座第30期:“一生一芯”計劃——從零開始設計自己的<b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>芯片

    為什么RISC-V是嵌入式應用的最佳選擇

    最近RISC-V基金會在社交媒體上發文,文章說物聯網和嵌入式系統正在迅速發展,需要更高的計算性能、更低的功耗和人工智能。RISC-V是為未來而建的,包括超高效的MCU到高性能應用處理器RIS
    的頭像 發表于 11-07 10:09 ?1603次閱讀

    基于E203 RISC-V的音頻信號處理系統 -協處理器的乘累加過程

    處理器簡介 RISC-V具有很高的可擴展性,既預留出了指令編碼空間,也提供了預定義的Custom指令;RISC-V的標準指令集僅使用了少部分指令編碼空間,更多的指令編碼空間被預留給用戶進行擴展
    發表于 10-28 06:18

    提高RISC-V在Drystone測試中得分的方法

    Drystone 是一種常用的計算機性能基準測試,主要用來測量整數(非浮點)計算性能。 影響 RISC-V 在 Drystone 測試中得分的因素主要有以下幾個: 處理器核心設計:處理器核心
    發表于 10-21 13:58

    2025 Andes RISC-V CON北京站亮點搶先看

    Andes晶心科技將于北京麗亭華苑酒店舉辦「2025 Andes RISC-V CON」北京站,預計吸引來自中國各地近 200 位產業領袖、技術專家與開發者參與。本屆聚焦AI、車用電子及應用處理器
    的頭像 發表于 08-21 15:35 ?2409次閱讀

    明晚開播 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

    鷺島論壇開源芯片系列講座第28期「高性能RISC-V處理器芯片」明晚(30日)20:00精彩開播期待與您云相聚,共襄學術盛宴!|直播信息報告題目高性能RISC-V處理器芯片報告簡介
    的頭像 發表于 07-29 17:02 ?1318次閱讀
    明晚開播 |開源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>處理器</b>芯片

    睿思芯科攜靈羽處理器亮相2025 RISC-V中國峰會

    第五屆RISC-V中國峰會于16日在上海張江開幕,會上睿思芯科展示了中國首款全自研高性能RISC-V服務處理器——靈羽處理器,憑借全棧自主
    的頭像 發表于 07-21 09:15 ?2218次閱讀

    直播預約 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

    鷺島論壇開源芯片系列講座第28期「高性能RISC-V處理器芯片」7月30日(周三)20:00精彩開播期待與您云相聚,共襄學術盛宴!|直播信息報告題目高性能RISC-V處理器芯片報告
    的頭像 發表于 07-14 17:34 ?1252次閱讀
    直播預約 |開源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>處理器</b>芯片

    RISC-V和ARM有何區別?

    在微處理器架構領域,ARM與RISC-V是兩個備受關注的體系。ZLG致遠電子在推出ARM核心版后,又推出了基于RISC-V的MR6450核心版,這引發了人們對這兩種架構差異的深入探討。ARM
    的頭像 發表于 06-24 11:38 ?2019次閱讀
    <b class='flag-5'>RISC-V</b>和ARM有何區別?

    HPM5E31IGN單核 32 位 RISC-V 處理器

    HPM5E31IGN單核 32 位 RISC-V 處理器在當今嵌入式系統領域,RISC-V架構正以開源、靈活和高性價比的優勢快速崛起。HPM5E31IGN作為先楫半導體的一款單核32位RISC
    發表于 05-29 09:23

    HXS320F28027數字信號處理器(32位RISC-V DSP)

    HXS320F28027數字信號處理器(32位RISC-V DSP)HXS320F28027是中科昊芯(Haawking)基于自主研發的H28x內核推出的32位定點RISC-V DSP架構數字信號
    發表于 05-21 10:21

    Condor使用Cadence托管云服務開發高性能RISC-V處理器

    Condor 是一家美國初創企業,致力于開發高性能 RISC-V處理器。公司的目標是通過創新技術徹底革新整個行業,打破高性能計算的極限。
    的頭像 發表于 05-08 09:03 ?1090次閱讀

    FPGA與RISC-V淺談

    RISC-V處理器的SoC數量在2024年約為20億顆,到2031年有望突破200億顆。 RISC-V的概念與優勢 RISC-V是一種全新的開源指
    發表于 04-11 13:53 ?672次閱讀
    FPGA與<b class='flag-5'>RISC-V</b>淺談