近日,北京大學集成電路學院賈天宇老師開設的《現代SoC處理器架構設計》如期進行,算能首席科學家楊柳西博士、處理器架構師張明俊受邀,為北大博士講授了RXU高性能通用處理器設計的課程。

《現代系統 SoC 芯片設計》是涉及到多個異構硬件子系統的體系架構設計和集成的系統性工程,該課程圍繞現代 SoC 芯片的體系架構和微架構實現技術,特別是高性能通用處理器、加速子系統、互聯等內容,著重強調專業與實踐結合,培養學生成為高素質的處理器設計師和計算機架構師。
理論與工業實踐并舉,聯合北大開設通用處理器課程
算能處理器架構師張明俊從指令流的角度出發,介紹了分析指令流的一些基本概念,包括BasicBlock、控制流圖、數據依賴圖等,結合這些程序分析的基本數據結構,介紹了通用處理器流水線的一個發展歷史以及動態調度算法的發展歷史,包括經典的:ScoreBoard算法、Tomasulo 算法、改進版Tomasulo 算法以及SMT 通用處理器的原理。

結合當前的高性能通用處理器的基本結構,課程還介紹了算能自研RXU通用處理器的相關知識,包括:前端子系統、中端子系統、后端子系統、訪存子系統、以及中斷&調試子系統,并對其中的關鍵部件和算法做了詳細的介紹:BPU的Tage算法、Rename模塊、ROB模塊等。

楊柳西博士帶領大家深入探討了計算機起源和進化,以幾十年的工業實踐為引導,讓同學們充分認識到處理器設計的復雜性與挑戰,尤其是在面對X86、ARM的激烈競爭時,RISC-V架構的機會在哪里,如何發揮出自己的優勢。課程最后,他指出處理器設計的哲學猶如比爾·克林頓所說, “求其上者得其中,求其中者得其下,求其下者無所得”,鼓勵大家未來從事處理器設計工作后,一定要高標準、嚴要求,才能有創新和突破。
持續推動產學合作,為全球RISC-V生態蓄力
通過與北京大學的課程合作,算能將業界先進的處理器設計理念和方法論帶進高等學府,將引導更多青年才俊投身RISC-V高性能處理器設計領域,培養更多緊缺人才。
算能不僅為高校提供業界領先的處理器設計課程,也為學生們提供了豐富的企業實習機會,在校生既可以參與算能發布的相關研究課題,也可以直接上手,來到企業參與一線的開發工作。算能也將持續推動RISC-V的科研轉化和商用落地,培養出更多具備國際競爭力的高端處理器設計人才,為全球RISC-V的生態發展貢獻力量。
-
處理器
+關注
關注
68文章
20250瀏覽量
252216 -
芯片
+關注
關注
463文章
54007瀏覽量
465950 -
RISC-V
+關注
關注
48文章
2887瀏覽量
52989
發布評論請先 登錄
探索RISC-V在機器人領域的潛力
RISC-V賦能云網智算 | 中國移動與賽昉科技邀請行業專家共話RISC-V賦能云網智算
直播預約 |開源芯片系列講座第30期:“一生一芯”計劃——從零開始設計自己的RISC-V處理器芯片
為什么RISC-V是嵌入式應用的最佳選擇
基于E203 RISC-V的音頻信號處理系統 -協處理器的乘累加過程
提高RISC-V在Drystone測試中得分的方法
2025 Andes RISC-V CON北京站亮點搶先看
明晚開播 |開源芯片系列講座第28期:高性能RISC-V微處理器芯片
睿思芯科攜靈羽處理器亮相2025 RISC-V中國峰會
直播預約 |開源芯片系列講座第28期:高性能RISC-V微處理器芯片
RISC-V和ARM有何區別?
HPM5E31IGN單核 32 位 RISC-V 處理器
HXS320F28027數字信號處理器(32位RISC-V DSP)
Condor使用Cadence托管云服務開發高性能RISC-V微處理器
FPGA與RISC-V淺談
走進北大 | 算能RISC-V通用處理器設計成功開課
評論