国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

  • 0
    • 聊天消息
    • 系統消息
    • 評論與回復
    登錄后你可以
    • 下載海量資料
    • 學習在線課程
    • 觀看技術視頻
    • 寫文章/發帖/加入社區
    會員中心
    創作中心

    完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

    3天內不再提示

    高速pcb信號走線的經典規則讓pcb設計不再難

    貿澤電子設計圈 ? 來源:互聯網 ? 作者:佚名 ? 2017-11-25 07:43 ? 次閱讀
    加入交流群
    微信小助手二維碼

    掃碼添加小助手

    加入工程師交流群

    規則一:高速信號走線屏蔽規則在高速的PCB設計中,時鐘等關鍵的高速信號線,走線需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都會造成EMI的泄漏。建議屏蔽線,每1000mil,打孔接地。

    規則二:高速信號的走線閉環規則

    由于PCB板的密度越來越高,很多PCB LAYOUT工程師在走線的過程中,很容易出現一種失誤,即時鐘信號等高速信號網絡,在多層的PCB走線的時候產生了閉環的結果,這樣的閉環結果將產生環形天線,增加EMI的輻射強度。

    規則三:高速信號的走線開環規則

    規則二提到高速信號的閉環會造成EMI輻射,然而開環同樣會造成EMI輻射。

    時鐘信號等高速信號網絡,在多層的PCB走線的時候一旦產生了開環的結果,將產生線形天線,增加EMI的輻射強度。

    規則四:高速信號的特性阻抗連續規則高速信號,在層與層之間切換的時候必須保證特性阻抗的連續,否則會增加EMI的輻射。也就是說,同層的布線的寬度必須連續,不同層的走線阻抗必須連續。

    規則五:高速PCB設計的布線方向規則相鄰兩層間的走線必須遵循垂直走線的原則,否則會造成線間的串擾,增加EMI輻射。簡而言之,相鄰的布線層遵循橫平豎垂的布線方向,垂直的布線可以抑制線間的串擾。

    規則六:高速PCB設計中的拓撲結構規則在高速PCB設計中,線路板特性阻抗的控制和多負載情況下的拓撲結構的設計,直接決定著產品的成功還是失敗。圖示為菊花鏈式拓撲結構,一般用于幾Mhz的情況下為益。高速PCB設計中建議使用后端的星形對稱結構。

    規則七:走線長度的諧振規則檢查信號線的長度和信號的頻率是否構成諧振,即當布線長度為信號波長1/4的時候的整數倍時,此布線將產生諧振,而諧振就會輻射電磁波,產生干擾。

    規則八:回流路徑規則所有的高速信號必須有良好的回流路徑。盡可能地保證時鐘等高速信號的回流路徑最小。否則會極大的增加輻射,并且輻射的大小和信號路徑和回流路徑所包圍的面積成正比。

    規則九:器件的退耦電容擺放規則退耦電容的擺放的位置非常的重要。擺放不合理根本起不到退耦的效果。其原則是:靠近電源的管腳,并且電容的電源走線和地線所包圍的面積最小。

    聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
    • PCB設計
      +關注

      關注

      396

      文章

      4921

      瀏覽量

      95305
    • 退耦電容
      +關注

      關注

      1

      文章

      29

      瀏覽量

      9892
    • 高速pcb信號
      +關注

      關注

      1

      文章

      2

      瀏覽量

      1633

    原文標題:這九條高速PCB信號走線規則,你未必懂?

    文章出處:【微信號:Mouser-Community,微信公眾號:貿澤電子設計圈】歡迎添加關注!文章轉載請注明出處。

    收藏 人收藏
    加入交流群
    微信小助手二維碼

    掃碼添加小助手

    加入工程師交流群

      評論

      相關推薦
      熱點推薦

      PCB設計高速模擬輸入信號方法及規則

      本文主要詳解PCB設計高速模擬輸入信號,首先介紹了PCB設計
      發表于 05-25 09:06 ?1w次閱讀
      <b class='flag-5'>PCB設計</b><b class='flag-5'>高速</b>模擬輸入<b class='flag-5'>信號</b><b class='flag-5'>走</b><b class='flag-5'>線</b>方法及<b class='flag-5'>規則</b>

      高速PCB設計解決EMI問題的九大規則

        規則一:高速信號屏蔽規則高速
      發表于 01-19 22:50

      解決高速PCB設計EMI(電磁干擾)的九大規則

      PCB設計中,時鐘等關鍵的高速信號線需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都會造成EMI的泄漏。建議屏蔽
      發表于 11-02 12:11

      硬件工程師談高速PCB信號的九個規則

      高速信號線  規則二:高速信號閉環
      發表于 09-20 10:38

      9大硬件工程師談高速PCB信號規則

      規則一:高速信號屏蔽規則高速
      發表于 11-28 11:14

      高速PCB信號規則概述

      高速PCB信號的九條規則.pdf(220.78 KB)
      發表于 09-16 07:26

      PCB設計規則是什么

      PCB設計規則是什么
      發表于 03-17 06:36

      PCB與擺件規則

      PCB設計PCB設計layout對PCB
      發表于 07-21 16:33 ?0次下載

      高速PCB設計屏蔽的各項規則解析

      高速PCB設計中,時鐘等關鍵的高速信號線需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,
      發表于 03-15 14:05 ?5895次閱讀
      <b class='flag-5'>高速</b><b class='flag-5'>PCB設計</b>中<b class='flag-5'>走</b><b class='flag-5'>線</b>屏蔽的各項<b class='flag-5'>規則</b>解析

      PCB設計EMI的高速信號規則

      高速PCB設計中,時鐘等關鍵的高速信號線需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,
      的頭像 發表于 05-06 18:08 ?5065次閱讀

      高速PCB設計中的技巧

      布線(Layout)是PCB設計工程師最基本的工作技能之一。的好壞將直接影響到整個系統的性能,大多數高速的設計理論也要最終經過Layout得以實現并驗證,由此可見,布線在
      的頭像 發表于 07-01 15:24 ?6541次閱讀

      高速信號的九大規則

      規則一:高速信號屏蔽規則 如上圖所示: 在高速
      的頭像 發表于 02-14 11:53 ?1.3w次閱讀

      高速信號閉環規則

      解決。 高速信號屏蔽規則 如上圖所示:在高速PCB設計
      的頭像 發表于 05-22 09:15 ?2467次閱讀
      <b class='flag-5'>高速</b><b class='flag-5'>信號</b>的<b class='flag-5'>走</b><b class='flag-5'>線</b>閉環<b class='flag-5'>規則</b>

      高速PCB信號的九大規則

      由于 PCB 板的密度越來越高,許多 PCB LAYOUT 工程師在的過程中,較容易出現一種失誤,即時鐘信號
      發表于 01-08 15:33 ?2645次閱讀
      <b class='flag-5'>高速</b><b class='flag-5'>PCB</b><b class='flag-5'>信號</b><b class='flag-5'>走</b><b class='flag-5'>線</b>的九大<b class='flag-5'>規則</b>

      pcb規則設置方法介紹

      規則的設置方法,以確保設計的可靠性和性能。 一、規則的制定前提 在制定PCB規則之前,有幾個前提需要清楚。 設備要求:首先,根據實際設
      的頭像 發表于 01-09 10:45 ?4143次閱讀