鷺島論壇
開源芯片系列講座第22期
7月31號(周三) 20:00
精彩開播
期待與您云相聚,共襄學(xué)術(shù)盛宴!

| 直播信息
報告題目
異步電路機(jī)制為RISC-V處理器賦能
報告簡介
隨著芯片規(guī)模增大和半導(dǎo)體工藝進(jìn)步,同步電路中時鐘所帶來的問題日益突出。與其相比,異步電路不依賴全局時鐘,通過電路邏輯事件實現(xiàn)操作,具有無時鐘偏移、模塊化程度高、功耗低和電磁兼容性強(qiáng)等優(yōu)勢。
本團(tuán)隊基于異步的特性和優(yōu)勢,提出了一種多層級異步微流水線結(jié)構(gòu),并研究了新型異步超標(biāo)量指令級細(xì)粒度控制方法。利用此方法代替了時鐘,提升處理器性能以及標(biāo)量寬度,降低動態(tài)功耗,實現(xiàn)了以數(shù)據(jù)為中心的模塊啟用
報告嘉賓
何安平
蘭州大學(xué)信息與工程學(xué)院副教授
研究生導(dǎo)師
趙康利
蘭州大學(xué)信息與工程學(xué)院
博士研究生
特邀主持
譚翔宇
中科(廈門)數(shù)據(jù)智能研究院
硬件工程師
講座時間
2024年7月31日(周三)2010
講座環(huán)節(jié)及流程
?講座環(huán)節(jié):
① 5 分鐘主持人進(jìn)行主題與嘉賓介紹
②60分鐘報告嘉賓講座環(huán)節(jié)
③ 25分鐘互動問答環(huán)節(jié)
?講座流程:
① 19:45 開芯會視頻號上線,歡迎觀眾朋友提前進(jìn)入直播間候場
② 20:00 主持人開場
③ 20:05 何安平老師開始講座,持續(xù)30min
④ 20:35 趙康利博士開始講座,持續(xù)15min
注:【在講座過程中歡迎觀眾朋友通過各直播平臺進(jìn)行提問工作人員將收集和整理問題】
④ 20:50 主持人根據(jù)工作團(tuán)隊整理的問題與嘉賓進(jìn)行問答互動,持續(xù)20min
講座形式
視頻號、B站、電子發(fā)燒友、
蔻享學(xué)術(shù)等
多平臺同步直播
點擊預(yù)約精彩不容錯過!
報告嘉賓

何安平
蘭州大學(xué)信息科學(xué)與技術(shù)學(xué)院副教授,蘭州市急需緊缺高層次人才;從事異步系統(tǒng)時序設(shè)計與分析驗證研究,研發(fā)的拼圖EDA提供多種異步設(shè)計模板,可有效輔助設(shè)計者進(jìn)行異步電路前端的設(shè)計。基于自主設(shè)計方法和流程,已成體系設(shè)計了異步算子、異步片上互聯(lián)結(jié)構(gòu)、異步MCU等,開發(fā)了多顆具備加解密、MCU和可重構(gòu)功能的全異步芯片,其中40nm制程芯片具有3.5億顆晶體管和1512顆全互聯(lián)的輕量級處理器,是國內(nèi)首顆極大規(guī)模的全異步芯片(蘭大網(wǎng)首發(fā),科學(xué)網(wǎng)、光明網(wǎng)等轉(zhuǎn)載);已發(fā)表相關(guān)論文50余篇,譯著5本,專利和軟件著作權(quán)20余項,擁有知識產(chǎn)權(quán)近20項;獲自然科學(xué)基金、甘肅省科技重大專項、自然科學(xué)基金重大儀器專項等基金項目等省部級項目多項;獲省級科技進(jìn)步二等獎。

趙康利
蘭州大學(xué)信息科學(xué)與工程學(xué)院博士研究生
研究方向為計算機(jī)體系結(jié)構(gòu)
主持嘉賓

譚翔宇
中科廈門數(shù)據(jù)智能研究院智能計算研究中心硬件工程師,中國大眾文化學(xué)會影像專委會委員,vivo科技產(chǎn)品顧問。前小米集團(tuán)電路工程師、OPPO通訊公司芯片架構(gòu)師,主要研究領(lǐng)域為芯片系統(tǒng)設(shè)計與信號完整性設(shè)計。負(fù)責(zé)過多型知名手機(jī)、電腦產(chǎn)品硬件研究、量產(chǎn)工作,4件發(fā)明專利獲得授權(quán)。
-
處理器
+關(guān)注
關(guān)注
68文章
20255瀏覽量
252266 -
異步電路
+關(guān)注
關(guān)注
2文章
48瀏覽量
11547 -
RISC-V
+關(guān)注
關(guān)注
48文章
2886瀏覽量
53000 -
開源芯片
+關(guān)注
關(guān)注
0文章
59瀏覽量
2931
發(fā)布評論請先 登錄
RISC-V異常中斷機(jī)制全解析
突破!深圳諾獎實驗室發(fā)布量產(chǎn)級RISC-V處理器IP
直播預(yù)約 |開源芯片系列講座第30期:“一生一芯”計劃——從零開始設(shè)計自己的RISC-V處理器芯片
基于E203 RISC-V的音頻信號處理系統(tǒng) -協(xié)處理器的乘累加過程
大灣區(qū)RISC-V生態(tài)全景展示:RISC-V生態(tài)發(fā)展論壇、開發(fā)者Workshop和生態(tài)應(yīng)用專區(qū)
RT-Thread BSP全面支持玄鐵全系列RISC-V 處理器 | 技術(shù)集結(jié)
沁恒微電子:從互連互通應(yīng)用推動RISC-V落地發(fā)展
HPM5E31IGN單核 32 位 RISC-V 處理器
直播預(yù)約 | 數(shù)據(jù)智能系列講座第6期:大模型革命背后的算力架構(gòu)創(chuàng)新
FPGA與RISC-V淺談
明晚開播 | 開源芯片系列講座第27期:RISC-V AI指令集的標(biāo)準(zhǔn)化與開源實現(xiàn)
直播預(yù)約 | 開源芯片系列講座第27期:RISC-V AI指令集的標(biāo)準(zhǔn)化與開源實現(xiàn)
直播預(yù)告 |開源芯片系列講座第22期:異步電路機(jī)制為RISC-V處理器賦能
評論