国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

芯來科技攜手戰略伙伴為RISC-V CPU IP提升DFT可測試性設計

芯來科技 ? 來源:芯來科技 ? 2024-01-19 09:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

近日,芯來科技攜手杭州廣立微電子股份有限公司(以下簡稱“廣立微”)及上海億瑞芯電子科技有限公司(以下簡稱“億瑞芯”),共同建立在Design for Test(DFT)可測試性設計領域的戰略合作關系,以擴大三方合作的深度和廣度,為產業提供有競爭力的多元化設計方案。

強強聯合提供更優質解決方案

此次戰略合作發揮了三方各自的資源優勢,芯來科技的高性能、低功耗的RISC-V處理器IP,聯合廣立微DFTEXP可測試性設計軟件和良率診斷解決方案以及億瑞芯的DFT流程及設計解決方案,共同為客戶提供更優質的芯片設計IP和解決方案。

RISC-V是基于精簡指令集的CPU開放指令集架構,其在信息安全、工業控制、邊緣計算、自動駕駛等領域,提供了開放、簡潔、模塊化、可定制、可擴展的技術優勢,使得整個產業獲得了一條以更低成本更靈活自主方式進行產品設計的路徑,所以越來越多的芯片公司以及系統公司加入其應用進程。而IP核在RISC-V芯片研發過程中,則扮演著重要的角色,不僅能提高設計研發效率,使得芯片具備更好的功能和性能。

可測試性設計(DFT)給整個測試領域開拓了一條切實可行的途徑,目前國際上大中型IC設計公司基本上都采用了可測性設計的設計流程,DFT已經成為芯片設計過程中的至關重要的一環。DFT可測試性設計的重要工具和流程,已成功用于驗證RISC-V IP的其中一個環節。

基于廣立微和億瑞芯共同打造的DFTEXP平臺,在芯來NA900RISC-V CPU IP中完成DFT的設計實現,并實現Memory全覆蓋,Logic部分覆蓋率可達到99.87%達標桿工具水平。未來,三方將通過優勢互補, 打造長期、友好、共贏的戰略合作伙伴關系, 共拓Design for Test(DFT)可測試性設計領域新藍圖。

23508a58-b667-11ee-8b88-92fbcf53809c.png

芯來900系列處理器內核

本次使用的產品是芯來科技900系列RISC-V處理器內核。芯來900系列處理器內核包括N900(32位)、U900(32位+MMU)、NX900(64位)和UX900(64位+MMU)四個產品系列,其中U900、UX900帶MMU可以運行重型操作系統,如Linux等。它非常適合對標ARM Cortex-M7、R5、R52+、R8、A5、A7、M85、R82、A35、A53、A55等內核,可應用于AIoT邊緣計算、數據中心、網絡設備和基帶通信等領域。

235dce70-b667-11ee-8b88-92fbcf53809c.png








審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    20255

    瀏覽量

    252293
  • 芯片設計
    +關注

    關注

    15

    文章

    1155

    瀏覽量

    56679
  • DFT設計
    +關注

    關注

    0

    文章

    11

    瀏覽量

    9085
  • RISC-V
    +關注

    關注

    48

    文章

    2886

    瀏覽量

    53006
  • 芯來科技
    +關注

    關注

    0

    文章

    78

    瀏覽量

    4068

原文標題:共譜“芯”篇章?芯來科技攜手戰略伙伴為RISC-V CPU IP提升DFT可測試性設計

文章出處:【微信號:nucleisys,微信公眾號:芯來科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    公司RISC-V強實時CPU芯片通過賽西實驗室權威檢測

    近日,智公司研發的RISC-V強實時CPU芯片成功通過工信部中國電子技術標準化研究院賽西實驗室(CESI)的權威檢測,這標志著智公司在基于RIS
    的頭像 發表于 12-19 14:55 ?530次閱讀

    重磅合作!Quintauris 聯手 SiFive,加速 RISC-V 在嵌入式與 AI 領域落地

    之后,要打造的是高可靠、高能效還支持擴展的 RISC-V 設計方案。而且合作的核心目標特別明確: 讓 RISC-V 處理器在嵌入式、物聯網、AI 系統里更快普及; 用集成式
    發表于 12-18 12:01

    Jim Killer掌舵,Tenstorrent CPU IP進軍高性能計算,AI令RISC-V勢在必得

    ,Tenstorrent 在上海舉辦TT Blueprint China技術峰會,官宣?TT-Ascalon高性能RISC-V CPU?IP正式上市,并介紹全系列IP產品。Tensto
    的頭像 發表于 12-16 09:13 ?5186次閱讀
    Jim Killer掌舵,Tenstorrent <b class='flag-5'>CPU</b> <b class='flag-5'>IP</b>進軍高性能計算,AI令<b class='flag-5'>RISC-V</b>勢在必得

    攜手港投公司,共啟香港RISC-V新篇章

    香港科創價值的提升。港投公司是推動RISC-V產業在香港發展的重要力量之一。作為耐心資本,其通過戰略性投資促進重點產業發展,積極參與構建RISC-V生態與應用推廣,
    的頭像 發表于 12-06 10:02 ?595次閱讀
    <b class='flag-5'>攜手</b>港投公司,共啟香港<b class='flag-5'>RISC-V</b>新篇章

    Tenstorrent與AutoCore宣布戰略合作,以AutoCore.OS賦能高性能RISC-V汽車計算

    被廣泛采用,應用領域涵蓋嵌入式系統到高性能計算。Ascalon的發布,標志著業界最高性能RISC-V CPU IP的誕生。 Ascalon具備真正的高性能計算能力,
    的頭像 發表于 12-04 15:40 ?686次閱讀
    Tenstorrent與AutoCore宣布<b class='flag-5'>戰略</b>合作,以AutoCore.OS賦能高性能<b class='flag-5'>RISC-V</b>汽車計算

    探索RISC-V在機器人領域的潛力

    的帖子,這希望進行底層開發的用戶提供了極大的靈活性。 五、 總結與展望 優點: 1. 性能強大: K1 RISC-V CPU性能遠超同價位ARM開發板,復雜應用提供了可能。
    發表于 12-03 14:40

    喜訊|昊RISC-V DSP榮獲“中國RISC-V生態推廣獎

    成果,成功斬獲"RISC-V生態推廣示范案例"獎項!這是對中科昊堅持自主創新、推動RISC-V產業化、構建開放共贏生態體系的權威認可。技術突破:RISC-V落地
    的頭像 發表于 11-18 09:01 ?2269次閱讀
    喜訊|昊<b class='flag-5'>芯</b><b class='flag-5'>RISC-V</b> DSP榮獲“中國<b class='flag-5'>芯</b>”<b class='flag-5'>RISC-V</b>生態推廣獎

    RISC-V芯片已量產,性能、功耗平衡更佳

    電子發燒友網綜合報道 瑞微日前在互動平臺公開表示,公司已基于RISC-V架構推出并量產新產品,后續將繼續研發基于RISC-V架構的產品。 ? 瑞微長期以Arm架構
    的頭像 發表于 10-23 09:13 ?1.1w次閱讀
    瑞<b class='flag-5'>芯</b>微<b class='flag-5'>RISC-V</b>芯片已量產,性能、功耗平衡更佳

    提高RISC-V在Drystone測試中得分的方法

    Drystone 是一種常用的計算機性能基準測試,主要用來測量整數(非浮點)計算性能。 影響 RISC-V 在 Drystone 測試中得分的因素主要有以下幾個: 處理器核心設計:處理器核心
    發表于 10-21 13:58

    華章RISC-V敏捷驗證方案再升級

    7月17-18日,在中國規模最大、規格最高的RISC-V峰會上,華章向數千名專業用戶展示其面向RISC-V指令集打造的完整敏捷驗證方案,其中最新發布的GalaxSim Turbo 3.0創新性地
    的頭像 發表于 07-21 17:03 ?1090次閱讀
    <b class='flag-5'>芯</b>華章<b class='flag-5'>RISC-V</b>敏捷驗證方案再升級

    公司RISC-V高性能CPU芯片獲得權威認可

    近日,智公司自主研發的RISC-V高性能CPU芯片通過工信部直屬中國電子技術標準化研究院賽西實驗室檢測,標志著智公司在RISC-V高性能
    的頭像 發表于 06-16 17:32 ?1582次閱讀

    大象機器人攜手進迭時空推出 RISC-V 全棧開源六軸機械臂產品

    RISC-V”六軸機械臂教育場景量身定制,具備6個自由度,280mm臂展,支持250g負載,整機重量僅860克。提供豐富接口,末端兼容樂高/M4拓展接口,自由替換筆夾、夾爪、吸泵、視覺模塊等多種
    發表于 04-25 17:59

    思爾與玄鐵合作IP評測,加速RISC-V生態發展

    引言隨著近來Deepseek的橫空出世,降低算力需求,RISC-V帶來了更多的創新機遇。RISC-V計算架構搭乘上AI時代的快車,成為新一代數字基礎設施算力底座的理想選擇,既滿足高能效、高性能
    的頭像 發表于 04-09 09:24 ?948次閱讀
    思爾<b class='flag-5'>芯</b>與玄鐵合作<b class='flag-5'>IP</b>評測,加速<b class='flag-5'>RISC-V</b>生態發展

    Andes晶心科技攜手proteanTecs,RISC-V內核帶來性能和可靠監測

    解決方案全球領導者 proteanTecs 于今日宣布建立戰略合作伙伴關系。達成此次合作后,兩家公司的共同客戶能夠將 proteanTecs 的單晶片監測 IP 無縫集成至Andes晶心科技的
    的頭像 發表于 04-01 10:44 ?1272次閱讀

    科技攜手芒科技發布RISC-V CPU系統仿真平臺

    專業RISC-V處理器IP及解決方案公司科技與杭州芒科技深入合作,共同研發推出
    的頭像 發表于 03-19 14:36 ?1725次閱讀