芯片簡介
R128是一顆專為“音視頻解碼”而打造的全新高集成度 SoC,主要應用于智能物聯和專用語音交互處理解決方案。
單片集成 MCU+RISCV+DSP+CODEC+WIFI/BT+PMU,提供生態配套成熟、完善的用于系統、應用和網絡連接開發的高效算力;
集成 8MB/16MB/32MB PSRAM,為音視頻解碼、大容量存儲、掃碼以及網絡連接提供充裕的高容量、高帶寬的內存支持;
擁有豐富的音頻接口 IIS/PCM、OWA、DMIC、LINEOUT、MICIN 以及通用通訊接口 IIC、UART、SDIO、 SPI、ISO7816卡接口;同時支持 U 盤、SD卡、IR-TX/RX;
內置 LDO、GPADC、LEDC,簡化系統方案設計,降低 BOM成本。
芯片應用場景
芯片實物圖

芯片框圖

芯片特性簡介
- XuanTie 64 bit RISC V C 906 CPU , up to 480 MHz - HiFi5 Audio DSP up to 400 MHz - Arm M33 Star MCU , up to 192 MHz - Memories - 1MB SRAM - SiP 8 MB/16 MB Flash - 8 MB H S PSRAM in R128 S 1 - 8 MB LS PSRAM & 8 MB HS PSRAM in R128 S2 - 32 MB HS PSRAM in R128 S3 - 2048 bit efuse - Image and Graphics - Supports Graphic 2D accelerator with rotate, mixer, and 4 layers - Supports RGB output interface, up to 1024 x 768 @60 fps - Supports display engine - Video Input - 8 bit parallel CSI interface - Supports both online and offline mode for JPEG encoder - Supports JPEG encoder, 1920 x 108 8 - Analog Audio Codec - 2 DAC channels 24 bit audio codec for R128 S1 and R128 S2 - 1 DAC channel 24 bit for R128 S3 - 3 ADC channels - Supports USB audio playback - Up to 119 dB SNR during DAC playback path (signal through DAC and lineout with A weighted filter) - Up to 98 dB SNR during ADC record path (signal through PGA and ADC with A weighted filter) - One I2S/TDM/PCM external inte rface (I2S0 - Security Engine - Symmetrical algorithm: AES, DES, 3DES - Hash algorithm: MD5, SHA1, SHA224, SHA256, SHA384, SHA512, HMAC - Asymmetrical algorithm: RSA512/1024/2048bit - S upports TRNG - External Peripherals - One USB 2.0 DRD - Up to 3 UART controllers (UART 0, UART1, UART2) - Up to 2 SPI controllers (SPI0, SPI1) - Up to 2 TWIs - One CIR RX and one CIR TX - Up to 8 PWM channels (PWM[ 7 0 - Up to 7 GPADC input channels (R128 S1 & R128 S2)/8 channels (R128 S3) - One LEDC used to control the external intelligent control LED lamp - Package - QFN80, 0.35 mm pitch, 8 mm x 8 mm body
不同版本芯片的區別
R128 共有R128-S1、R128-S2 和R128-S3 三個型號,各型號具體配置差異如下表:
| Contents | R128-S1 | R128-S2 | R128-S3 |
| CPU | M33 + C906 | M33 + C906 | M33 + C906 |
| DSP | HiFi5 | HiFi5 | HiFi5 |
| PSRAM | 8MB HS-PSRAM | 8MB HS-PSRAM + 8MB LS-PSRAM | 32MB HS-PSRAM |
| FLASH | 8MB | 16MB | / |
| DAC |
2 Audio DAC LINEOUTLP/N LINEOUTRP/N |
2 Audio DAC LINEOUTLP/N LINEOUTRP/N |
1 Audio DAC LINEOUTLP/N |
| GPADC Channels | 7 | 7 | 8 |
| Package | QFN80 8*8mm 0.35pitch | QFN80 8*8mm 0.35pitch | QFN80 8*8mm 0.35pitch |
請注意,R128-S1、R128-S2引腳封裝是相同的,而 R128-S3 與R128-S1、R128-S2是不同的。具體請參照芯片參數章節
審核編輯:湯梓紅
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
芯片
+關注
關注
463文章
54007瀏覽量
465949 -
mcu
+關注
關注
147文章
18924瀏覽量
398034 -
soc
+關注
關注
40文章
4576瀏覽量
229117 -
硬件開發
+關注
關注
3文章
190瀏覽量
25169
發布評論請先 登錄
相關推薦
熱點推薦
DshanMCU-R128s2-DEVKIT應用開發案例
本文章為DshanMCU-R128s2-DEVKIT應用開發案例,本文案例(點亮一顆 LED 燈)代碼可以到全志在線-在線文檔或者復制鏈接前往下載。
DshanMCU-R128s2芯片參數
MB LS PSRAM R128 S2)/8 channels (R128 S3) - One LEDC used to control the external intellige
DshanMCU-R128s2芯片手冊與資料
: Xplorer Software (SDK) Download Xtensa Xplorer 授權申請: Cadence Tensilica Offerings Xtensa Xplorer 試用申請: request an evaluation license 其余手冊將在R128
DshanMCU-R128s2 R128 模組
R128-S2-N16R16 R128-S2 Arm Cortex-M33 C906 RISC-V HIFI5 DSP 1MByte 8Mbyte 8Mbyte 16M NOR Flash 2 Audio
DshanMCU-R128s2 R128 DevKit 開發板
針對 R128 模組,百問科技推出了 R128 DevKit 開發板作為快速開發評估工具。 特性: 板載 R128-S2-N16R16 模組 板載 2.4G RF 陶瓷天線 板載 USB Type
DshanMCU-R128s2 SDK 架構與目錄結構
R128 S2 是全志提供的一款 M33(ARM)+C906(RISCV-64)+HIFI5(Xtensa) 三核異構 SoC,同時芯片內部 SIP 有 1M SRAM、8M LSPSRAM、8M
DshanMCU-R128s2 Hello World!
載入方案選擇 r128s2_module_c906 $ source envsetup.sh $ lunch_rtos 1 編輯程序 打開你喜歡的編輯器,修改文件: lichee/rtos
DshanMCU-R128s2 配置引腳復用
解析 sys_config.fex 的驅動配置位于 licheertos-componentsawsys_config_script 中。 對于配置引腳復用,只需要修改 boardr128s2{PROJECT}configsys_config.fex 文件即可。 GPIO描述
DshanMCU-R128s2啟動與資源劃分
下面簡單介紹一下 R128 方案的資源劃分與啟動流程。 資源劃分 CPU 資源劃分 這只是默認配置方案,CPU 資源劃分可以按照需求任意修改 CPU 功能說明 M33 控制核。運行 WI-FI/BT
DshanMCU-R128s2硬件設計指南
原理圖設計 硬件系統框圖 R128是一顆專為“音視頻解碼”而打造的全新高集成度 SoC,主要應用于智能物聯和專用語音交互處理解決方案。 單片集成 MCU+RISCV+DSP+CODEC+WIFI
DshanMCU-R128s2硬件設計參考
R128 DevKit 開發板 硬件工程開源地址:https://oshwhub.com/gloomyghost/r128-module 電路圖
DshanMCU-R128s2術語表
M33+C906+HIFI5 處理器的 SoC 平臺 AudioCodec 芯片內置音頻接口 I2S/PCM 外置數字音頻接口,常用于外接codec 模塊。 AHUB 音頻集線器,內部集成I2S 接口及DAM 混音器,可實現多
DshanMCU-R128s2芯片簡介
評論