国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Vitis 統一軟件平臺文檔

Xilinx賽靈思官微 ? 來源:未知 ? 2023-12-20 10:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

AMD Vitis 軟件平臺是一款開發環境,主要用于開發包括 FPGA 架構、Arm 處理器子系統和 AI 引擎在內的設計。Vitis 工具與 AMD Vivado ML 設計套件相結合,可為設計開發提供更高層次的抽象。

本用戶指南涵蓋了 Vitis 入門、使用 Vitis Unified IDE、Bootgen 工具、Vitis Python CLI、軟件命令行工具、GNU 編譯器工具、嵌入式設計教程以及驅動程序和庫。如果您希望獲取完整版文檔,請至文末掃描二維碼進行下載

Vitis 軟件平臺包括以下工具

  • Vitis Embedded - 用于開發在嵌入式 Arm 處理器上運行的 C/C++ 應用代碼

  • 編譯器和仿真器 - 用于使用 AI 引擎陣列執行設計

  • Vitis HLS - 用于開發基于 C/C++ 的 IP 塊,該 IP 塊主要針對 FPGA 架構

  • Vitis Model Composer 是一種基于模型的設計工具,可在 MathWorks Simulink 環境中進行快速設計探索

  • 一系列性能優化的開源庫函數,如 DSP、視覺、求解器、超聲和 BLAS 等,其可采用 FPGA 架構執行,也可使用 AI 引擎執行

工具與庫

wKgaomWCS86AFvZGAAAhcsU08nY767.png

Vitis 嵌入式

Vitis Embedded 是一個獨立的嵌入式軟件開發包,主要用于開發運行在嵌入式 Arm 處理器上的主機應用。

wKgaomWCS86AdgdAAAAdMvcYF5k654.png

Vitis AIE DSP 設計工具

編譯器和仿真

AMD Versal 自適應 SoC 器件具有 AI 引擎陣列,有助于采用資源和電源都優化的方式實現高性能 DSP 功能。將 AI 引擎與 FPGA 架構資源一起使用,有助于非常高效地實現高性能 DSP 應用。

wKgaomWCS8-AXBlLAAAUSglE0KE499.png

Vitis HLS

Vitis HLS 工具允許用戶通過將 C/C++ 函數綜合成 RTL,輕松創建復雜的 FPGA 算法

Vitis HLS 工具與 Vivado ML 設計套件(用于綜合、布置和路由)及 Vitis 統一軟件平臺(用于異構系統設計和應用)高度整合。

wKgaomWCS8-Adx1tAAAF1EZMShQ531.png

Vitis Model Composer

Vitis Model Composer 是一款基于模型的設計工具,可在 MathWorks Simulink 環境中實現快速的設計探索。

此外,該工具還允許您使用一系列 AI 引擎和可編程邏輯 (HDL/HLS) 塊對設計進行建模和仿真。

wKgaomWCS8-AYfyOAAAIxjQax58249.png

Vitis 庫

性能優化的開源庫,提供開箱即用的加速,對于采用 C、C++ 編寫的現有應用而言,代碼修改極少,甚至不需要修改代碼。

按原樣利用特定領域的加速庫,通過修改適應您的需求,或者在您的自定義加速器中用作算法構建塊。

設計流程

Vitis 嵌入式軟件開發流程

wKgaomWCS8-ABJDhAACeLiHGpnU286.png ?

在 AMD 自適應 SoC 中為 Arm 嵌入式處理器子系統開發 C/C++ 代碼的設計人員通常會使用該流程。

  • 硬件工程師不僅可設計可編程邏輯,而且還可使用 AMD Vivado ML 設計套件將硬件按 XSA 文件導出。

  • 軟件工程師可將這些硬件設計信息整合到他們的目標平臺中,并可使用 Vitis 嵌入式軟件開發應用代碼。

開發人員可在 Vitis 嵌入式軟件中執行所有系統級驗證,并通過生成引導映像來啟動應用。

2023.2 版本新特性

  • AIE-DSP 設計的新特性:AIE 仿真器和編譯器增強

  • 全新獨立 Vitis 嵌入式安裝程序:面向為 PS 子系統編寫嵌入式 C 代碼的設計人員

  • 最新 Vitis 統一 IDE (GUI):從 2023.2 版開始,Vitis 將在所有 Vitis 工具中提供一個全新的通用 GUI。

  • 配置文件、調試與跟蹤的新特性 — 面向 AMD Versal AIE 器件系列

+

wKgaomWCS8-AX_YpAAAClM7dEPs491.png

獲取完整版

《Vitis 統一軟件平臺文檔》

請掃描二維碼進行下載


原文標題:Vitis 統一軟件平臺文檔

文章出處:【微信公眾號:Xilinx賽靈思官微】歡迎添加關注!文章轉載請注明出處。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 賽靈思
    +關注

    關注

    33

    文章

    1798

    瀏覽量

    133425
  • Xilinx
    +關注

    關注

    73

    文章

    2200

    瀏覽量

    131122

原文標題:Vitis 統一軟件平臺文檔

文章出處:【微信號:賽靈思,微信公眾號:Xilinx賽靈思官微】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    為什么國產MCU的工程生態很難統一

    背景 國產 MCU 種類多、廠商眾多,生態碎片化明顯。 主要原因 廠商 SDK 不統一 :API、驅動結構差異大 開發工具閉源 :無法統一配置流程 工程模板缺失 :初始化步驟、外設配置不致 社區
    發表于 01-28 09:25

    軟通動力簽約數字化統一支付平臺項目

    近日,軟通動力與安徽辰信息科技有限公司正式達成合作,將攜手共建“統一支付平臺”。該項目旨在打造“統一入口、統一管理、
    的頭像 發表于 01-23 16:30 ?769次閱讀

    全新AMD Vitis統一軟件平臺2025.2版本發布

    AMD Vitis統一軟件平臺 2025.2 版現已推出,此版本為使用 AMD Versal AI Engine 的高性能 DSP 應用提供了更出色的設計環境,還增強了仿真功能以加快復雜設計。
    的頭像 發表于 12-12 15:06 ?650次閱讀

    潤和軟件繪就云邊端統一操作系統新藍圖

    “openEuler”)社區,協同江蘇潤和軟件股份有限公司(以下簡稱“潤和軟件”)等數十家產業伙伴共同舉辦。作為社區核心共建者,潤和軟件受邀在多個分論壇發表主題演講,多維度呈現公司在基于openEuler的云邊端
    的頭像 發表于 11-20 09:42 ?478次閱讀
    潤和<b class='flag-5'>軟件</b>繪就云邊端<b class='flag-5'>統一</b>操作系統新藍圖

    如何在AMD Vitis Unified IDE中使用系統設備樹

    您將在這篇博客中了解系統設備樹 (SDT) 以及如何在 AMD Vitis Unified IDE 中使用 SDT 維護來自 XSA 的硬件元數據。本文還講述了如何對 SDT 進行操作,以便在 Vitis Unified IDE 中實現更靈活的使用場景。
    的頭像 發表于 11-18 11:13 ?3112次閱讀
    如何在AMD <b class='flag-5'>Vitis</b> Unified IDE中使用系統設備樹

    AMD Vitis AI 5.1測試版現已開放下載

    AMD Vitis AI 5.1全新發布——新增了對 AMD Versal AI Edge 系列神經網絡處理單元( NPU )的支持。Vitis AI 包含優化的 NPU IP、模型編譯工具和部署 API,可在嵌入式平臺上實現可
    的頭像 發表于 11-08 09:24 ?1306次閱讀

    AMD Vitis AI 5.1測試版發布

    AMD Vitis AI 5.1全新發布——新增了對 AMD Versal AI Edge 系列神經網絡處理單元 (NPU) 的支持。Vitis AI 包含優化的 NPU IP、模型編譯工具和部署 API,可在嵌入式平臺上實現可
    的頭像 發表于 10-31 12:46 ?790次閱讀

    如何在應用程序調試期間分析棧和堆使用情況

    隨著 AMD Vitis 統一軟件平臺 2021.2 的發布,Vitis 引入了個 Tcl 腳本,用于在應用程序運行的特定時間點協助查找棧
    的頭像 發表于 10-24 16:54 ?888次閱讀
    如何在應用程序調試期間分析棧和堆使用情況

    芯盾時代助力寧夏銀行統一身份認證平臺建設

    芯盾時代中標寧夏銀行!芯盾時代依托自主研發的用戶身份與訪問管理產品,為寧夏銀行建設統一化、標準化、自動化的統一身份認證平臺,實現統一身份管理,統一
    的頭像 發表于 07-10 16:33 ?1042次閱讀

    全新AMD Vitis統一軟件平臺2025.1版本發布

    全新 AMD Vitis 統一軟件平臺 2025.1 版正式上線!此最新版本為使用 AMD Versal AI 引擎的高性能 DSP 應用提供了改進后的設計環境。
    的頭像 發表于 06-24 11:44 ?1758次閱讀

    使用AMD Vitis Unified IDE創建HLS組件

    這篇文章在開發者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統 IDE) 的基礎上撰寫,但使用的是 AMD Vitis Unified IDE,而不是之前傳統版本的
    的頭像 發表于 06-20 10:06 ?2327次閱讀
    使用AMD <b class='flag-5'>Vitis</b> Unified IDE創建HLS組件

    飛騰軟件支持平臺即將正式上線AI智能大腦

    遇到棘手的技術問題卻無人解答?搜索文檔耗時長?飛騰軟件支持平臺即將正式上線AI智能大腦,讓技術難題實現“秒回應”!
    的頭像 發表于 06-13 11:37 ?1050次閱讀

    如何使用AMD Vitis HLS創建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創建個 HLS IP,通過 AXI4 接口從存儲器讀取數據、執行簡單的數學運算,然后將數據寫回存儲器。接著會在 AMD Vivado Design Suite 設計中使用此 HLS IP,并使用嵌入式
    的頭像 發表于 06-13 09:50 ?1865次閱讀
    如何使用AMD <b class='flag-5'>Vitis</b> HLS創建HLS IP

    芯盾時代中標某芯片公司統一身份管理平臺建設

    芯盾時代中標某芯片公司,為其建設統一身份管理平臺,完善安全管理標準規范體系,實現用戶身份集中統一的全生命周期管理,有效提升公司的整體信息安全水平。
    的頭像 發表于 05-13 18:16 ?960次閱讀

    華企盾:守護企業機密,文檔加密軟件推薦

    在信息爆炸的時代,文檔所承載的價值日益凸顯,無論是企業的商業秘密、科研成果,還是個人的隱私信息,都依賴于文檔的安全存儲。然而,網絡環境的復雜多變使得文檔安全面臨諸多挑戰,款可靠的
    的頭像 發表于 03-10 09:07 ?928次閱讀