国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

高速 112G 設計和通道運行裕度

jf_pJlTbmA9 ? 來源:Cadence楷登 ? 作者:Cadence楷登 ? 2023-12-05 14:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:Vinod Khera,文章來源: Cadence楷登微信公眾號

移動數(shù)據(jù)的迅速攀升,蓬勃發(fā)展的人工智能機器學習AI / ML)應用,和 5G 通信對帶寬前所未有的需求對現(xiàn)有云數(shù)據(jù)中心的服務器、存儲和網絡架構形成了巨大壓力。這些頗具挑戰(zhàn)性的應用需要高 I / O 帶寬和低延遲通信的支持。

由于超大規(guī)模數(shù)據(jù)中心需要 12.8Tbps 甚至更高的網絡交換帶寬,ASICs 和 SoC 對 112G SerDes IP 的需求也應運而生。Cadence 的 112G SerDes 技術具有卓越的長距性能、優(yōu)秀的設計裕度、優(yōu)化的功耗和面積,是下一代云網絡、AI / ML 和 5G 無線應用的理想選擇。

SerDes PHY IP 支持 PAM4 和 NRZ 信號調制,以及從 1G 到 112G 的數(shù)據(jù)傳輸速率,采用業(yè)界領先的模擬-數(shù)字轉換器ADC),時鐘數(shù)據(jù)恢復(CDR)和數(shù)字信號處理(DSP)技術,可支持 40dB 以上的通道。該技術可實現(xiàn)背板、直連電纜(DAC)、芯片到芯片、以及芯片到模組間的高速數(shù)據(jù)傳輸,實現(xiàn)高性能計算(HPC)SoC。采用了 7nm 制程工藝的 Cadence? 112Gbps 多速率 PAM4 SerDes IP 助力達成業(yè)界領先的功耗、性能和面積(PPA)目標,面向下一代云端架構和電信數(shù)據(jù)中心打造高端口密度的網絡產品。

高速 SerDes 的市場趨勢

56G / 112G SerDes IP 屬于高速 I / O,支持超大規(guī)模計算客戶所需的指數(shù)級流量增長,推動制定采用 8 條 112G 鏈路的 800G 標準。業(yè)界龍頭企業(yè)已發(fā)布了 25.6TB 交換機產品,下一代 51.2TB 產品也即將推出。這些高帶寬交換機會使用ASICs,并將 112G PAM4 SerDes 作為基礎 IP。支持 51.2TB 交換機的吞吐量需要大量的 I / O,但將其整合至同一個 SoC 則是一大挑戰(zhàn),在封裝設計和功耗管理方面都需要作出突破。

在即將推出的協(xié)同封裝硅片(CPO)解決方案中,裸片和光學多晶粒被集成到同一個封裝中,以此避免在 PCB 板上的長距離布線,并擁有更高的吞吐量。得益于支持多插槽配置和芯片間互聯(lián)的高速 I / O 接口,高帶寬以及低延遲,112G SerDes 的另一個應用場景是 AI / ML SoC。5G 應用同樣需要高帶寬,112G SerDes 也是理想的選擇。

挑戰(zhàn)

112G SerDes 技術可以滿足數(shù)據(jù)密集型應用對高速互聯(lián)的需求。但是,長距離連接需要更先進的服務器和網絡設備,其設計本身就是巨大的挑戰(zhàn)。由于奈奎斯特頻率的翻倍,112G 系統(tǒng)的通道損失遠超過 56G 系統(tǒng),解決這一問題需要新的 SerDes 設計方法,如圖一所示。

wKgZomVdjUeAb9H1AAQ0N3IROAA111.png

由于系統(tǒng)中的設計缺陷,112G 的部署也面臨挑戰(zhàn),如圖二所示。SoC 封裝,封裝到母板阻抗失配,前面板和背板的串擾以及噪聲耦合等設計問題均會對誤碼率(BER)產生顯著影響。由于更小的 UI 和更低的 SNR,我們在采用 112G 數(shù)據(jù)速率的過程中還會遇到更大的挑戰(zhàn)。

因此,在設計階段就確??傮w通道性能滿足 IEEE 標準至關重要。通道性能不應僅依據(jù)插入損耗判斷。IEEE 標準指出,應將通道運行裕度(COM)作為測量標準。通過預先規(guī)定 COM 的最小值,這一標準允許設計師在滿足 BER 規(guī)范的前提下自行選擇優(yōu)化信號缺陷和均衡方案。在包括 RX / TX 規(guī)范、串擾、抖動、碼間干擾(ISI)和噪聲等多維設計空間中,優(yōu)秀的設計應該考慮 COM 的最大值。COM 的目的是用最少的指定 SerDes 對系統(tǒng)中的通道進行表征化,但是 COM 也可以檢查高速串行系統(tǒng)的互操作裕度。根據(jù) IEEE 802.3ck 規(guī)范對 112G 的規(guī)定,COM 裕度不得小于 3dB。

Cadence 112G SerDes PHY IP

wKgZomVdjUiAQYmBAAW0KSU-SuY055.png

為了補償上述提及的無法避免的設計缺陷和挑戰(zhàn),IP 供應商為其 IP 設計了更高的裕度。Cadence 112G Extended Long-Reach(ELR)PHY IP 提供額外的性能裕度,通過反射消除和增強的 DSP 來應對設計缺陷。這些增強讓我們?yōu)楦邠p耗和高反射的通道提供更高的裕度。這些對生產系統(tǒng)行之有效的特性包括:

基于第四代設計和優(yōu)化的成熟解決方案

在 Cadence 測試芯片和客戶產品上經過驗證的架構

超越 IEEE 規(guī)范的性能

編程的反射消除邏輯可有效減少設計缺陷,并降低產品生產風險,加速上市進度

基于固件的調整,智能功耗優(yōu)化和片上溫度傳感器等內置智能工具

關于 Cadence

Cadence 在計算軟件領域擁有超過 30 年的專業(yè)經驗,是電子系統(tǒng)設計產業(yè)的關鍵領導者。基于公司的智能系統(tǒng)設計戰(zhàn)略,Cadence 致力于提供軟件、硬件和 IP 產品,助力電子設計從概念成為現(xiàn)實。Cadence 的客戶遍布全球,皆為最具創(chuàng)新能力的企業(yè),他們向超大規(guī)模計算、5G 通訊、汽車、移動設備、航空、消費電子、工業(yè)和醫(yī)療等最具活力的應用市場交付從芯片、電路板到完整系統(tǒng)的卓越電子產品。Cadence 已連續(xù)八年名列美國財富雜志評選的 100 家最適合工作的公司。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 封裝
    +關注

    關注

    128

    文章

    9249

    瀏覽量

    148615
  • 服務器
    +關注

    關注

    14

    文章

    10251

    瀏覽量

    91480
  • 數(shù)據(jù)中心

    關注

    18

    文章

    5648

    瀏覽量

    75010
  • SerDes
    +關注

    關注

    8

    文章

    234

    瀏覽量

    36833
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    112G 以太網 PHY 的設計挑戰(zhàn)和演進之路

    112G SerDes 或 PHY 技術,未來將采用 224G SerDes。正如 Arista Network 聯(lián)合創(chuàng)始人兼董事長 Andreas Bechtolsheim 在圖 1 中強調的那樣
    發(fā)表于 01-31 10:21 ?3686次閱讀

    精品資料推薦:《112G 高速互連白皮書》免費下載

    。ODCC 網絡工作組 2021 年 12 月正式啟動《112G 高速互連白皮書》項目開發(fā)工作。項目主要圍繞基于 112Gbps SerDes 下的網絡設備高速系統(tǒng)設計、系統(tǒng)測試方案及
    發(fā)表于 09-28 10:43

    聯(lián)發(fā)科112G遠程SerDes芯片可滿足特定需求

    聯(lián)發(fā)科技(MediaTek)宣布,其ASIC服務將擴展至112G遠程(LR)SerDes IP芯片。MediaTek的112G 遠程 SerDes采用經過硅驗證的7nm FinFET制程工藝,使數(shù)據(jù)中心能夠快速有效地處理大量特定類型的數(shù)據(jù),從而提升計算速度。
    的頭像 發(fā)表于 11-12 10:04 ?6067次閱讀

    MediaTek ASIC服務推出硅驗證的7nm制程112G遠程SerDes IP

    MediaTek今日宣布,其ASIC服務將擴展至112G遠程(LR)SerDes IP芯片。MediaTek的112G 遠程 SerDes采用經過硅驗證的7nm FinFET制程工藝,使數(shù)據(jù)中心能夠快速有效地處理大量特定類型的數(shù)據(jù),從而提升計算速度。
    發(fā)表于 11-12 14:22 ?1426次閱讀

    112G PAM4 DAC如何實現(xiàn)機柜內布線

    隨著數(shù)據(jù)速率不斷攀升,在112Gbps PAM4下,DAC傳輸距離縮減至兩米,但這個長度可能不足以將架頂式(TOR)交換機與機架較低位置的服務器連接起來,那該如何實現(xiàn)112G PAM4 DAC的部署呢?
    的頭像 發(fā)表于 06-17 15:45 ?3096次閱讀
    <b class='flag-5'>112G</b> PAM4 DAC如何實現(xiàn)機柜內布線

    通道112G/s高速數(shù)字信號處理Retimer芯片Screaming Eagle

    Eagle 112G LR(長距)數(shù)字信號處理Retimer芯片,芯片容量高達1.6Tbps。通過支持1.6T、800G、400G、100G及最低至10
    的頭像 發(fā)表于 10-20 18:08 ?2016次閱讀

    自動化建模和優(yōu)化112G封裝過孔——封裝Core層過孔和BGA焊盤區(qū)域的阻抗優(yōu)化

    的 UI 和更低的 SNR,在采用 112G 數(shù)據(jù)速率的過程中會遇到更大的挑戰(zhàn)。解決這一問題需要綜合考慮 RX / TX 規(guī)范、串擾、抖動、碼間干擾(ISI)和噪聲等多種因素,IEEE 標準也推出了通道運行
    的頭像 發(fā)表于 12-07 10:58 ?2599次閱讀

    112G 高速I/O互連產品,為數(shù)字化轉型加速

    (以下簡稱“TE”)一直都在。近期 TE 再推新品-QSFP 112G 1xSMT 連接器與籠,進一步助力您的快速數(shù)據(jù)傳輸需求! 新品系列概覽 該產品系列在設計上支持 112G-PAM4 信號調制,每端口總數(shù)據(jù)速率可達 400 Gbps,具有信號完整性、高密度性和卓越散熱
    的頭像 發(fā)表于 09-04 12:56 ?1304次閱讀

    400G QSFP112—助力IDC數(shù)據(jù)中心升級

    ,400G光模塊有56G PAM4和112G PAM4兩種調制方案,本文態(tài)路為您介紹112G PAM4(400G QSFP
    的頭像 發(fā)表于 10-20 09:49 ?2572次閱讀
    400<b class='flag-5'>G</b> QSFP<b class='flag-5'>112</b>—助力IDC數(shù)據(jù)中心升級

    AMD硅芯片設計中112G PAM4串擾優(yōu)化分析

    在當前高速設計中,主流的還是PAM4的設計,包括當前的56G,112G以及接下來的224G依然還是這樣。突破摩爾定律2.5D和3D芯片的設計又給高密度
    發(fā)表于 03-11 14:39 ?2718次閱讀
    AMD硅芯片設計中<b class='flag-5'>112G</b> PAM4串擾優(yōu)化分析

    TE 112G 產品解決方案,助力“通關”高速互連挑戰(zhàn)

    Connectivity(以下簡稱“TE”)的? 112G 產品組合 因此受到了眾多客戶的關注。TE 112G 產品系列品類齊全,支持標準的形態(tài)和性能要求;同時,在設計上兼顧了可靠性和可升級性,可支持包括計算/存儲、高速網絡和
    發(fā)表于 04-10 14:34 ?622次閱讀
    TE <b class='flag-5'>112G</b> 產品解決方案,助力“通關”<b class='flag-5'>高速</b>互連挑戰(zhàn)

    貿澤即日起開售適用于數(shù)據(jù)中心和網絡應用的 全新TE Connectivity QSFP 112G SMT連接器

    112G SMT連接器與殼體。QSFP 112G SMT連接器可實現(xiàn)每端口高達400Gbps的高速數(shù)據(jù)傳輸,適用于電信、網絡、數(shù)據(jù)中心以及測試和測量等應用。 ? TE Connectivity
    發(fā)表于 07-04 14:51 ?1550次閱讀

    TE Connectivity QSFP 112G SMT連接器與屏蔽罩技術解析

    TE Connectivity QSFP 112G SMT連接器和屏蔽罩可實現(xiàn)每端口高達400Gbps的高速數(shù)據(jù)傳輸。 這些連接器支持112G-PAM4調制,并向后兼容,可輕松從現(xiàn)有解決方案升級
    的頭像 發(fā)表于 11-03 15:56 ?1001次閱讀

    基于TE Connectivity QSFP-DD 112G連接器數(shù)據(jù)手冊的技術解析

    TE Connectivity (TE) 堆疊式四通道小型可插拔雙密度 (QSFP-DD) 112G連接器和屏蔽罩為數(shù)據(jù)基礎設施提供改進的互連解決方案。QSFP-DD產品支持112G PAM4速度
    的頭像 發(fā)表于 11-04 15:39 ?635次閱讀

    全球首款4×112G 算力中心模擬CDR電芯片由上海米硅突破!

    *112G ASP收發(fā)套片同時還可以替代傳統(tǒng)400G、800G光模塊中的oDSP+Driver+TIA芯片, 徹底打破oDSP 100%美商壟斷局面,為高速光模塊提供更低時延、更低功耗
    的頭像 發(fā)表于 12-23 17:15 ?605次閱讀
    全球首款4×<b class='flag-5'>112G</b> 算力中心模擬CDR電芯片由上海米硅突破!