国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCIe:用CopprLink取代OCuLink?

旺材芯片 ? 來源:半導體行業觀察 ? 2023-11-16 17:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCI SIG 本周表示,它正在開發 PCIe 5.0 和PCIe 6.0接口的布線規范,數據傳輸速率為 32 GT/s 和 64 GT/s。新的電纜規格將于 2024 年第一季度發布,并將命名為 CopprLink,可能是為了避免與現有OCuLink電纜混淆,并強調其銅質特性。

CopprLink 5.0 和 6.0 規范專為數據中心和服務器而設計。它們旨在連接主板到背板、卡到背板、主板到擴展卡(例如加速器)、機架到機架、機架內的板到板,甚至 PCIe 5.0 (32 GT/s) 和 PCIe 的芯片到芯片6.0 (64 GT/s) 速度。其目的是為印刷電路板上典型 PCIe 鏈路效率低下或由于某種原因無法建立的情況提供一些額外的靈活性。上述情況不包括長距離連接,因此我們這里討論的可能是幾十厘米。

wKgZomVV5E2AdZf8AAcskQrVWI0528.jpg

由于噪聲和信號丟失,通過電纜以 32 GT/s 或 64 GT/s 的速度運行數據是一項艱巨的任務,但在許多情況下,電纜的使用是不可避免的,這就是業界開發 CopprLink 的原因。值得注意的是,PCI SIG 僅提及數據中心級應用,并未提及客戶端 PC 或汽車應用。也許,CopprLink 最終也會被這些應用采用(因為為什么不呢?),但目前 PCI SIG 還沒有提及它們。

關于 CopprLink 需要注意的另一件事是,該名稱暗示銅纜,而不是光纖互連,這是 PCI SIG 正在開發的另一個規范。也就是說,我們不能排除這樣的可能性:如果有需要并且光學 PCIe 規范尚未準備好,那么在某些時候有人會構建具有光學互連的 CopprLink 以實現更遠距離的連接。

PCIe 接口的普及需要不斷的發展,不僅是標準本身,還包括其布線規范。有用于消費類應用的基于 PCIe 協議的 Thunderbolt 和 USB4 技術,還有用于服務器和工作站的內部和外部 PCIe 3.0 和 PCIe 4.0 電纜連接的 OCuLink。CopprLink 是成熟的基于 PCIe 的互連系列的自然補充。

其實關于CopprLink ,PCI-SIG并沒有披露太多,但很多人認為,CopprLink 可能與帶寬改進和數據傳輸有關,而不一定用于供電,但它確實引起了人們對 12VHPWR 電纜或連接器的潛在繼任者可能是什么樣子的好奇。

wKgZomVV5E2AbC8nAAT6p0kWs7s398.jpg

從相關報道我們可以看到,OCuLink 是內部/外部 PCI 電纜技術的名稱,其規范涵蓋電信號方法(名稱的 Cu 部分,即銅)和光學版本(當然是 O 位)。它支持 PCIe 4.0,并使用多達八個通道來傳輸數據,但規范不包括電力傳輸。

盡管該公告沒有直接說明這一點,但我認為可以肯定地假設 CopprLink 將僅用于 PCIe 5.0 和 6.0 布線,而最適合這些的市場是 HPC 市場。不過,我認為它還有空間用于未來的項目,例如GDP G1)和最近的OneXGPU。

該單元配有一個外部 GPU、一個 M.2 SSD 和大量 IO 端口。一次性使用所有這些功能受到我們此類系統當前選項的極大限制,例如 USB4 Gen 2 或 OCuLink。簡而言之,它們無法提供足夠的帶寬來防止 GPU+SSD+IO 受到性能限制。

不過,具有 8 個 PCIe 5.0 通道的電纜應該具有足夠的帶寬,如果它還可以供電,那么這將是擴展筆記本電腦或手持設備功能的好方法。實現這一點有多容易完全是另一回事,因為 PCIe 5.0 在 PC 領域仍然相當新。







審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 連接器
    +關注

    關注

    104

    文章

    16136

    瀏覽量

    147008
  • 加速器
    +關注

    關注

    2

    文章

    839

    瀏覽量

    40097
  • PCIe接口
    +關注

    關注

    0

    文章

    126

    瀏覽量

    10573

原文標題:PCIe重磅公布:用CopprLink 取代 OCuLink?

文章出處:【微信號:wc_ysj,微信公眾號:旺材芯片】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    JH7110 中的 PCIE 器件有什么用途?

    JH7110 中的 PCIE 器件有什么用途?以及如何? 我知道 USB 3.0 設備使用它們。這可能是通過 USB 設備的驅動程序完成的。但是還有哪些設備使用 PCIE 總線呢?它是通過驅動程序代碼完成的,還是以某種方式是用戶控制的過程?某些設備需要
    發表于 02-05 06:51

    探索TS2PCIE412:高性能PCIe開關的技術剖析

    探索TS2PCIE412:高性能PCIe開關的技術剖析 在當今的電子設備中,PCI Express(PCIe)總線的應用越來越廣泛,而PCIe開關作為實現總線復用和擴展的關鍵組件,其性
    的頭像 發表于 01-14 15:00 ?331次閱讀

    致鈦tiplus7100 為什么不走pcie4.0傳輸模式

    致鈦tiplus7100 為什么不走pcie4.0傳輸模式 華為matebook14s更換固態致鈦tiplus7100為什么 的是pcie 3.0傳輸模式 而不是4.0
    發表于 09-29 01:20

    【ICY DOCK科普】什么是 OCuLink 接口?#OCulink #PCIe #企業存儲 #存儲

    接口
    ICY DOCK硬盤盒
    發布于 :2025年09月12日 16:50:23

    PCIe 6.0 SSD主控芯片狂飆!PCIe 7.0規范到來!

    ? 電子發燒友網綜合報道,早在2022年1月,PCI-SIG 組織正式發布了 PCIe 6.0 標準,與 PCIe 5.0 相比帶寬再次翻倍,達到64 GT / s。 ? PCIe 6.0×16
    的頭像 發表于 09-07 05:41 ?8280次閱讀
    <b class='flag-5'>PCIe</b> 6.0 SSD主控芯片狂飆!<b class='flag-5'>PCIe</b> 7.0規范到來!

    什么是 OCuLink 接口?

    )和?SFF-8612?(設備端)連接器,OCuLink接口支持原生PCIe通道傳輸協議。它的核心使命是直接、無損地“延伸”設備內部的PCIe通道,將PCIe做成了外置接口。OC
    的頭像 發表于 08-29 11:24 ?5964次閱讀
    什么是 <b class='flag-5'>OCuLink</b> 接口?

    嵌入式接口通識知識之PCIe接口

    1.1 基礎概念PCIe的全稱是Peripheral Component Interconnect Express,譯為外設組件互連擴展總線,是一種高速串行計算機擴展總線標準,用于連接計算機
    發表于 08-21 16:51

    NVMe高速傳輸之擺脫XDMA設計17:PCIe加速模塊設計

    PCIe加速模塊負責實現PCIe傳輸層任務的處理,同時與NVMe層進行任務交互。PCIe加速模塊按照請求發起方分為請求模塊和應答模塊。
    的頭像 發表于 08-09 14:38 ?4748次閱讀
    NVMe高速傳輸之擺脫XDMA設計17:<b class='flag-5'>PCIe</b>加速模塊設計

    PCIe協議分析儀能測試哪些設備?

    PCIe協議分析儀能測試多種依賴PCIe總線進行高速數據傳輸的設備,其測試范圍覆蓋計算、存儲、網絡及異構計算等多個領域,具體設備類型及測試場景如下:一、核心計算設備 GPU(圖形處理器) 測試
    發表于 07-25 14:09

    基于巨霖SIDesigner實現PCIe仿真的步驟

    PCIe是一種高速串行計算機擴展總線標準,用于連接主板與外部硬件設備(如顯卡、固態硬盤、網卡等),其設計目標是取代傳統的PCI、AGP和PCI-X總線,通過高帶寬、低延遲和點對點架構滿足現代計算需求。
    的頭像 發表于 06-12 16:16 ?1321次閱讀
    基于巨霖SIDesigner實現<b class='flag-5'>PCIe</b>仿真的步驟

    nvme IP開發之PCIe

    PCIe事務層 PCIe的事務層連接了PCIe設備核心與PCIe鏈路,這里主要基于PCIe事務層進行了深入討論與分析。事務層采用TLP傳輸事
    發表于 05-18 00:48

    nvme IP開發之PCIe

    PCIe 體系結構 常見的PCIe總線系統結構如圖1所示,其中主要包含三種設備,分別是根復合體(RootComplex,RC)、Switch 和終端設備(EndPoint,EP)。 圖1 PCIe
    發表于 05-17 14:54