国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

DDR電路的PCB布局布線要求

華秋電子 ? 2023-08-18 08:09 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

上期和大家聊的電源PCB設計的重要性,那本篇內容小編則給大家講講存儲器的PCB設計建議,同樣還是以大家最為熟悉的RK3588為例,詳細介紹一下DDR模塊電路的PCB設計要如何布局布線。

由于RK3588 DDR接口速率最高達4266Mbps,PCB設計難度大,所以強烈建議使用瑞芯微原廠提供的DDR模板和對應的DDR固件,DDR模板是經過嚴格的仿真和測試驗證后發布的。

在單板PCB設計空間足夠的情況下,優先考慮留出DDR電路模塊所需要的布局布線空間,拷貝瑞芯微原廠提供的DDR模板,包含芯片與DDR顆粒相對位置、電源濾波電容位置、鋪銅間距等完全保持一致。

如下8張圖(從左至右),分別為:L1-L8層DDR電路走線示意圖。

843c9382-3d5b-11ee-ad04-dac502259ad0.png84598bcc-3d5b-11ee-ad04-dac502259ad0.png8482c19a-3d5b-11ee-ad04-dac502259ad0.png84bda09e-3d5b-11ee-ad04-dac502259ad0.png84ddc392-3d5b-11ee-ad04-dac502259ad0.png850062da-3d5b-11ee-ad04-dac502259ad0.png855d9c98-3d5b-11ee-ad04-dac502259ad0.png858a68ae-3d5b-11ee-ad04-dac502259ad0.png

More

如果自己設計PCB,請參考以下PCB設計建議,強烈建議進行仿真優化,然后與瑞芯微原廠FAE進行確認,確認沒問題以后再進行打樣調試。

Part.

1

CPU管腳,對應的GND過孔數量,建議嚴格參考模板設計,不能刪減GND過孔。8層通孔的PCB模板,CPU管腳GND過孔設計如下圖所示,黃色為DDR管腳信號,地管腳為紅色。

85bc5f94-3d5b-11ee-ad04-dac502259ad0.png

Part.

2

信號換層前后,參考層都為GND平面時,在信號過孔25mil(過孔和過孔的中心間距)范圍內需要添加GND回流過孔(黃色為DDR信號,紅色為GND信號),改善信號回流路徑,GND過孔需要把信號換層前后GND參考平面連接起來。

一個信號過孔,至少要有一個GND回流過孔,盡可能增加GND回流過孔數量,可以進一步改善信號質量,如下圖所示。

85d76262-3d5b-11ee-ad04-dac502259ad0.png

Part.

3

GND過孔和信號過孔的位置會影響信號質量,建議GND過孔和信號過孔交叉放置,如下圖所示,雖然同樣是4個GND回流過孔,4個信號過孔在一起的情況要避免,這種情況下過孔的串擾最大。

865b6544-3d5b-11ee-ad04-dac502259ad0.png

Part.

4

8層板建議DDR信號走第一層、第六層、第八層,DQ、DQS、地址和控制信號、CLK信號都參考完整的GND平面,如果GND平面不完整,將會對信號質量造成很大的影響。

Part.

5

如下圖所示,當過孔導致信號參考層破裂時,可以考慮用GND走線優化下參考層,改善信號質量。

867b8db0-3d5b-11ee-ad04-dac502259ad0.png

Part.

6

繞線自身的串擾會影響信號延時,走線繞等長時,注意按下圖所示。

86c0f4cc-3d5b-11ee-ad04-dac502259ad0.png

Part.

7

在做等長時,需要考慮過孔的延時,如下圖所示。

875d1636-3d5b-11ee-ad04-dac502259ad0.png

Part.

8

非功能焊盤會破壞銅皮,以及增大過孔的寄生電容,需要刪除過孔的非功能焊盤,做無盤設計。

Part.

9

走線距離過孔越近,參考平面越差,走線距離過孔鉆孔距離建議≧8mil,有空間的地方增大間距。

Part.

10

調整過孔位置,優化平面的裂縫,不要造成平面割裂,起到改善回流路徑的作用,如下圖所示。

8787327c-3d5b-11ee-ad04-dac502259ad0.png

Part.

11

DQS、CLK、WCLK信號需要做包地處理,包地線或銅皮建議間隔≦400mil,打一個GND過孔,如下圖所示。

8798a516-3d5b-11ee-ad04-dac502259ad0.png

Part.

12

對于VDD_DDR電源,DCDC區域電源換層時,建議打≧6個0503過孔。

Part.

13

對于VDDQ_DDR電源,DCDC區域電源換層時,建議打≧6個0503過孔。

Part.

14

對于VDD2_DDR電源,DCDC區域電源換層時,建議打≧6個0503過孔。

Part.

15

對于VDD1_1V8_DDR電源,電源平面換層時,建議至少打≧2個0402過孔。

Part.

16

每個電容焊盤建議至少一個過孔,對于0603或者0805封裝的電容建議一個焊盤對應兩個過孔,過孔的位置要靠近管腳放置,減小回路電感。

設計完PCB后,一定要做分析檢查,才能讓生產更順利,這里推薦一款可以一鍵智能檢測PCB布線布局最優方案的工具:華秋DFM軟件,只需上傳PCB/Gerber文件后,點擊一鍵DFM分析,即可根據生產的工藝參數對設計的PCB板進行可制造性分析。

華秋DFM軟件是國內首款免費PCB可制造性和裝配分析軟件,擁有300萬+元件庫,可輕松高效完成裝配分析。其PCB裸板的分析功能,開發了19大項,52細項檢查規則,PCBA組裝的分析功能,開發了10大項,234細項檢查規則

基本可涵蓋所有可能發生的制造性問題,能幫助設計工程師在生產前檢查出可制造性問題,且能夠滿足工程師需要的多種場景,將產品研制的迭代次數降到最低,減少成本。

87cc9858-3d5b-11ee-ad04-dac502259ad0.jpg

華秋DFM軟件下載地址(復制到電腦瀏覽器打開):

https://dfm.elecfans.com/uploads/software/promoter/HQDFM%20V3.7.0_DFMGZH.zip

專屬福利

上方鏈接下載還可享多層板首單立減50元

每月1次4層板免費打樣

并領取多張無門檻元器件+打板+貼片”優惠券

華秋電子是一家致力于以信息化技術改善傳統電子產業鏈服務模式的產業數智化服務平臺,目前已全面打通產業上、中、下游,形成了電子產業鏈閉環生態,致力于為行業帶來“高品質,短交期,高性價比”的一站式服務平臺,可向廣大客戶提供媒體社區平臺服務、元器件采購服務、PCB制造服務及可靠性制造分析服務、SMT貼片/PCBA加工服務,如有相關業務需求,請掃碼填寫以下表單,我們將為您對接專屬服務。

87e12d90-3d5b-11ee-ad04-dac502259ad0.png

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電源
    +關注

    關注

    185

    文章

    18840

    瀏覽量

    263487
  • 電路
    +關注

    關注

    173

    文章

    6075

    瀏覽量

    178374
  • pcb
    pcb
    +關注

    關注

    4404

    文章

    23877

    瀏覽量

    424222
  • DDR
    DDR
    +關注

    關注

    11

    文章

    754

    瀏覽量

    69099
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    深入探討PCB布局布線的專業設計要點與常見挑戰

    本文深入探討PCB布局布線的專業設計要點與常見挑戰,并介紹上海創馨科技如何憑借資深團隊與豐富經驗,為客戶提供從精密布局、優化布線到生產制造的
    的頭像 發表于 01-04 15:29 ?248次閱讀

    PCB布局布線的相關基本原理和設計技巧

    1、PCB布局布線的相關基本原理和設計技巧 1、[問] 高頻信號布線時要注意哪些問題? [答 ] 信號線的阻抗匹配; 與其他信號線的空間隔離; 對于數字高頻信號,差分線效果會更好
    發表于 11-14 06:11

    深度解讀PCB設計布局準則

    無論您是在進行高速設計,還是正在設計一塊高速PCB,良好的電路板設計實踐都有助于確保您的設計能夠按預期工作并實現批量生產。在本指南中,我們匯總了適用于大多數現代電路板的一些基本PCB
    的頭像 發表于 09-01 14:24 ?7452次閱讀
    深度解讀<b class='flag-5'>PCB</b>設計<b class='flag-5'>布局</b>準則

    USB3.0 電路布局指南

    該文章介紹USB3.0的布局布線要求及走線規范
    發表于 08-19 16:50 ?2次下載

    如何理解芯片設計中的后端布局布線

    后端布局布線(Place and Route,PR)是集成電路設計中的一個重要環節,它主要涉及如何在硅片上合理地安排電路元器件的位置,并通過布線
    的頭像 發表于 08-15 17:33 ?1403次閱讀

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規則6、1/4波長規則7、芯片引腳布線二、信號走線下方添加公共接地
    的頭像 發表于 05-28 19:34 ?2324次閱讀
    高速<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>/<b class='flag-5'>布線</b>的原則

    高層數層疊結構PCB布線策略

    高層數 PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類電路板可能涉及多種不同類型的信號,從低速數字接口到具有不同信號完整性要求
    的頭像 發表于 05-07 14:50 ?1622次閱讀
    高層數層疊結構<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略

    高速PCB板的電源布線設計

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進入新的時代后,這對于PCB板的設計提出了更高的要求。本文正是基于這種背景下,對高速
    發表于 04-29 17:31

    DDR模塊的PCB設計要點

    在高速PCB設計中,DDR模塊是絕對繞不過去的一關。無論你用的是DDRDDR2還是DDR3,只要設計不規范,后果就是——信號反射、時序混亂
    的頭像 發表于 04-29 13:51 ?2877次閱讀
    <b class='flag-5'>DDR</b>模塊的<b class='flag-5'>PCB</b>設計要點

    技術資料—PCB設計規范

    PCB 設計規范包括:PCB 布線布局電路設計、機殼、器件選型、系統、線纜與接插件。 按部位分類 技術規范內容 1
    發表于 04-25 17:24

    如何布線才能降低MDDESD風險?PCB布局的抗干擾設計技巧

    在現代電子產品日益集成化、小型化的趨勢下,MDDESD(靜電二極管)防護設計變得至關重要。除了元器件選型,PCB布線布局也是影響ESD抗擾性能的關鍵因素。作為FAE,本文將結合實戰經驗,分享一些
    的頭像 發表于 04-25 09:43 ?759次閱讀
    如何<b class='flag-5'>布線</b>才能降低MDDESD風險?<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>的抗干擾設計技巧

    解決噪聲問題試試從PCB布局布線入手

    ,導致產品延期和開發成本增加。 本文將提供有關印刷電路板(PCB)布局布線的指南,以幫助設計師避免此類噪聲問題。作為例子的開關調節器布局采用
    發表于 04-22 09:46

    PCBPCB 電路布線設計

    電路布線設計數字設計電路布局要達到良好效果,仔細布線是完成電路板設計重要關鍵。數字與模擬
    發表于 03-12 13:36

    PCB】四層電路板的PCB設計

    摘要 詳細介紹有關電路板的PCB設計過程以及應注意的問題。在設計過程中針對普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動布線
    發表于 03-12 13:31

    DC-DC 的 PCB布局設計小技巧

    電容緊靠IC位置 電流環路(以BUCK為例) 2.功率電路與控制電路分開3.補償元件靠近IC放置4.盡可能地抑制開關振鈴:①優化PCB布線,減小寄生參數②非同步式選擇反向性能好的二極管
    發表于 03-11 10:48