時鐘電路就是類似像時鐘一樣準(zhǔn)確運動的震蕩電路,任何工作都是依照時間順序,那么產(chǎn)生這個時間的電路就是時鐘電路,時鐘電路一般是由晶體振蕩器、晶振、控制芯片以及匹配電容組成,如圖1所示。

圖1 時鐘電路
針對時鐘電路PCB設(shè)計有以下注意事項:
1、晶體電路布局需要優(yōu)先考慮,布局整體緊湊,布局時應(yīng)與芯片在同一層并盡量靠近放置,以避免打過孔,晶體走線盡可能的短,遠(yuǎn)離干擾源,盡量遠(yuǎn)離板邊緣;
2、如果出現(xiàn)晶體電路在布局過程中與芯片放置在不同層的情況,應(yīng)盡可能的讓靠近芯片,讓走線變短,并需要將晶體走線全程進(jìn)行包地處理,以避免被干擾;
3、晶體以及時鐘信號走線需要全程包地處理,包地線每隔200-300mil至少添加一個GND過孔,并且必須保證鄰層的地參考面完整,如圖2所示;
4、晶體的當(dāng)前層可圍繞其進(jìn)行GND走線形成地環(huán),在地環(huán)放置GND過孔,連接到相鄰的GND平面層,用以隔離噪聲,如圖3所示。

圖2 晶體布局布線

圖3 晶振布局布線
4、時鐘走線Xin與Xout以及晶體下方投影區(qū)域禁止任何走線,避免噪聲耦合進(jìn)入時鐘電路;
6、晶體下面相鄰層必須保證完整的參考平面,避免出現(xiàn)跨分割現(xiàn)象,有助于隔離噪聲,保持晶體輸出,如下圖4所示。

圖4 第二層為完整的參考平面
聲明: 本文凡億教育原創(chuàng)文章,轉(zhuǎn)載請注明來源!投稿/招聘/廣告/課程合作/資源置換請加微信:13237418207-
pcb
+關(guān)注
關(guān)注
4404文章
23878瀏覽量
424259
原文標(biāo)題:Clock時鐘電路PCB設(shè)計布局布線要求
文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
深入探討PCB布局布線的專業(yè)設(shè)計要點與常見挑戰(zhàn)
淺談晶振在PCB設(shè)計中的要點
PCB設(shè)計 | AI如何顛覆PCB設(shè)計?從手動布線到智能自動化的30年演進(jìn)
PCB設(shè)計與打樣的6大核心區(qū)別,看完少走3個月彎路!
PCB布局布線的相關(guān)基本原理和設(shè)計技巧
從入門到精通:PCB設(shè)計必須遵守的5大核心原則
深度解讀PCB設(shè)計布局準(zhǔn)則
符合EMC的PCB設(shè)計準(zhǔn)則
高速PCB板的電源布線設(shè)計
解決噪聲問題試試從PCB布局布線入手
必學(xué)!PCB設(shè)計布線技巧、電機(jī)控制、電源管理設(shè)計教程等精華資料
Clock時鐘電路PCB設(shè)計布局布線要求
評論