国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

排坑指南之ADC的輸出處理

電子萬花筒 ? 來源:電子萬花筒 ? 2023-01-31 17:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

雖然很多轉換器具有三態輸出/輸入,但這些寄存器仍然在芯片上。它們使數據引腳信號能夠耦合到敏感區域,因而隔離緩沖區依然是一種良好的設計方式。

某些情況下,甚至需要在模擬接地層上緊靠轉換器輸出提供額外的數據緩沖器,以提供更好的隔離。

將數據緩沖器放置在轉換器旁不失為好辦法,可將數字輸出與數據總線噪聲隔離開(如圖 1 所示)。

數據緩沖器也有助于將轉換器數字輸出上的負載降至最低,同時提供數字輸出與數據總線間的法拉第屏蔽(如圖 2 所示)。

3510b1fe-9747-11ed-bfe3-dac502259ad0.jpg

圖 1.具有低內部數字電流的混合信號IC 的正確接地

351ca8ec-9747-11ed-bfe3-dac502259ad0.jpg

圖 2. 在輸出端使用緩沖器/鎖存器的高速 ADC 具有對數字數據總線噪聲的增強抗擾度

ADC 輸出與緩沖寄存器輸入間的串聯電阻(圖 1 中標示為“R”)有助于將數字瞬態電流降至最低,這些電流可能影響轉換器性能。

電阻可將數字輸出驅動器與緩沖寄存器輸入的電容隔離開。此外,由串聯電阻和緩沖寄存器輸入電容構成的RC網絡用作低通濾波器,以減緩快速邊沿。

典型 CMOS 柵極與PCB走線和通孔結合在一起,將產生約 10 pF 的負載。如果無隔離電阻,1 V/ns的邏輯輸出壓擺率將產生10 mA的動態電流:

352c170a-9747-11ed-bfe3-dac502259ad0.png

驅動10 pF 的寄存器輸入電容時,500 ? 串聯電阻可將瞬態輸出電流降至最低,并產生約 11 ns的上升和下降時間:

3540c2e0-9747-11ed-bfe3-dac502259ad0.png

由于TTL寄存器具有較高輸入電容,可明顯增加動態開關電流,因此應避免使用。

緩沖寄存器和其他數字電路應接地并去耦至 PC 板的數字接地層。請注意,模擬與數字接地層間的任何噪聲均可降低轉換器數字接口上的噪聲裕量。

由于數字噪聲抗擾度在數百或數千毫伏水平,因此一般不太可能有問題。模擬接地層噪聲通常不高,但如果數字接地層上的噪聲(相對于模擬接地層)超過數百毫伏,則應采取措施減小數字接地層阻抗,以將數字噪聲裕量保持在可接受的水平。

任何情況下,兩個接地層之間的電壓不得超過 300mV,否則 IC可能受損。

最好提供針對模擬電路和數字電路的獨立電源。模擬電源應當用于為轉換器供電。

如果轉換器具有指定的數字電源引腳(VD),應采用獨立模擬電源供電,或者如圖 3 所示進行濾波。所有轉換器電源引腳應去耦至模擬接地層,所有邏輯電路電源引腳應去耦至數字接地層,如圖 3 所示。

如果數字電源相對安靜,則可以使用它為模擬電路供電,但要特別小心。

354d2c88-9747-11ed-bfe3-dac502259ad0.jpg

圖 3. 接地和去耦點

某些情況下,不可能將 VD連接到模擬電源。一些高速IC 可能采用+5 V電源為其模擬電路供電,而采用+3.3 V或更小電源為數字接口供電,以便與外部邏輯接口。

這種情況下,IC 的 +3.3 V引腳應直接去耦至模擬接地層。另外建議將鐵氧體磁珠與電源走線串聯,以便將引腳連接到+3.3 V數字邏輯電源。

采樣時鐘產生電路應與模擬電路同樣對待,也接地并深度去耦至模擬接地層。


3571fc7a-9747-11ed-bfe3-dac502259ad0.png 針對高頻工作的接地

一般提倡電源和信號電流最好通過“接地層”返回,而且該層還可為轉換器、基準電壓源和其它子電路提供參考節點。但是,即便廣泛使用接地層也不能保證交流電路具有高質量接地參考。

圖 4 所示的簡單電路采用兩層印刷電路板制造,頂層上有一個交直流電流源,其一端連到過孔 1,另一端通過一條 U 形銅走 線連到過孔2。

兩個過孔均穿過電路板并連到接地層。理想情況下,頂端連接器以及過孔 1 和過孔2之間的接地回路中的阻抗為零,電流源上的電壓為零。

357f66d0-9747-11ed-bfe3-dac502259ad0.png

圖4. 電流源的原理圖和布局,PCB 上布設 U 形走線, 通過接地層返回

這個簡單原理圖很難顯示出內在的微妙之處,但了解電流如何在接地層中從過孔1流到過孔2,將有助于我們看清實際問題所在,并找到消除高頻布局接地噪聲的方法。

359525a6-9747-11ed-bfe3-dac502259ad0.jpg

圖 5. 圖 4 所示 PCB 的直流電流的流動

圖 5 所示的直流電流的流動方式,選取了接地層中從過孔 1 至過孔 2 的電阻最小的路徑。雖然會發生一些電流擴散,但基本上不會有電流實質性偏離這條路徑。

相反,交流電流則選取阻抗最小的路徑,而這要取決于電感。

電感與電流環路的面積成比例,二者之間的關系可以用圖 6 所示的右手法則和磁場來說明。環路之內,沿著環路所有部分流動的電流所產生的磁場相互增強。

環路之外,不同部分所產生的磁場相互削弱。因此,磁場原則上被限制在環路以內。環路越大則電感越大,這意味著:對于給定的電流水平,它儲存的磁能(Li2)更多,阻抗更高(XL = jωL),因而將在給定頻率產生更大電壓。

35b9fc1e-9747-11ed-bfe3-dac502259ad0.jpg

圖 6. 磁力線和感性環路(右手法則)

電流將在接地層中選取哪一條路徑呢?自然是阻抗最低的路徑??紤] U 形表面引線和接地層所形成的環路,并忽略電阻,則高頻交流電流將沿著阻抗最低,即所圍面積最小的路徑流動。

在圖中所示的例子中,面積最小的環路顯然是由 U 形頂部走線與其正下方的接地層部分所形成的環路。

圖 5 顯示了直流電 流路徑,圖 7 則顯示了大多數交流電流在接地層中選取的路徑,它所圍成的面積最小,位于 U 形頂部走線正下方。

實際應用中,接地層電阻會導致低中頻電流流向直接返回路徑與頂部導線正下方之間的某處。不過,即使頻率低至 1 MHz 或 2 MHz,返回路徑也是接近頂部走線的下方。

35c7a10c-9747-11ed-bfe3-dac502259ad0.jpg

圖 7. 接地層中不含電阻(左圖)和含電阻(右圖)的交流電流路徑

3571fc7a-9747-11ed-bfe3-dac502259ad0.png 采樣時鐘考量

在高性能采樣數據系統中,應使用低相位噪聲晶體振蕩器產生 ADC(或 DAC)采樣時鐘,因為采樣時鐘抖動會調制模擬輸入/輸出信號,并提高噪聲和失真底。

采樣時鐘發生器應與高噪聲數字電路隔離開,同時接地并去耦至模擬接地層,與處理運算放大器和 ADC 一樣。

采樣時鐘抖動對ADC信噪比(SNR)的影響可用以下公式近似計算:

35eed4fc-9747-11ed-bfe3-dac502259ad0.png

其中,f 為模擬輸入頻率,SNR 為完美無限分辨率 ADC 的 SNR,此時唯一的噪聲源來自 rms 采樣時鐘抖動 tj。

通過簡單示例可知,如果 tj = 50 ps (rms),f = 100 kHz,則 SNR = 90 dB,相當于約 15 位的動態范圍。

應注意,以上示例中的 tj 實際上是外部時鐘抖動和內部 ADC 時鐘抖動(稱為孔徑抖動)的方和根(rss)值。不過,在大多數高性能 ADC 中,內部孔徑抖動與采樣時鐘上的抖動相比可以忽略。

由于信噪比(SNR)降低主要是由于外部時鐘抖動導致的,因而必須采取措施,使采樣時鐘盡量無噪聲,僅具有可能最低的相位抖動。

這就要求必須使用晶體振蕩器。有多家制造商提供小型晶體振蕩器,可產生低抖動(小于 5 ps rms)的 CMOS 兼容輸出。

理想情況下,采樣時鐘晶體振蕩器應參考分離接地系統中的模擬接地層。但是,系統限制可能導致這一點無法實現。

許多情況下,采樣時鐘必須從數字接地層上產生的更高頻率、多用途系統時鐘獲得,接著必須從數字接地層上的原點傳遞至模擬接地層上的ADC。

兩層之間的接地噪聲直接添加到時鐘信號,并產生過度抖動。抖動可造成信噪比降低,還會產生干擾諧波。

通過使用小型射頻變壓器(如圖8所示)或高速差分驅動器和接收機,將采樣時鐘信號作為差分信號傳輸,可在一定程度上解決這個問題。

如果使用后者,應該選擇ECL來最大程度地減小相位抖動。在單個+5 V電源系統中,ECL邏輯可在地面和+5 V(PECL)之間連接,輸出端交流耦合到ADC采樣時鐘輸入。

不管是哪種情況,原始主系統時鐘必須從低相位噪聲晶體振蕩器產生。

35fb3dd2-9747-11ed-bfe3-dac502259ad0.jpg

圖 8. 從數模接地層進行采樣時鐘分配

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 寄存器
    +關注

    關注

    31

    文章

    5608

    瀏覽量

    130002
  • adc
    adc
    +關注

    關注

    100

    文章

    7511

    瀏覽量

    556011
  • 數據緩沖器
    +關注

    關注

    1

    文章

    11

    瀏覽量

    1938

原文標題:排坑指南:ADC的輸出處理

文章出處:【微信號:ZGDZGCS,微信公眾號:電子萬花筒】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    頻率源/信號源模塊設備怎么選?避指南

    工程師常常陷入頻率源模塊選型困境:到底看哪些指標?哪些千萬不能踩?本文將結合安鉑克科技、盛鉑科技等主流廠商的產品特點,為您梳理一份實用的選型避指南
    的頭像 發表于 02-27 16:49 ?371次閱讀
    頻率源/信號源模塊設備怎么選?避<b class='flag-5'>坑</b><b class='flag-5'>指南</b>

    捷尚微分享輝芒微8位MCU選型指南,高效避省成本!

    捷尚微分享輝芒微8位單片機選型指南,精準匹配不踩
    的頭像 發表于 02-05 11:16 ?430次閱讀
    捷尚微分享輝芒微8位MCU選型<b class='flag-5'>指南</b>,高效避<b class='flag-5'>坑</b>省成本!

    記ESP32CAM踩解決指南,已反映商家

    中國香河英茂科工沒有一個鴨蛋是白吃的,沒有一分錢融資是百花的,都轉化為科技成果----記ESP32CAM踩解決指南,已反映商家 https://user.qzone.qq.com/382905282/blog/1770127464
    發表于 02-03 22:23

    TLV320ADC3001:低功耗立體聲ADC的卓越

    TLV320ADC3001:低功耗立體聲ADC的卓越選 在當今的電子設備中,音頻處理的需求日益增長,尤其是在無線手持設備和便攜式音頻系統中。低功耗、高性能的音頻
    的頭像 發表于 02-02 14:50 ?189次閱讀

    冬季灌封膠不干?環氧聚氨酯低溫固化五大避指南 |鉻銳特實業

    鉻銳特實業|冬季灌封膠不干怎么辦?本文針對環氧及聚氨酯灌封膠低溫固化難題,總結五大實用避指南:預熱、保溫、控濕、精確配比、強制后固化,幫你快速解決不干、發軟、返工問題。
    的頭像 發表于 01-26 14:38 ?212次閱讀
    冬季灌封膠不干?環氧聚氨酯低溫固化五大避<b class='flag-5'>坑</b><b class='flag-5'>指南</b> |鉻銳特實業

    深度剖析ADC3648/ADC3649:高性能雙通道ADC的卓越

    深度剖析ADC3648/ADC3649:高性能雙通道ADC的卓越選 在當今的電子設計領域,模擬 - 數字轉換器(ADC)的性能對系統的整體
    的頭像 發表于 01-26 10:15 ?250次閱讀

    詳解ADC3548與ADC3549:高性能單通道14位ADC的卓越

    詳解ADC3548與ADC3549:高性能單通道14位ADC的卓越選 引言 在電子工程領域,模擬到數字轉換器(ADC)一直是至關重要的組件
    的頭像 發表于 01-26 10:15 ?386次閱讀

    解析ADC3568與ADC3569:高精度單通道ADC的卓越

    解析ADC3568與ADC3569:高精度單通道ADC的卓越選 在電子工程師的日常工作中,模擬到數字轉換器(ADC)是一個至關重要的組件,
    的頭像 發表于 01-26 09:30 ?342次閱讀

    Hummingbirdv2 E203 仿真之路

    simulation”部分,中途遇到很多,特來記錄一番。 1.環境設置 1.1 強烈建議用 ubuntu 18.04,安裝時要點“下載更新” 我的是vmware 15.5pro虛擬機
    發表于 10-31 09:22

    指南!RK3568開發板選型,這5點沒看清千萬別下手!(附迅為驅動開發指南資源)

    指南!RK3568開發板選型,這5點沒看清千萬別下手!(附迅為驅動開發指南資源)
    的頭像 發表于 10-30 15:49 ?788次閱讀
    避<b class='flag-5'>坑</b><b class='flag-5'>指南</b>!RK3568開發板選型,這5點沒看清千萬別下手!(附迅為驅動開發<b class='flag-5'>指南</b>資源)

    MES系統避指南

    架構普及化 、 AI 算法工程化應用 、 數字孿生技術落地 。MES 系統已逐漸成為企業實現生產智能化的核心引擎。以下結合行業數據與技術趨勢,為您解析國內MES 系統廠商的競爭力,并提供選型避指南。 二、MES 系統廠商競爭力解析 1. 盤古信息: 盤古信息自主研發的M
    的頭像 發表于 10-29 13:46 ?351次閱讀

    詳解FPGA的輸入輸出處理

    inout端口DataBus作為輸出的時候值為DataOut,作為輸入時為高阻態。
    的頭像 發表于 10-15 10:42 ?1609次閱讀
    詳解FPGA的輸入<b class='flag-5'>輸出處理</b>

    PCBA打樣全流程避指南:為電子產品研發保駕護航

    一站式PCBA加工廠家今天為大家講講電子產品研發階段PCBA打樣要注意哪些問題?PCBA打樣全流程避指南。在智能硬件產品研發中,PCBA打樣是決定項目成敗的關鍵環節。我們處理過上萬次研發打樣
    的頭像 發表于 09-22 09:21 ?870次閱讀
    PCBA打樣全流程避<b class='flag-5'>坑</b><b class='flag-5'>指南</b>:為電子產品研發保駕護航

    嵌入式接口通識知識ADC接口

    6.1 基礎概念ADC的全稱是Analog-to-Digital Converter,譯為模數轉換器,是將連續模擬信號轉換為離散數字信號的一種電子設備或模塊。嵌入式系統大多依賴數字信號進行處理
    發表于 08-14 16:57

    2025年G口大帶寬服務器選購指南:避這3點,省下50%成本!

    面對市場上琳瑯滿目的服務器產品,如何避免踩、實現成本與性能的平衡,成為企業和個人用戶關注的焦點。本文將從配置需求、避要點、成本控制三大維度,為您提供一份客觀、簡潔的2025年G口大帶寬服務器選購指南
    的頭像 發表于 07-10 10:17 ?1808次閱讀