国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Microchip FPGA 和基于 SoC 的 RISC-V 生態系統簡介

carey123 ? 2022-12-28 09:51 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Microchip Technology FPGA 和基于 SoC 的 RISC-V 生態系統簡介

介紹

RISC-V 是一種精簡的 ISA(指令集架構),旨在為廣泛的應用程序和用例提供可擴展性和多功能性。RISC-V 作為更成熟的指令集架構 (ISA) 的開源替代方案正在迅速獲得認可,并提供更高的處理速度和更低的延遲,同時降低功耗。圍繞 RISC-V 的支持框架也在不斷發展,Microchip Technology正在構建生態系統以支持其 RISC-V 軟計算機處理單元 (CPU) 和PolarFire ?片上系統 (SoC) FPGA產品組合。因此,基于 RISC-V 的設計具有更低的功耗、更高的靈活性、更快的上市時間,并提供 Linux 支持,而無需其他解決方案所需的折衷。

Microchip Technology Mi-V 生態系統

不斷擴展的生態系統對于為開發人員提供完整的設計解決方案至關重要,這對于縮短產品上市時間至關重要。Microchip Mi-V 生態系統包括針對 FPGA 結構的軟核 RISC-V CPU(圖 1 )和在 PolarFire SoC FPGA 中實現的硬核 CPU。此外,Mi-V 還提供了由 Microchip 及其合作伙伴開發的一套廣泛的設計工具和資源,以幫助開發人員采用和改進 RISC-V 應用程序設計。這些工具可與各種硬件套件結合使用——用于 PolarFire FPGA 的 PolarFire 評估套件和Icicle 套件PolarFire SoC FPGA——以及相關的 IP 和庫,用于簡化高速接口數字信號處理、內存、電機控制,甚至嵌入式視覺的實施,以加速解決方案的開發。對實時 Linux 的支持是 Microchip Technology RISC-V 實施的重要優勢,具有確定性執行,這對實時應用程序至關重要。Mi-V 還為范圍廣泛的開發工具和資源提供了多個第三方支持。

poYBAGOrhAeAGOBbAAI5mitJOTI488.jpg

圖 1:帶有 RISC-V IP 內核的 FPGA(來源:Microchip Technology)

Microchip Technology 的 RISC-V CPU 產品組合

Microchip Technology 的 RISC-V 軟 CPU 產品組合面向具有更低功耗和小尺寸的 FPGA 結構。當只需要一個 CPU 時,基于 FPGA 的實現可能是有利的。FPGA 實現還提供額外的靈活性和定制,包括在 CPU 附近添加專用硬件加速的選項。當需要多個 CPU 時,也許是在高可靠性或高性能應用中,PolarFire SoC FPGA 提供了五個強化 RISC-V 內核。這種支持 Linux 的 SoC 具有跨內核的一致性內存子系統和可配置的分支預測功能,允許在每次都按時執行的單個多核 CPU 集群中靈活地混合確定性實時系統和 Linux。Mi-V 生態系統中軟 RISC-V 內核和硬內核的可用性使 Microchip Technology 產品組合成為業內最靈活的產品組合之一。硬核 CPU 實現的能效和 PolarFire FPGA 架構固有的低功耗特性確保 Microchip Technology RISC-V 解決方案在降低功耗方面處于領先地位(圖 2)。

poYBAGOrhAmAdx6qAAC-oodBfvM044.jpg

圖 2:PolarFire SoC FPGA 框圖(來源:Microchip Technology)

PolarFire SoC FPGA 擴展了 RISC-V 應用

大多數 FPGA 僅實現單個軟處理器,但在單個 FPGA 上利用多個內核允許集群共享資源并分配計算負擔。多核處理器已被證明能夠比其前身更高效地執行復雜的功能和操作,例如內存計算和大規模并行。PolarFire SoC FPGA 系列基于 Microchip 著名的中端 PolarFire FPGA 架構,提供高端安全性,同時為各種應用降低高達 50% 的功耗。SoC FPGA 具有確定性 RISC-V CPU 集群和確定性 L2 內存子系統,用于 Linux 兼容性和其他實時應用程序,范圍從 25k 到 460k LE(邏輯元素)。根據嵌入式微處理器基準聯盟' s (EMBC) 基準評分系統 CoreMark——本質上是一個反映處理器內核整體功能的個位數——25k LE 系列中的 PolarFire SoC FPGA 在 105W 時提供 5.5 CoreMark,而基于 SRAM 的 SoC 使用相同的功率交付零 CoreMarks。100k 和 460k LE 范圍內的 PolarFire SoC 在 CoreMark 規模上與競爭對手相比具有相似的優勢。PolarFire SoC 是一種安全且節能的解決方案,適用于從人工智能 (AI) 和機器學習到汽車和工業實施(包括物聯網和工業物聯網 (IIoT))的各種應用。而使用相同功率的基于 SRAM 的 SoC 的 CoreMark 為零。100k 和 460k LE 范圍內的 PolarFire SoC 在 CoreMark 規模上與競爭對手相比具有相似的優勢。PolarFire SoC 是一種安全且節能的解決方案,適用于從人工智能 (AI) 和機器學習到汽車和工業實施(包括物聯網和工業物聯網 (IIoT))的各種應用。而使用相同功率的基于 SRAM 的 SoC 的 CoreMark 為零。100k 和 460k LE 范圍內的 PolarFire SoC 在 CoreMark 規模上與競爭對手相比具有相似的優勢。PolarFire SoC 是一種安全且節能的解決方案,適用于從人工智能 (AI) 和機器學習到汽車和工業實施(包括物聯網和工業物聯網 (IIoT))的各種應用。

MI-V 開發工具和設計支持資源

高效且易于使用的設計工具對于設計基于 RISC-V 的系統以及加快上市時間至關重要。Mi-V 生態系統包括用于使用 PolarFire FPGA 和 SoC FPGA 以及其他 FPGA 進行開發的 Librero SoC 設計套件。Mi-V 生態系統由基于 Eclipse 的 SoftConsole 集成開發環境 (IDE) 組成,并配有 GCC 編譯器和調試器。Librero 和 SoftConsole 提供開發人員將 Microchip Technology 的 RISC-V 軟 CPU 移植到 FPGA 以及測試和調試嵌入式固件所需的一切。

大量設計支持資源——包括教程、設計示例、數據表、功耗估算工具、白皮書、網絡研討會、視頻、來自 GreenHills、Mentor 和 WindRiver 的操作系統、Yocto 和 Buildroot Linux BSP、Hart 軟件服務、各種中間件和其他資源——完善 MI-V 生態系統并加快上市時間。

結論

RISC-V 是嵌入式計算的下一個前沿領域,而 Microchip Technology 在為應用程序設計人員開發完整解決方案方面處于領先地位?!癕icrochip 及其 Mi-V 合作伙伴推出業界首款基于 RISC-V 的 SoC FPGA 以及我們的 Mi-V 生態系統,正在推動嵌入式領域的創新,使設計人員能夠開發全新的節能應用, ”Microchip Technology FPGA 業務部副總裁 Bruce Weyer 說。“反過來,這將使我們的客戶能夠在網絡邊緣為通信、國防、醫療和工業自動化添加前所未有的功能。”

審核編輯黃昊宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22394

    瀏覽量

    635237
  • soc
    soc
    +關注

    關注

    40

    文章

    4564

    瀏覽量

    228859
  • RISC-V
    +關注

    關注

    48

    文章

    2876

    瀏覽量

    52772
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    高通收購Ventana Micro Systems,深化RISC-V CPU技術專長

    要點: 此次收購強化了高通在推動RISC-V標準和生態系統發展方面的承諾和領導地位。 Ventana在RISC-V指令集開發方面的技術專長將增強高通在CPU工程技術領域的實力。 Ventana團隊
    的頭像 發表于 12-11 14:08 ?576次閱讀

    如何自己設計一個基于RISC-VSoC架構,最后可以在FPGA上跑起來?

    如何自己設計一個基于RISC-VSoC架構,最后可以在FPGA上跑起來
    發表于 11-11 08:03

    大灣區RISC-V生態全景展示:RISC-V生態發展論壇、開發者Workshop和生態應用專區

    繼7月份上海的RISC-V中國峰會之后,中國RISC-V生態和產業發展最新動態將在10月份深圳的灣芯展上全景展示。 ? RISC-V,這個以開放、簡約、模塊化重塑處理器架構格局的開源指
    的頭像 發表于 10-13 09:18 ?474次閱讀
    大灣區<b class='flag-5'>RISC-V</b><b class='flag-5'>生態</b>全景展示:<b class='flag-5'>RISC-V</b><b class='flag-5'>生態</b>發展論壇、開發者Workshop和<b class='flag-5'>生態</b>應用專區

    2025 RISC-V中國峰會 | 匠芯創SoC芯片引領工業應用新潮流

    數百家企業、研究機構及開源技術社區,圍繞高性能計算、軟件與生態系統、前沿技術創新等熱點領域分享行業最新趨勢與洞察。匠芯創攜多款創新產品亮相本次峰會,展現公司在工業控
    的頭像 發表于 08-07 15:36 ?1897次閱讀
    2025 <b class='flag-5'>RISC-V</b>中國峰會 | 匠芯創<b class='flag-5'>SoC</b>芯片引領工業應用新潮流

    2025RISC-V中國峰會|進迭時空RISC-V AI CPU驅動智能化應用發展

    、落地”主題,展開多場技術研討和生態對接。進迭時空參與了展區展示,在高性能計算、人工智能、軟件與生態系統、投資并購等論壇發表演講或參與圓桌討論,并在展區設置展臺,集中
    的頭像 發表于 07-18 22:03 ?1109次閱讀
    2025<b class='flag-5'>RISC-V</b>中國峰會|進迭時空<b class='flag-5'>RISC-V</b> AI CPU驅動智能化應用發展

    RISC-V 圖形領域的發展與挑戰:從技術突破到消費端落地

    ”。 ? 2025 年 7 月 18 日,在第五屆(2025)RISC-V 中國峰會的軟件與生態系統分論壇上,Imaginatio
    發表于 07-18 13:51 ?5439次閱讀

    RISC-V 在數據中心軟件生態系統中的機遇與挑戰

    軟件適配來看,數據中心核心業務涉及的操作系統、存儲、數據庫、大數據平臺、云虛擬化技術及主流編程語言運行時等,大多已能在 RISC-V 架構服務器上實現基礎運行。 ? 2025 年 7 月 18 日,在第五屆(2025)RISC-V
    發表于 07-18 13:38 ?5357次閱讀

    x264 的 RISC-V 生態構建與優化探索

    性能優化水平的重要標桿。 ? 2025 年 7 月 18 日,在第五屆(2025)RISC-V 中國峰會的軟件與生態系統分論壇上,字節跳動軟件工程師錢佳炎分享了關于 x264 在 RISC-V
    發表于 07-18 11:42 ?4919次閱讀

    RISC-V 工具鏈的版本更新、開發動態及生態建設愿景

    架構能否突破 “硬件強、軟件弱” 的瓶頸,真正成為具有競爭力的通用計算架構。 ? 2025 年 7 月 18 日,在第五屆(2025)RISC-V 中國峰會的軟件與生態系統分論壇上,SiFive
    發表于 07-18 11:08 ?4947次閱讀
    <b class='flag-5'>RISC-V</b> 工具鏈的版本更新、開發動態及<b class='flag-5'>生態</b>建設愿景

    RISC-V 發展態勢與紅帽系統適配進展

    2025 年 7 月 18 日,在第五屆(2025)RISC-V 中國峰會的軟件與生態系統分論壇上,紅帽軟件(北京)有限公司首席軟件工程師、RISC-V 國際基金會大使傅煒分享的主題是《紅帽在
    發表于 07-18 10:55 ?4036次閱讀
    <b class='flag-5'>RISC-V</b> 發展態勢與紅帽<b class='flag-5'>系統</b>適配進展

    RISC-V 的平臺思維和生態思維

    RISC-V 的魅力在于以模塊化、開源、開放的指令集為底座,通過平臺化技術框架降低芯片與應用開發門檻,并以協同共建的產業生態彌合碎片、加速落地。因此,高通高級副總裁 Leendert van
    發表于 07-17 14:04 ?4169次閱讀

    奕斯偉計算亮相2025 RISC-V歐洲峰會

    此前,當地時間2025年5月12日至15日,作為RISC-V全球年度盛會之一,2025 RISC-V歐洲峰會在法國巴黎舉行。本次峰會匯聚了產業界、科研機構、學術界以及建設生態系統的多方力量,共筑基于
    的頭像 發表于 05-17 16:50 ?1359次閱讀

    FPGARISC-V淺談

    RISC-V處理器的SoC數量在2024年約為20億顆,到2031年有望突破200億顆。 RISC-V的概念與優勢 RISC-V是一種全新的開源指
    發表于 04-11 13:53 ?657次閱讀
    <b class='flag-5'>FPGA</b>與<b class='flag-5'>RISC-V</b>淺談

    2025中國RISC-V生態大會-運營商分論壇成功舉辦

    2月28日,為推動運營商與RISC-V生態深度融合,加速RISC-V產業發展,共建RISC-V生態繁榮,由中國移動、中國電信聯合主辦的中國
    的頭像 發表于 02-28 18:52 ?981次閱讀
    2025中國<b class='flag-5'>RISC-V</b><b class='flag-5'>生態</b>大會-運營商分論壇成功舉辦

    西門子EDA邀您相約2025玄鐵RISC-V生態大會

    2025年2月28日,西門子 EDA 將攜最新 Veloce proFPGA CS 系列原型驗證平臺亮相2025玄鐵 RISC-V 生態大會。作為業內首個基于 AMD Versal VP1902
    的頭像 發表于 02-24 18:06 ?2060次閱讀