国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB設計中降低噪聲與電磁干擾的24個竅門

安芯教育科技 ? 來源:人工智能科學與技術 ? 作者:人工智能科學與技 ? 2022-12-13 11:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子設備的靈敏度越來越高,這要求設備的抗干擾能力也越來越強,因此PCB設計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關注的重點問題之一。本文將介紹PCB設計中降低噪聲與電磁干擾的一些小竅門。

下面是經過多年設計總結出來的,在PCB設計中降低噪聲與電磁干擾的24個竅門:

(1) 能用低速芯片就不用高速的,高速芯片用在關鍵地方。

(2) 可用串一個電阻的辦法,降低控制電路上下沿跳變速率。

(3) 盡量為繼電器等提供某種形式的阻尼。

(4) 使用滿足系統要求的最低頻率時鐘

(5) 時鐘產生器盡量近到用該時鐘的器件。石英晶體振蕩器外殼要接地。

(6) 用地線將時鐘區圈起來,時鐘線盡量短。

(7) I/O 驅動電路盡量近印刷板邊,讓其盡快離開印刷板。對進入印制板的信號要加濾波,從高噪聲區來的信號

也要加濾波,同時用串終端電阻的辦法,減小信號反射。

(8) MCD 無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。

(9) 閑置不用的門電路輸入端不要懸空,閑置不用的運放正輸入端接地,負輸入端接輸出端。

(10) 印制板盡量,使用45 折線而不用90 折線布線以減小高頻信號對外的發射與耦合

(11) 印制板按頻率和電流開關特性分區,噪聲元件與非噪聲元件要距離再遠一些。

(12) 單面板和雙面板用單點接電源和單點接地、電源線、地線盡量粗,經濟是能承受的話用多層板以減小電源,

地的容生電感。

(13) 時鐘、總線、片選信號要遠離I/O 線和接插件。

(14) 模擬電壓輸入線、參考電壓端要盡量遠離數字電路信號線,特別是時鐘。

(15) 對A/D 類器件,數字部分與模擬部分寧可統一下也不要交叉。

(16) 時鐘線垂直于I/O 線比平行I/O 線干擾小,時鐘元件引腳遠離I/O 電纜。

(17) 元件引腳盡量短,去耦電容引腳盡量短。

(18) 關鍵的線要盡量粗,并在兩邊加上保護地。高速線要短要直。

(19) 對噪聲敏感的線不要與大電流,高速開關線平行。

(20) 石英晶體下面以及對噪聲敏感的器件下面不要走線。

(21) 弱信號電路,低頻電路周圍不要形成電流環路。

(22) 信號都不要形成環路,如不可避免,讓環路區盡量小。

(23) 每個集成電路一個去耦電容。每個電解電容邊上都要加一個小的高頻旁路電容。

(24) 用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲能電容。使用管狀電容時,外殼要接地。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • PCB設計
    +關注

    關注

    396

    文章

    4921

    瀏覽量

    95274
  • 電磁干擾
    +關注

    關注

    36

    文章

    2483

    瀏覽量

    107937
  • 模擬電壓
    +關注

    關注

    6

    文章

    67

    瀏覽量

    18863

原文標題:學習分享 | PCB設計中降低噪聲與電磁干擾的24個竅門

文章出處:【微信號:Ithingedu,微信公眾號:安芯教育科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    探索HMC - ALH369:24 - 40 GHz GaAs HEMT MMIC低噪聲放大器

    探索HMC - ALH369:24 - 40 GHz GaAs HEMT MMIC低噪聲放大器 在毫米波頻段的電子設計領域,低噪聲放大器(LNA)是至關重要的組件,它能有效放大微弱信號同時盡量減少
    的頭像 發表于 12-31 09:55 ?256次閱讀

    干貨分享 I PCB設計電磁兼容問題交流與解答(二)

    你是否曾在PCB設計中被詭異的電磁干擾問題纏住手腳?是否在項目后期,為產品的EMC測試通不過而焦頭爛額?是否希望有人能一針見血,點破那些教科書上找不到的實戰經驗?現在,一與頂尖EMC
    的頭像 發表于 11-23 09:05 ?275次閱讀
    干貨分享 I <b class='flag-5'>PCB設計</b><b class='flag-5'>電磁</b>兼容問題交流與解答(二)

    PCB設計的“隱形障礙”:電磁兼容問題的終極解析

    PCB板作為電子產品的核心組成部分,不僅是信號傳輸的載體,還是噪聲源和敏感源,其電磁兼容性直接影響著產品的正常運行和可靠性。然而,面對復雜的電磁干擾
    的頭像 發表于 11-12 17:32 ?598次閱讀
    <b class='flag-5'>PCB設計</b><b class='flag-5'>中</b>的“隱形障礙”:<b class='flag-5'>電磁</b>兼容問題的終極解析

    多功能炭素材料電阻率測試儀低噪聲布線技術

    到電阻率測試數據,尤其對高阻抗炭材等敏感樣品的檢測至關重要。? 一、低噪聲布線技術的核心作用:隔絕干擾,保真信號? 炭素材料電阻率測試,微弱的電信號易受外界
    的頭像 發表于 10-31 09:20 ?381次閱讀
    多功能炭素材料電阻率測試儀<b class='flag-5'>中</b>的<b class='flag-5'>低噪聲</b>布線技術

    為了減少電磁干擾,裝置在硬件設計時應該遵循哪些原則?

    流程,具體原則如下: 一、元器件選型:優先選用抗干擾性能優異的器件 元器件是硬件抗干擾的 “第一道防線”,需從干擾敏感性、噪聲抑制能力、穩定性等維度篩選,從源頭
    的頭像 發表于 09-19 15:41 ?886次閱讀

    降低adc在不同PCB上的噪聲,如何做到接近AD4134驗證板噪聲水平?

    在我設計的復雜多片AD4134的大型數字系統噪聲水平Nrms無法控制到預期水平。希望能夠找到關鍵的影響因素。還請各位大師指點。 根據驗證版及數據手冊的布局方式,不對ADC的下方地平面做切割處理
    發表于 08-11 08:24

    電磁干擾抑制:PCB板濾波器如何濾除高頻噪聲

    在電子設備電磁干擾(EMI)是一長期存在的挑戰。高頻噪聲可能來源于電源波動、外部電磁場,或
    的頭像 發表于 07-09 18:03 ?791次閱讀

    開關電源的PCB設計

    工作不穩定,發射出過量的電磁干擾(EMI)。PCB設計是開關電源研發過程中極為重要的步驟和環節,關系到開關電源能否正常工作,生產是否順利進行,使用是否安全等問題。隨著功率半導體器件的發展和開關技術的進步
    發表于 05-21 16:00

    時源芯微 開關電源電磁干擾的控制技術

    要有效解決開關電源的電磁干擾問題,可從以下三關鍵方面著手:其一,降低干擾源產生的干擾信號強度;
    的頭像 發表于 05-20 16:50 ?781次閱讀
    時源芯微 開關電源<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>的控制技術

    高頻PCB設計中出現的干擾分析及對策

    隨著頻率的提高,將出現與低頻PCB設計所不同的諸多干擾,歸納起來,主要有電源噪聲、傳輸線干擾、耦合、電磁
    發表于 04-29 17:39

    解決噪聲問題試試從PCB布局布線入手

    面積的銅來盡可能降低阻性壓降。將MOSFET和電感彼此靠近放在銅層上,可以使串聯電阻和電感最小。 對電磁干擾、開關節點噪聲和響鈴振蕩更敏感的應用可以使用一
    發表于 04-22 09:46

    PCB設計降低噪聲電磁干擾24竅門

    (1) 能用低速芯片就不用高速的,高速芯片用在關鍵地方。  (2) 可用串一電阻的辦法,降低控制電路上下沿跳變速率。  (3) 盡量為繼電器等提供某種形式的阻尼。  (4) 使用滿足系統要求
    發表于 04-11 11:21

    如何實現通信級PCB的超低噪聲?捷多邦的技術路徑揭秘

    在現代通信設備設計PCB噪聲控制已成為影響系統性能的關鍵因素。作為專業的PCB制造商,捷多邦通過多年的技術積累,為通信行業提供了可靠的超低噪聲
    的頭像 發表于 04-07 10:34 ?739次閱讀

    西安 5月23-24日《PCB電磁兼容設計與評審方法》公開課報名

    課程名稱:《PCB電磁兼容設計與評審方法》講師:石老師時間地點:西安5月23-24日主辦單位:賽盛技術課程背景PCB板是電子產品的噪聲源,也
    的頭像 發表于 04-03 14:08 ?698次閱讀
    西安 5月23-<b class='flag-5'>24</b>日《<b class='flag-5'>PCB</b>板<b class='flag-5'>電磁</b>兼容設計與評審方法》公開課報名<b class='flag-5'>中</b>!

    EMI(干擾)和EMS(抗擾)基礎知識與整改流程

    ),傳導噪聲CE是指經由線體或PCB板布線傳導的噪聲,輻射噪聲RE是指排放(輻射)到環境噪聲
    發表于 03-28 13:28