国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

干貨:PCIE6.0技術剖析

是德科技KEYSIGHT ? 來源:未知 ? 2022-12-07 07:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

關于PCIe6.0 你需要知道的都在這里

從正式發布至今,PCI Express(PCIe)發展迅速,已經成為高性能計算、人工智能/機器學習(ML)加速器、網絡適配器和固態存儲等應用不可或缺的一項技術。行業永不滿足帶寬需求促使PCIe的協議版本不斷被刷新,2022年1月,PCI-SIG組織宣布PCIe 6.0規范標準v1.0版本正式發布,宣告完工。


小帖士:那我們先總結一下PCIe 6.0的幾個主要變化。

?

數據速率從32GT/s翻倍至64GT/s

?

從NRZ編碼轉換到PAM4編碼,可以在單個通道、同樣時間內封包更多數據

?

從傳輸的可變大小TLP到固定大小FLIT,從而提高帶寬效率,降低延時

?

LTSSM新增低功耗狀態L0p

翻倍的64GT/s數據速率


首當其沖的是,從5.0到6.0的數據速率翻倍遞增,6.0支持64GT/s,16路雙向傳輸帶寬可達 256GB/s;對于數據速率翻倍的PCIe 6.0,如何保證系統性能變得尤為重要!PCIe的系統性能取決于RTT(Round-TripTime)及有效負載大小,簡單來說就是工程師們需要確定系統所需的未處理、未發布請求的數量,從而來保證數據流的暢通。該數量轉換為可用標簽的數量,并且是必須根據系統需求正確設置的控制器屬性。相較于PCIe 5.0的768標簽數量,PCIe6.0對其的要求則變成了基于14位的15,360個標簽數量,這樣就滿足了在RTT較長的情況下也能使系統整體保證高性能的工作狀態。

首次采用高階調制格式PAM4


PCIe 5.0采用的32G NRZ編碼已經使得Gen5的頻率相關損耗比之前任意一代的頻率損耗都要嚴重,假設PCIe 6.0 保留NRZ編碼格式,那么它的通道損耗將達到60dB,這顯然是不行的。所以新發布的PCIe 6.0采用高階調制格式PAM4,這樣的做法會使得在信號幅度相同的情況下信噪比天然會下降約9.5dB。但是這樣的做法會使得系統對噪聲更加敏感(比如電源噪聲、串擾、反射等),為降低該影響,新版規范在綜合考量了FBER、FIT、FLIT Retry 概率、帶寬效率、Latency 及 FLIT 的 FEC 能力后,采用了輕量級FEC配合使用循環冗余碼(CRC),那么這種做法就可以在降低噪聲敏感性的基礎上將FEC帶給系統延遲控制在2ns之內。

FLIT模式


PCIe 6.0引入了FLIT模式(流量控制單元),也是PCIe 6.0標準最大的變化之一,與物理層的PAM4不同,FLIT編碼用于邏輯層,將數據分解為固定大小的數據包。PCIe 6.0以FLIT為單位進行事務傳輸,每個FLIT有256 B數據(1 FLIT=236B TLP+6B DLP+8B CRC+6B FEC=256B),每B數據占用4 UI。以x8為例,一次FLIT傳輸的格式如下圖所示。

最初引入FLIT模式的原因是糾錯需要從而使用固定大小的數據包;然而,FLIT模式也簡化了控制器級別的數據管理,隨之而來的是更高的帶寬效率、更低的延遲和更小的控制器占用空間。帶寬效率:對于固定大小的包,不再需要物理層的包幀,這為每個包節省了4字節。FLIT編碼還消除了以前PCIe規范的128B/130B編碼和DLLP(數據鏈路層數據包)開銷,從而顯著提高了TLP(事務層數據包)效率。

FEC /CRC助力FBER


PCIE6.0規范定義了FBER是1E-6,那么為什么是1E-6呢?能否放寬至1E-4,滿足PCIe 5.0通常的傳輸距離或IL目標呢?答案是否定的。參考以太網標準放寬至1E-4,需要使用復雜RS-FEC糾錯,延時將增加到約100ns量級,這對負載和存儲等對時延敏感的應用是一個很大的挑戰。

為滿足FBER=1E-6目標,PCIe 6.0引入輕量級FEC和魯棒性強的CRC算法實現修正和錯誤檢測。相比100G/400G以太網標準中經常用到的RS(544,514),該FEC實現相對簡單,在固定包長度Flit模式下,6字節的FEC“保護”242字節Payload和8字節CRC,2字節1組實現FEC Group通過交織方式抵抗突發錯誤。如果FEC解碼完成,但CRC仍檢測到錯誤,那么接收側會發送NAK啟動重傳,為提高效率,該模式下不會重傳NOP-only TLP包。通過上述FEC、CRC適配FBER=1E-6要求,同時保證出錯情況下重傳概率在5E-6、帶寬額外消耗約0.05%、FIT接近0。

互連通道與連接器


PCIe 5.0~6.0相比PCIe 1.0~4.0速率高,SI、PI要求也有提高。電源方面,插卡最大功耗可提升至600W,將在6.0 CEM中更新;信號方面為保證信號完整性要求使用表貼連接器;互連通道方面,與PCIe 5.0類似,要求主板支持約12 inch,插卡支持約3-4 inch,可以想象下,如果PCIe 6.0仍舊采用NRZ調制格式,64GT/s速率奈奎斯特頻點在32GHz,那么通道IL將小于-60dB(參考下圖通道仿真結果),很難通過現有技術實現該信號的高頻補償,考慮實現成本和技術復雜度,采用高階調制PAM4是種不錯選擇,相比PCIe 5.0奈奎斯特頻率不變,當前可用板材下可傳輸相似距離。

?不同信道插損仿真圖

PCIe6.0測試方案


我們先來講一講物理層測試,PCIe6.0采用PAM4的調制方式,與前一代采用NRZ的PCIe 5.0相比,規范對發射端測試增加了全新的測試方法和參數要求,包括SNDR(信噪失真比),RLM-TX(發射端電平等級失配率)和基于PAM4的非相關總抖動、確定性抖動;為此,PCIe 6.0 Base spec v1.0定義了新的64GT/s的一致性測試碼型和抖動一致性測試碼型,有幾個要點需要注意:

1.

規范要求使用33GHz帶寬Bessel-Thomason濾波器頻響進行發射端一致性測試,對應示波器帶寬至少為50GHz,這里推薦UXR0504A示波器。

2.

計算SNDR

計算線性擬合脈沖響應p(k)和矢量誤差e(k),脈沖長度Np=600和脈沖延遲Dp=4,每個UI要有32個采樣點,允許重采樣,其中σn需要對一致性碼型中的4個電平各自的64個長符號中第61個UI進行測量和統計平均,每個UI內需要統計8個采樣點,等效為256GSa/s;

3.

測量需要考慮到示波器的底噪對測量結果影響,需移除示波器底噪對σn的貢獻,這要求示波器軟件能夠對4個電平各自的示波器底噪計算并校準,提供最佳的測試精度。

Keysight已經發布基于UXR示波器PCIe 6.0 Tx一致性測試軟件SW00PCIE或包含協議解碼功能的SW02PCIE,軟件內已集成上述PCIe 6.0規范要求的測試參數和算法。下圖為PCIe 6.0 Tx一致性測試軟件SW00PCIE所覆蓋的測試內容、功能和軟件界面。

PCIe 6.0接收端一致性測試要求在如下圖的組網環境下進行校準,TP3到TP2P鏈路損耗調整范圍從30dB到33dB,從最大loss開始校準,Sj調整范圍1到3ps,DMI調整范圍5mv~25mV,目標Top Eye眼圖眼高和眼寬(1e-6)分別為6 mV +/- 0.5 mV, 3.125 ps +/- 0.3 ps.


PCIe 6.0 Rx測試使用M8040A誤碼儀,它支持NRZ和PAM4信號產生和信號分析,可以向下兼容PCIe 1.1/2.0,對目前5.0 Rx測試的客戶有很好的擴展性,可以通過軟件許可的方式從NRZ升級PAM4選件支持PCIe 6.0,目前M8040A 分析儀模塊也支持PCIe 6.0 LTSSM選件M8046-0N1,可與PCIe 6.0被測件實現鏈路協商,完成Rx/Tx LEQ測試,另外M8040A也支持PAM3信號生成,可實現對USB4 v.2的支持,除了硬件之外,也有包括豐富的軟件方案支持對802.3CK、802.3BS以及CEI5.0/4.0的測試。N5991PB6A自動化軟件可以實現PCIe 6.0自動校準和接收一致性測試。


再來講講協議層的測試,芯片回片完成bring up,除基礎規范和物理電氣子層測試外,還需驗證邏輯子層LTSSM鏈路狀態機以及數據鏈路層、事務層等業務,這里需要使用協議分析儀或訓練器。當前已經發布了支持PCIe 5.0的P5551A和P5552A的訓練器和分析儀產品,由于PCIe 5.0和后續的6.0對于分析儀本身的信號完整性挑戰非常高,P5552A協議分析儀創新性地將PCIe 5.0采集與處理硬件和Interposer設計為一體,無需一堆外部長線纜將信號傳給主機處理,減少協議分析儀的欠補償或過補償問題。分析儀注重協議解析、鏈路監控及數據過濾等,訓練器重點在于模擬對端EP或RC完成數據通信、支持注錯和重播等,以及系統的RAS測試。未來也有計劃通過升級支持PCIe 6.0、CXL、NVMe等協議。

最后總結一下,?是德科技可以提供基于ADS仿真、PLTS信號測量、物理層收發、插卡環路帶寬分析及協議分析等綜合解決方案。



立即注冊

了解更多

更有好禮相送

保溫杯雨傘套裝

* 禮品圖片僅供參考,請以實物為準。請在填寫問卷時留下詳細地址,如遇地址不詳無法寄送,敬請諒解。



關于是德科技

是德科技提供先進的設計和驗證解決方案,旨在加速創新,創造一個安全互聯世界。我們在關注速度和精度的同時,還致力于通過軟件實現更深入的洞察和分析。在整個產品開發周期中,即從設計仿真、原型驗證、自動化軟件測試、制造分析,再到網絡性能優化與可視化的整個過程中,是德科技能夠更快地將具有前瞻性的技術和產品推向市場,充分滿足企業、服務提供商和云環境的需求。我們的客戶遍及全球通信和工業生態系統、航空航天與國防、汽車、能源、半導體和通用電子等市場。2022 財年,是德科技收入達 54 億美元。有關是德科技(紐約證券交易所代碼:KEYS)的更多信息,請訪問我們的網站www.keysight.com

了解我們不懈追求行業創新的奮斗史:

www.keysight.com/cn...


長按,識別上方二維碼

關注是德科技官方服務號

點擊“閱讀原文”立即注冊


原文標題:干貨:PCIE6.0技術剖析

文章出處:【微信公眾號:是德科技KEYSIGHT】歡迎添加關注!文章轉載請注明出處。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 是德科技
    +關注

    關注

    21

    文章

    1062

    瀏覽量

    85588

原文標題:干貨:PCIE6.0技術剖析

文章出處:【微信號:是德科技KEYSIGHT,微信公眾號:是德科技KEYSIGHT】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    PCIe 7.0發布:16通道雙向512GB/s,擁抱光纖未來

    電子發燒友網報道(文 / 吳子鵬)日前,PCI-SIG 宣布正式推出 PCIe 7.0 規范。PCIe 7.0 繼續沿用自 PCIe 6.0 引入的 PAM4(四電平脈沖幅度調制)信號
    的頭像 發表于 06-13 00:07 ?7459次閱讀
    <b class='flag-5'>PCIe</b> 7.0發布:16通道雙向512GB/s,擁抱光纖未來

    深入剖析PCIe配置空間中Type 0 Header的核心成員

    (Subsystem ID),還聲明了它的職業能力(Class Code)以及它需要占用的辦公資源(BAR 空間)。我們將深入剖析 PCIe 配置空間中 Type 0 Header 的核心成員,探討這些寄存器背后的意義。
    的頭像 發表于 02-26 16:44 ?546次閱讀
    深入<b class='flag-5'>剖析</b><b class='flag-5'>PCIe</b>配置空間中Type 0 Header的核心成員

    深入剖析LMKDB系列PCIe時鐘緩沖器:特性、應用與設計要點

    深入剖析LMKDB系列PCIe時鐘緩沖器:特性、應用與設計要點 在高速數字系統中,時鐘信號的穩定性和低抖動特性對于確保系統的可靠運行至關重要。LMKDB系列PCIe時鐘緩沖器,包括LMKDB1102
    的頭像 發表于 02-06 15:10 ?146次閱讀

    SKY13522-644LF:0.7 至 6.0 GHz 高隔離 SPDT 開關的技術剖析

    SKY13522-644LF:0.7 至 6.0 GHz 高隔離 SPDT 開關的技術剖析 在當今的電子設備設計中,射頻開關的性能對整個系統的通信質量和穩定性起著關鍵作用
    的頭像 發表于 01-20 16:35 ?285次閱讀

    探索TS2PCIE412:高性能PCIe開關的技術剖析

    探索TS2PCIE412:高性能PCIe開關的技術剖析 在當今的電子設備中,PCI Express(PCIe)總線的應用越來越廣泛,而
    的頭像 發表于 01-14 15:00 ?332次閱讀

    深入剖析DS80PCI102:PCIe鏈路擴展的得力助手

    深入剖析DS80PCI102:PCIe鏈路擴展的得力助手 在高速數據傳輸領域,PCI - Express(PCIe技術憑借其高帶寬、低延遲的特性,成為了眾多應用的首選。然而,隨著傳輸
    的頭像 發表于 12-23 15:00 ?337次閱讀

    探索DS160PR822:高性能PCIe 4.0線性轉接驅動器的技術剖析與應用指南

    探索DS160PR822:高性能PCIe 4.0線性轉接驅動器的技術剖析與應用指南 在高速數據傳輸領域,PCIe 4.0技術正逐漸成為主流,
    的頭像 發表于 12-17 14:05 ?393次閱讀

    PCIe 6.0 SSD主控芯片狂飆!PCIe 7.0規范到來!

    通道的帶寬達到256 GB / s,并且延遲相比上一代更低。PCIe 6.0 采用 PAM4(四電平脈沖幅度調制)編碼技術,將每個符號編碼為四個不同的電平,在同一信號周期內可攜帶更多比特的數據,無需增加
    的頭像 發表于 09-07 05:41 ?8281次閱讀
    <b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b> SSD主控芯片狂飆!<b class='flag-5'>PCIe</b> 7.0規范到來!

    曙光存儲超級隧道技術助力應對PCIe 6.0時代

    8月29日,聚焦“智存·智算·智能”的第二屆CCF中國存儲大會在武漢隆重召開。會上,曙光存儲副總裁郭照斌宣布,“超級隧道”技術能更好的應對PCIe 6.0時代,為下一代國產芯片效能釋放提供加速引擎。
    的頭像 發表于 09-03 14:01 ?571次閱讀

    攜手Synopsys與Keysight C位出道 | Samtec PCIe 6.0 Demo

    新思科技的高級應用工程師雷天語(圖中),與Samtec資深FAE胡亞捷(圖右),一同參與了本次PCIe 6.0 連接性能的Demo演示。 他
    發表于 05-08 14:07 ?4129次閱讀

    Diodes公司PCIe 6.0時鐘緩沖器介紹

    PI6CB3320xxA 系列為 PCIe 6.0 時鐘緩沖器,具有 20、16、13、12、8 和 4 通道低功耗 HCSL 輸出,具有 85Ω或 100Ω輸出阻抗的片上終端 (On-Chip Termination)。
    的頭像 發表于 04-10 15:49 ?1127次閱讀
    Diodes公司<b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b>時鐘緩沖器介紹

    PCIe 7.0最終版草案發布,傳輸速率128 GT/s,PCIe 6.0加速商業化

    PCIe 7.0最終版草案發布,傳輸速率128 GT/s,PCIe 6.0加速商業化 ? 電子發燒友網綜合報道,近日,PCI-SIG 組織公布了 PCI Express 7.0 規范的0.9 版草案
    發表于 03-29 00:07 ?1170次閱讀

    有獎直播 | 3/13 群聯高速 IC redriver / retimer 發展計劃 (GEN6)

    與產品優勢。深入探討高速傳輸需求與技術突破本次研討會將圍繞PCIe5.0/6.0的核心技術——retimer和redriver展開,重點剖析
    的頭像 發表于 03-06 16:33 ?587次閱讀
    有獎直播 | 3/13 群聯高速 IC redriver / retimer 發展計劃 (GEN6)

    是德科技PCIe 6.0發射機合規性測試解決方案

    隨著 PCIe 6.0 標準剛剛進入市場,PCI-SIG 組織已著手推動下一代標準——PCIe 7.0,預計將在 2025 年正式發布,持該標準的設備預計將在 2026 年問世,而大規模商用
    的頭像 發表于 03-06 11:29 ?1732次閱讀
    是德科技<b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b>發射機合規性測試解決方案