国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

信號完整性測試 如何才能測試到芯片的的最終端

信號完整性 ? 來源:信號完整性 ? 作者:信號完整性 ? 2022-11-16 10:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

項目背景:項目為一個云端運算的產品,所有的高速和低速信號都要進行信號完整性測試,其中包括高速串行信號PCI-Express Gen1( 簡稱PCIe Gen1)。PCIe Gen1信號分為CEM和base兩種情況,CEM的測試可以使用 PCI-sig協會的fixture直接進行測試;base的測試直接使用探頭探測最終端的測試點,這樣就會帶來一個問題,如何才能測試到芯片的的最終端?因為,信號的互連通道不僅僅包含了PCB走線,還包含了芯片內部的布線,一般我們認為測量到芯片內部的Die才算最終端。

該項目的PCIE 1.0是屬于PCIe base的,互連CPU以太網PHY,如下圖1所示:

2cd03af4-64f3-11ed-8abf-dac502259ad0.jpg

圖1 原理框圖

所以測試的時候,需要將probe探測到最終端,但是對于目前示波器測試而言,都只能測試到芯片的引腳上,沒有辦法探測到最終端的Die上。

測試設備:示波器(16GHz),測試探頭(16GHz),萬用表,烙鐵,校準板,網絡分析儀(帶TDR選件)

分析軟件:Intel Sigtest

問題描述以及分析:在測試接收端(RX)的信號時,以太網PHY發送信號,測試點選在CPU BGA下方的過孔上,信號沒有任何問題,眼圖和jitter都能滿足PCI-sig協會規范。測試發送端(TX)時,CPU發送信號,以太網PHY是接收端,由于PHY芯片封裝是QFP的,所以探頭點在引腳上。得到測試波形后,在分析軟件中分析波形,能通過眼圖模板測試規范,但是發現jitter過不了規范,重復幾次測試都是如此。再校準示波器和測試探頭再測試,依然如此。每次得到的結果如下圖3所示:

2cfaab36-64f3-11ed-8abf-dac502259ad0.jpg

2d300b00-64f3-11ed-8abf-dac502259ad0.jpg

圖3 眼圖和jitter測試

結果顯示fail,而且是jitter fail。 jitter的問題一般都是比較麻煩的。從眼圖上看,眼圖的軌跡很稀松,也不是很光滑。

將示波器的原始波形展開放大觀察,發現信號在上升和下降沿上出現了非單調的現象,對比眼圖,正好能對應上眼圖的交叉點處,如下圖4所示。

2d4931d4-64f3-11ed-8abf-dac502259ad0.jpg

圖4 測試波形圖

一般非單調是因為阻抗不連續造成的。在PCB生產完成之后,我們對高速信號進行了阻抗的測試,對應的阻抗如下圖5所示:

2d5ffa5e-64f3-11ed-8abf-dac502259ad0.jpg

圖5 阻抗測試曲線

上圖所示,這是使用網絡分析儀的TDR軟件測試得到的結果,信號線的設計阻抗為85ohm,有上圖5紅色框曲線所示,測試阻抗都能滿足在85ohm +/-10以內的設計要求,可以認為其阻抗一致性比較好。不存在信號線阻抗突變的問題。如果阻抗沒有突變,一般在測試時出現這種非單調的情況,大多時候都是由于測試不在最終端所造成的(當然,最終端的die達不到,那么至少要求stub最短)。

項目使用的以太網 PHY封裝如下圖6所示:

2d979158-64f3-11ed-8abf-dac502259ad0.jpg

圖6 芯片封裝

這種封裝,很多時候其芯片內部走線比較長,那么在測試的時候,其探測點在芯片的引腳上,那么內部的走線就是一段stub,顯然,這一段stub很長,由于stub的作用,很可能最終導致其測試時信號波形出現非單調。進而影響眼圖、jitter等信號完整性的表現。

解決方案:分析了相關的原因后,懷疑就是在測試時芯片內部的走線形成了stub,那么在測試把芯片去掉,在PCIE信號兩個引腳上分別焊接上50ohm的端接電阻,類似PCIE CEM的測試一樣,探頭連接在電阻端進行測試,這樣就不會存在stub,如果信號波形是好的,都能滿足眼圖、jitter等性能指標,那么懷疑是芯片內部的走線引起的stub導致的反射,這就是成立的,這樣的情況可以認為PCIe的互連通道的信號完整性能滿足產品和規范的要求。

芯片去掉之后,端接上電阻,得到眼圖和jitter分析結果如下圖7所示:

2da94cd6-64f3-11ed-8abf-dac502259ad0.jpg

2dcf8ed2-64f3-11ed-8abf-dac502259ad0.jpg

圖7 改變后測試眼圖和jitter

下圖8是端接后展開的波形,在上升和下降沿處都沒有觀察到非單調性。

2e045ce8-64f3-11ed-8abf-dac502259ad0.jpg

圖8 改變后測試波形圖

綜上所述,此處PCIe Gen1測試信號完整性fail的問題是由于測試點不在最終端測試所造成的結果,可以推斷此PCIe互連通道的信號完整性沒有問題。

如果其它的測試遇到這樣的情況也是一樣,特別是一些項目的芯片很大,像FPGA那樣的,如果需要測試的信號線其能探測的測試點離最終端(Die)比較遠,在測試的時候又出現了問題,這個時候就需要考慮是否是由于測試點不在最終端(或最靠近最終端)造成的。

審核編輯:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    463

    文章

    54016

    瀏覽量

    466292
  • pcb
    pcb
    +關注

    關注

    4406

    文章

    23882

    瀏覽量

    424425

原文標題:[案例]PCIE jitter測試問題分析以及解決方案

文章出處:【微信號:SI_PI_EMC,微信公眾號:信號完整性】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    IDT信號完整性產品:解決高速信號傳輸難題

    特性的影響,到達終端接收器時可能會惡化不可接受的水平。Integrated Device Technology(IDT)的信號完整性產品(SIP)系列,包括中繼器(Repeaters
    的頭像 發表于 03-04 17:10 ?434次閱讀

    PK6350無源探頭在高速數字總線信號完整性測試中的應用案例

    一、應用背景 在現代電子設備架構中,PCIe、USB 3.0等高速數字總線是實現數據高速傳輸的核心載體,其信號完整性測試已成為保障設備性能穩定性與運行可靠的關鍵環節。隨著數據傳輸速率
    的頭像 發表于 01-07 13:41 ?203次閱讀
    PK6350無源探頭在高速數字總線<b class='flag-5'>信號</b><b class='flag-5'>完整性</b><b class='flag-5'>測試</b>中的應用案例

    普源示波器DS1102如何精準應對5G信號完整性測試

    隨著5G通信技術的全面普及,信號完整性測試成為保障網絡性能的核心環節。面對5G信號高頻、寬帶、復雜調制的挑戰,普源示波器DS1102憑借其高性能參數與智能化功能,為工程師提供了精準可靠
    的頭像 發表于 10-18 09:55 ?1992次閱讀
    普源示波器DS1102如何精準應對5G<b class='flag-5'>信號</b><b class='flag-5'>完整性</b><b class='flag-5'>測試</b>

    什么是信號完整性

    電子發燒友網站提供《什么是信號完整性?.pdf》資料免費下載
    發表于 07-09 15:10 ?1次下載

    普源DHO924示波器在信號完整性測試中的表現

    信號完整性測試是現代電子工程中的核心環節,涉及對信號傳輸過程中的失真、噪聲、時序偏差等問題的精確分析與評估。普源DHO924示波器作為一款高性能、多功能數字示波器,憑借其卓越的技術參數
    的頭像 發表于 06-24 12:10 ?777次閱讀
    普源DHO924示波器在<b class='flag-5'>信號</b><b class='flag-5'>完整性</b><b class='flag-5'>測試</b>中的表現

    普源DHO5058示波器在信號完整性測試中的表現

    信號完整性測試是電子工程領域中確保電路系統可靠的關鍵環節,尤其在高速數字信號傳輸、電源系統設計和復雜電子設備調試中,對
    的頭像 發表于 06-23 14:16 ?651次閱讀
    普源DHO5058示波器在<b class='flag-5'>信號</b><b class='flag-5'>完整性</b><b class='flag-5'>測試</b>中的表現

    季豐電子自建引腳完整性測試能力

    季豐可靠測試項目拓展AEC-Q100車規芯片驗證C6:LI - Lead Integrity 引腳完整性Q100要求。
    的頭像 發表于 06-23 09:22 ?1006次閱讀
    季豐電子自建引腳<b class='flag-5'>完整性</b><b class='flag-5'>測試</b>能力

    普源示波器MSO5072信號完整性測試

    在現代電子設計與調試中,信號完整性測試是確保系統穩定運行的關鍵環節。隨著信號頻率的提升和電路復雜度的增加,對測試設備的性能要求也愈發嚴苛。普
    的頭像 發表于 06-07 15:27 ?936次閱讀
    普源示波器MSO5072<b class='flag-5'>信號</b><b class='flag-5'>完整性</b><b class='flag-5'>測試</b>

    電源完整性基礎知識

    )。從源端穩壓模塊(VRM)經過路徑(單層直達或過孔轉換的幾個層面),到達終端最終流向使用芯片或經過線纜使用設備。電源路徑與信號路徑是有
    發表于 05-13 14:41

    泰克示波器MDO34在信號完整性測試中的應用與實踐

    在現代電子系統中,信號完整性(Signal Integrity, SI)是確保數據傳輸可靠和系統穩定性的核心要素。隨著通信速率的提升和信號復雜度的增加,傳統示波器已難以滿足高精度
    的頭像 發表于 05-12 15:30 ?896次閱讀
    泰克示波器MDO34在<b class='flag-5'>信號</b><b class='flag-5'>完整性</b><b class='flag-5'>測試</b>中的應用與實踐

    信號完整性測試基礎知識

    ,高速系統的信號完整性直接關系到數據傳輸的可靠和系統的整體性能。因此,深入理解信號完整性的基本原理和
    的頭像 發表于 04-24 16:42 ?4181次閱讀
    <b class='flag-5'>信號</b><b class='flag-5'>完整性</b><b class='flag-5'>測試</b>基礎知識

    使用羅德與施瓦茨RTE1104示波器進行電源完整性測試

    電源完整性(Power Integrity, PI)測試在現代電子系統設計中至關重要。隨著電子設備對電源質量的要求越來越高,電源噪聲和瞬態變化對系統性能的影響愈發顯著。本文將詳細介紹如何使用羅德與施
    的頭像 發表于 04-23 16:51 ?963次閱讀
    使用羅德與施瓦茨RTE1104示波器進行電源<b class='flag-5'>完整性</b><b class='flag-5'>測試</b>

    泰克AWG70000信號發生器在信號完整性測試中的應用與優勢

    信號完整性測試是電子系統設計與驗證的關鍵環節,尤其在高速通信、雷達系統、國防電子等領域,對信號發生器的性能要求日益嚴苛。泰克AWG70000系列任意波形發生器憑借其卓越的采樣率、動態范
    的頭像 發表于 04-16 15:51 ?661次閱讀
    泰克AWG70000<b class='flag-5'>信號</b>發生器在<b class='flag-5'>信號</b><b class='flag-5'>完整性</b><b class='flag-5'>測試</b>中的應用與優勢

    普源DHO3000系列示波器電源完整性測試

    在電子電路設計日益復雜和高速的今天,電源完整性(Power Integrity, PI)已成為電子系統可靠的重要評估指標。電源完整性測試旨在確保電源在面對各種負載與外部干擾時能夠穩定
    的頭像 發表于 04-15 14:45 ?799次閱讀
    普源DHO3000系列示波器電源<b class='flag-5'>完整性</b><b class='flag-5'>測試</b>

    技術資訊 | 信號完整性測試基礎知識

    本文重點信號完整性測試需要從測試電路板和原型獲取實驗數據并加以分析。在理想的工作流程中,還會仿真信號完整
    的頭像 發表于 04-11 17:21 ?2342次閱讀
    技術資訊 | <b class='flag-5'>信號</b><b class='flag-5'>完整性</b><b class='flag-5'>測試</b>基礎知識