国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Verilog如何做到心中有電路?

倩倩 ? 來源:IP與SoC設(shè)計(jì) ? 作者:IP與SoC設(shè)計(jì) ? 2022-08-31 14:27 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

老師說沒電路就不要寫代碼,但我寫個(gè)乘法器在綜合前都想不出它電路啥樣,全加器還行,寫Verilog如何做到心中有電路?

首先,你們老師說的是正確的,但可能是說的不夠詳細(xì),或者你表達(dá)的不全。

準(zhǔn)確的說,在寫Verilog前,要做到心中有數(shù)字電路。

數(shù)字電路設(shè)計(jì)主要就是,選擇器、全加器、比較器,乘法器,幾個(gè)常用邏輯門,再加個(gè)D觸發(fā)器,電路基本都能實(shí)現(xiàn)了。這些器作為基本單元,對于工程設(shè)計(jì)來說,并不需要過多的關(guān)注它更底層的門或晶體管的樣子。

我在學(xué)生時(shí)代剛開始學(xué)數(shù)字電路設(shè)計(jì)的時(shí)候,很長一段時(shí)間都是眼里只有代碼和功能時(shí)序,沒有一個(gè)良好的正向設(shè)計(jì)思路。比如,知道要實(shí)現(xiàn)的功能,二話不說開始新建.v寫代碼,邊寫邊想,這樣導(dǎo)致的結(jié)果,準(zhǔn)確的來說時(shí)序都是調(diào)出來的,而不是設(shè)計(jì)出來的。

寫的代碼幾乎全使用


		

always @(posedge clk or negedge rst_n)

從不考慮消耗的資源和面積,學(xué)生階段的項(xiàng)目用FPGA也很難把芯片資源用爆,全用的寄存器肯定不會出現(xiàn)時(shí)序不滿足的情況。

而實(shí)際上做設(shè)計(jì)最應(yīng)該關(guān)注的是PPA(Performance, Power, Area),寄存器多面積必然大,處理必然延時(shí)大,功耗怎么小。寄存器打拍是因?yàn)榻M合邏輯路徑過長,才往中間插一拍,而不是隨便打。

在寫Verilog前,不光要心中有電路,還要有關(guān)鍵時(shí)序圖,有一個(gè)硬件的詳細(xì)設(shè)計(jì)方案。而且不光在心里,還得寫下來,畫下來,整理成文檔。在動手寫代碼前,心中就有了譜,清楚的知道,我這個(gè)設(shè)計(jì)能成。

而一個(gè)正確的正向設(shè)計(jì)流程應(yīng)該是,首先確定設(shè)計(jì)模塊的功能需求,劃分整體的硬件結(jié)構(gòu),可以大致分為幾個(gè)部分。每一個(gè)部分實(shí)現(xiàn)一個(gè)獨(dú)立的功能,不同部分之間接口交互確定。

設(shè)計(jì)分為數(shù)據(jù)通路和控制通路。

數(shù)據(jù)通路決定了整體數(shù)據(jù)流的走向,整個(gè)模塊計(jì)算分為哪幾部分,哪些是可以排成流水線,中間的數(shù)據(jù)流是否需要斷掉,用RAM存還是RegFile存儲。數(shù)據(jù)通路中數(shù)乘法器單元的面積最大,一般都是采用的是分時(shí)復(fù)用的方式。整個(gè)數(shù)據(jù)通路的計(jì)算流整理出來后,基本上乘法的最大個(gè)數(shù)也統(tǒng)計(jì)出來,然后控制計(jì)算模塊在不同的時(shí)間復(fù)用。乘法器的數(shù)量和復(fù)用程度決定了一個(gè)設(shè)計(jì)是否更優(yōu),好的設(shè)計(jì)是整個(gè)數(shù)據(jù)通路中乘法器幾乎空閑不下來。

到了單個(gè)計(jì)算模塊,每個(gè)模塊都能畫出一個(gè)簡單的計(jì)算電路圖,

d815a95a-28e2-11ed-ba43-dac502259ad0.png

上面這個(gè)圖的意思是,a * b或c * d的結(jié)果進(jìn)行累加,最后飽和截位進(jìn)行輸出。

畫出了電路圖,就可以大體估算出,整個(gè)設(shè)計(jì)需要的寄存器的數(shù)量,乘法器的數(shù)據(jù)。乘法器和寄存器的量級估算基本上就可以確定整個(gè)設(shè)計(jì)的面積單位量級。

控制通路就是玩時(shí)序設(shè)計(jì),畫出時(shí)序圖,具體的實(shí)現(xiàn)就是各種大大小小的計(jì)數(shù)器、enable、start、end、valid、flag信號。系統(tǒng)整體的調(diào)度,就記住一句話,狀態(tài)機(jī)大法好。當(dāng)然雖然說狀態(tài)機(jī)可以實(shí)現(xiàn)一切時(shí)序電路,但并不是所以時(shí)序功能都適合用狀態(tài)機(jī)。比如,整個(gè)設(shè)計(jì)的處理都是連續(xù)流水處理,那么對于狀態(tài)機(jī)的來說就是一個(gè)狀態(tài),不需要用狀態(tài)機(jī)了。

控制通路的設(shè)計(jì)就不是畫電路圖了,而是畫時(shí)序圖,狀態(tài)機(jī)的跳轉(zhuǎn),各種控制信號的時(shí)序交互,握手,ram的讀寫控制等等關(guān)鍵時(shí)序圖,都需要畫出來??刂仆飞系馁Y源占比很少,一個(gè)10bit的計(jì)數(shù)器就可以計(jì)到1023,一個(gè)數(shù)據(jù)打拍就32bit,各種flag就1bit,更不值一提。所以設(shè)計(jì)中評估資源和優(yōu)化主要關(guān)注的數(shù)據(jù)通路。

數(shù)據(jù)通路和控制通路整理完成后,整個(gè)設(shè)計(jì)的處理時(shí)間和占用資源基本上就可以估算出來。上面的工作都完成后,然后就是照圖施工,你會發(fā)現(xiàn),寫代碼就完全是個(gè)體力活的事情。只要你方案設(shè)計(jì)的好,圖畫的好,文檔寫的清晰,隨便找?guī)讉€(gè)會寫Verilog的代碼都能寫出來(夸張的表述)。

回到我們說的Verilog HDL的HDL的全稱是Hardware Description language,是硬件描述語言,不是design,是在描述之前,你就得想好要描述的東西。做設(shè)計(jì)的時(shí)候按照這樣的思路和套路去想,去做。

再來說說做設(shè)計(jì)時(shí)的描述方式,一些更底層的描述方式,比如

&sel[1:0] 等效于 sel[1:0] == 2'b11

~(|sel[1:0])等效于 sel[1:0] == 2'b0

~a[3:0] + 1'b1 等效于 -a[3:0]

c[4:0] = {a[3], a[3:0]} + {b[3], b[3:0]}等效于c[4:0] = $signed(a[3:0]+b[3:0]

變量乘以一個(gè)常數(shù)用移位加


		

assign data_out[5:0] = ({6{data_vld0}} & data0[5:0]) | ({6{data_vld1}} & data1[5:0]) | ({6{data_vld2}} & data2[5:0]) | ({6{data_vld3}} & data3[5:0]);

這是一個(gè)4選1的數(shù)據(jù)選擇器,并且要求四個(gè)vld不能同時(shí)為1。

實(shí)際上,拋開代碼的可讀性,很多代碼的寫法,并不需要多此一舉用更底層的描述方法,高級的描述只要語法和工具支持,就可以直接使用,更底層的描述,我們以為會用更少邏輯,但是工具可能也會優(yōu)化的更好,比如,變量乘以常數(shù),a * 2‘d3,工具會幫你優(yōu)化成 a << 2’d1 + a。甚至可能還優(yōu)化得更好,所以還不如直接用乘法器,*號。

當(dāng)然也不能過分依賴工具,能復(fù)用的邏輯盡量復(fù)用,先選后比,先選后加,先選后乘。畢竟自己寫出來的邏輯是確定的,而交給工具并不一定會按你想的方向去優(yōu)化綜合。而做一個(gè)設(shè)計(jì)在確保代碼功能實(shí)現(xiàn)的前提下,還需要考慮的是代碼可調(diào)試性和可維護(hù)性。

最后再扯一段我用過好幾次的話

學(xué)習(xí)Verilog的五個(gè)階段

00:心中無電路,代碼無電路

01:心中有電路,代碼無電路

10:心中有電路,代碼有電路

11:心中無電路,代碼有電路

00:心中無電路,代碼無電路

達(dá)到10就可以了,這時(shí)候你就是高手了,再往后就開始玩玄學(xué)了。

歡迎糾正,歡迎補(bǔ)充。

審核編輯 :李倩


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6079

    瀏覽量

    178455
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5609

    瀏覽量

    130031
  • Verilog
    +關(guān)注

    關(guān)注

    30

    文章

    1374

    瀏覽量

    114543

原文標(biāo)題:寫Verilog如何做到心中有電路?

文章出處:【微信號:IP與SoC設(shè)計(jì),微信公眾號:IP與SoC設(shè)計(jì)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    Verilog HDL語法學(xué)習(xí)筆記

    Verilog HDL 語 言 最 初 是 作為 Gateway Design Automation 公 司 ( Gateway DesignAutomation 公司后來被著名的 Cadence Design Systems 公司收購)模擬器產(chǎn)品開發(fā)的硬件建模語言。
    的頭像 發(fā)表于 03-04 15:04 ?5358次閱讀
    <b class='flag-5'>Verilog</b> HDL語法學(xué)習(xí)筆記

    FPGA 入門必看:Verilog 與 VHDL 編程基礎(chǔ)解析!

    很多開發(fā)者第一次接觸FPGA,都會有同樣的疑問:FPGA是硬件,不是軟件,怎么寫程序?答案就是用硬件描述語言(HDL),最常用的就是Verilog和VHDL。今天,我們就帶你入門,搞清楚FPGA編程
    的頭像 發(fā)表于 01-19 09:05 ?486次閱讀
    FPGA 入門必看:<b class='flag-5'>Verilog</b> 與 VHDL 編程基礎(chǔ)解析!

    國產(chǎn)最強(qiáng)機(jī)器人大腦是如何做到

    這種拼湊的架構(gòu),導(dǎo)致指令需要跨越多個(gè)硬件和軟件層,造成高達(dá)數(shù)十甚至數(shù)百毫秒的延遲。
    的頭像 發(fā)表于 01-13 10:23 ?604次閱讀

    請問verilog文件開頭部分的@00080000是什么意思?

    請問verilog文件開頭部分的@00080000是什么意思??
    發(fā)表于 11-06 08:10

    使用NucleiStudio生成tb仿真需要的.verilog文件

    打開仿真頂層文件tb_top.v,存放在ITCM模塊里面的指令是通過readmemh函數(shù)讀入.verilog文件實(shí)現(xiàn)的: 下面通過對NucleiStudio IDE進(jìn)行設(shè)置,實(shí)現(xiàn)將c
    發(fā)表于 11-05 07:07

    請問IR900路由器如何做端口映射?

    IR900 路由器如何做端口映射?
    發(fā)表于 08-06 08:29

    PCIe協(xié)議分析儀在數(shù)據(jù)中心中有何作用?

    PCIe協(xié)議分析儀在數(shù)據(jù)中心中扮演著至關(guān)重要的角色,它通過深度解析PCIe總線的物理層、鏈路層、事務(wù)層及應(yīng)用層協(xié)議,幫助運(yùn)維人員、硬件工程師和系統(tǒng)架構(gòu)師優(yōu)化性能、診斷故障、驗(yàn)證設(shè)計(jì)合規(guī)性,并提
    發(fā)表于 07-29 15:02

    無感考勤如何做到“無懈可擊”?

    無感考勤的核心價(jià)值,在于用技術(shù)賦能管理。四維慧眼通過精準(zhǔn)識別、本地化部署與開放生態(tài),為系統(tǒng)集成商和工程商提供高適配、易落地的解決方案,幫助企業(yè)實(shí)現(xiàn)效率與體驗(yàn)的雙重升級。
    的頭像 發(fā)表于 07-17 18:03 ?625次閱讀

    大型數(shù)據(jù)中心中的差分晶體振蕩器應(yīng)用與頻率匹配方案解析

    介紹差分晶體振蕩器在數(shù)據(jù)中心中在交換芯片、AI服務(wù)器、存儲控制器等場景下的頻率匹配和接口設(shè)計(jì)方案。
    的頭像 發(fā)表于 07-16 08:00 ?1663次閱讀
    大型數(shù)據(jù)中<b class='flag-5'>心中</b>的差分晶體振蕩器應(yīng)用與頻率匹配方案解析

    這款微型MEMS IMU如何做到戰(zhàn)術(shù)級測量?

    在無人機(jī)、機(jī)器人、無人車輛等智能設(shè)備快速發(fā)展的今天,高精度姿態(tài)測量和穩(wěn)定控制成為核心需求。然而,傳統(tǒng)慣性測量單元(IMU)往往面臨體積大、重量重、環(huán)境適應(yīng)性差等痛點(diǎn)。ERICCO的ER-MIMU-103微型MEMS IMU以創(chuàng)新的設(shè)計(jì)和卓越的性能,為行業(yè)帶來全新解決方案。它是如何實(shí)現(xiàn)性能突破的?今天讓我們解析它的關(guān)鍵技術(shù)。 1.輕巧如羽,性能如磐 -尺寸僅有47×44×14mm,重量≤150g,輕松嵌入空間嚴(yán)苛的無人機(jī)、機(jī)械臂等設(shè)備,告別臃腫。 ?? -內(nèi)置高性能
    的頭像 發(fā)表于 06-27 16:10 ?636次閱讀

    verilog模塊的調(diào)用、任務(wù)和函數(shù)

    在做模塊劃分時(shí),通常會出現(xiàn)這種情形,某個(gè)大的模塊中包含了一個(gè)或多個(gè)功能子模塊,verilog是通過模塊調(diào)用或稱為模塊實(shí)例化的方式來實(shí)現(xiàn)這些子模塊與高層模塊的連接的.
    的頭像 發(fā)表于 05-03 10:29 ?1580次閱讀
    <b class='flag-5'>verilog</b>模塊的調(diào)用、任務(wù)和函數(shù)

    如何使用window程序?qū)刂茀?shù)進(jìn)行調(diào)整?

    目前我已經(jīng)把程序刷寫到控制器中,我想在不給對方控制程序代碼的基礎(chǔ)上,讓對方可以實(shí)現(xiàn)對參數(shù)進(jìn)行調(diào)整。請問如何做到
    發(fā)表于 04-23 07:51

    請問LT系列穩(wěn)壓器和LM系列穩(wěn)壓器的區(qū)別是什么?

    常見的線性穩(wěn)壓器LT系列和LM系列,為什么LT系列支持并聯(lián)輸出而LM系列不支持并聯(lián)輸出,從內(nèi)部電路原理分析主三極管、參考電壓電路、負(fù)載之間的關(guān)系? 并且針對輸出并聯(lián)如何做到輸出均流?
    發(fā)表于 04-17 07:20

    FPGA Verilog HDL語法之編譯預(yù)處理

    Verilog HDL語言和C語言一樣也提供了編譯預(yù)處理的功能。“編譯預(yù)處理”是Verilog HDL編譯系統(tǒng)的一個(gè)組成部分。Verilog HDL語言允許在程序中使用幾種特殊的命令(它們不是一般
    的頭像 發(fā)表于 03-27 13:30 ?1457次閱讀
    FPGA <b class='flag-5'>Verilog</b> HDL語法之編譯預(yù)處理

    一文詳解Verilog HDL

    Verilog HDL(Hardware Description Language)是一種硬件描述語言,用于從算法級、門級到開關(guān)級的多種抽象設(shè)計(jì)層次的數(shù)字系統(tǒng)建?!,F(xiàn)實(shí)生活中多用于專用集成電路
    的頭像 發(fā)表于 03-17 15:17 ?4320次閱讀
    一文詳解<b class='flag-5'>Verilog</b> HDL