電子發燒友網報道(文/吳子鵬)內核出貨量完成100億顆目標之后,RISC-V當前的聲勢更加空前,崛起的勢頭已經不可阻擋。與此同時,基于RISC-V內核實現的芯片,以及通過創新設計實現RISC-V+傳統芯片的案例越來越多,比如基于RISC-V實現高可靠性CPU,或者通過FPGA+RISC-V 實現一種創新設計。
我們都知道,安路科技發布的FPSoC新品便是上述舉例中的后者。5月27日,國內領先的FPGA芯片供應商安路科技在官方微信中表示,精心打造的SF1系列FPSoC器件現已全面推出,集成邏輯單元、存儲單元、視頻處理單元、RISC-V CPU硬核等資源,助力實現視頻圖像接口轉換和工業控制交互。
在這篇新品推文中,亮點除了安路科技成功推出FPSoC之外,RISC-V CPU的出現也極為引人關注。安路科技為什么要推出FPSoC?為什么會選擇RISC-V ?它起到了怎樣的作用?帶著這些問題,電子發燒友網記者采訪了安路科技SoC系統架構師楊益。
自賽靈思被AMD公司收購之后,全球FPGA市場兩大“頭牌”相繼歸入領先的CPU公司麾下。楊益表示,“這代表了異構計算是未來的發展趨勢,也是FPGA行業未來重要發展方向。同時,FPGA作為一種重要的異構計算單元,在很早之前,被收購的賽靈思公司就推出了像Zynq這樣的FPGA+CPU的架構,安路科技自然也會關注到這樣的發展趨勢。”
根據安路科技后續披露的投資者關系活動記錄,SF1系列FPSoC器件已經實現量產,并且正在研發一款高效率FPSoC器件。
FPSoC的英文全稱是Field Programmable System On Chip,中文釋義為現場可編程系統級芯片,其核心組成便是CPU+FPGA,具備兩種類型芯片的相應功能。而安路科技在SF1系列FPSoC器件上選擇的是RISC-V CPU和FPGA搭配。
“安路科技關注RISC-V有很長的時間了。首先,作為一種自主可控的處理器架構,RISC-V近年來得到了國內上下游廠商廣泛的關注和支持,其整個生態成熟度已經可以滿足很多領域的需求;其次,RISC-V開放特性非常適合FPGA 嵌入式CPU軟核應用,解決了之前FPGA公司主推封閉架構CPU軟核跨平臺移植困難的問題,幫助客戶保護其設計資產。” 楊益在解釋安路科技為什么選擇RISC-V 架構時講到。
在FPGA上搭配嵌入式處理器軟核,這一概念最早出現在Altera公司(已經被英特爾收購)提出來的SOPC技術中,其突出的優點是靈活性更高,對于CPU性能和外設功能,用戶可以按照自己的需求進行設定。楊益指出,“安路科技RISC-V 架構軟核推出后已經得到了很多客戶成功應用。新推出集成CPU硬核產品也選擇RISC-V 體系,可以和RISC-V軟核共享開發生態,讓客戶應用更加靈活方便。”
確實,對于SF1系列FPSoC器件,以及其他類型的SoC FPGA產品而言,是將CPU硬核和FPGA以異構集成的方式放置在一起,是純硬件實現的,不會消耗FPGA的邏輯資源,在系統性能方面能夠有更大的發揮空間。
對于RISC-V CPU+FPGA這種搭配如何取得1+1>2的效果,楊益在采訪過程中提到了三點:
RISC-V的指令集優勢
RISC-V是個精簡指令集處理器,功耗比較低,SF1的低功耗性能使得它在功耗敏感領域得到較多應用。
RISC-V CPU的豐富資源
RISC-V CPU硬核支持RV32IMAC指令集,支持指令數據Cache,同時也集成了SPI、UART、I2C等數據接口,內置大容量PSRAM可以很大擴展應用領域;支持FreeRTOS,RTthread,UCOSII等操作系統;SF1系列FPSoC在片上集成Flash和PSRAM模塊,同時提供RISC-V的Local Memory或Cache可配置方案,提供了的靈活的軟件運行方案。
FPGA對RISC-V的補充
FPGA的硬件可編程特性,可以作為可定制加速單元、高性能接口、實時處理模塊等多種應用模式,通過內部總線連接,作為RISC-V的補充形成完整單芯片方案。
除此之外,楊益強調,SF1系列還集成DSI(x2)和DSC硬核,提供了強大的圖像和視頻接口能力。在此基礎上,客戶可以利用FPGA邏輯資源進行個性化拓展,非常適同于人機交互、圖像視頻接口等領域。
當然,作為一種處于高速發展過程中的后發架構,開發者往往會擔憂RISC-V的軟件生態問題,映射到產品上就是產品的易用性問題。楊益對此回應稱。“我們看到在MCU/MPU領域,RISC-V的生態發展很快,國內已經有多家廠商對RISC-V 產品都提供了完善的開發生態,其中很多都開源或者基于開源項目。安路科技通過自研和第三方合作,推出了功能完善的基于RISC-V的SDK及IDE環境,我們同時提供了重點行業應用的參考方案。”
在完成核心出貨100億顆目標之后,RISC-V International首席執行官 Calista Redmond 表示,RISC-V CPU核心數有望在2025年達到800億顆。短短四年時間,從100億到800億,這是一種爆炸式的增長。無疑,安路科技也已經參與到這一發展洪流之中。“安路科技對RISC-V有長期的關注,并一直看好RISC-V在中國市場的發展前景。目前,安路科技已經成為RISC-V組織的戰略會員,在后續產品規劃會繼續發力RISC-V優勢市場并積極參與國內RISC-V生態的發展建設。” 楊益說到。
我們都知道,安路科技發布的FPSoC新品便是上述舉例中的后者。5月27日,國內領先的FPGA芯片供應商安路科技在官方微信中表示,精心打造的SF1系列FPSoC器件現已全面推出,集成邏輯單元、存儲單元、視頻處理單元、RISC-V CPU硬核等資源,助力實現視頻圖像接口轉換和工業控制交互。
在這篇新品推文中,亮點除了安路科技成功推出FPSoC之外,RISC-V CPU的出現也極為引人關注。安路科技為什么要推出FPSoC?為什么會選擇RISC-V ?它起到了怎樣的作用?帶著這些問題,電子發燒友網記者采訪了安路科技SoC系統架構師楊益。
自賽靈思被AMD公司收購之后,全球FPGA市場兩大“頭牌”相繼歸入領先的CPU公司麾下。楊益表示,“這代表了異構計算是未來的發展趨勢,也是FPGA行業未來重要發展方向。同時,FPGA作為一種重要的異構計算單元,在很早之前,被收購的賽靈思公司就推出了像Zynq這樣的FPGA+CPU的架構,安路科技自然也會關注到這樣的發展趨勢。”
根據安路科技后續披露的投資者關系活動記錄,SF1系列FPSoC器件已經實現量產,并且正在研發一款高效率FPSoC器件。
FPSoC的英文全稱是Field Programmable System On Chip,中文釋義為現場可編程系統級芯片,其核心組成便是CPU+FPGA,具備兩種類型芯片的相應功能。而安路科技在SF1系列FPSoC器件上選擇的是RISC-V CPU和FPGA搭配。
“安路科技關注RISC-V有很長的時間了。首先,作為一種自主可控的處理器架構,RISC-V近年來得到了國內上下游廠商廣泛的關注和支持,其整個生態成熟度已經可以滿足很多領域的需求;其次,RISC-V開放特性非常適合FPGA 嵌入式CPU軟核應用,解決了之前FPGA公司主推封閉架構CPU軟核跨平臺移植困難的問題,幫助客戶保護其設計資產。” 楊益在解釋安路科技為什么選擇RISC-V 架構時講到。
在FPGA上搭配嵌入式處理器軟核,這一概念最早出現在Altera公司(已經被英特爾收購)提出來的SOPC技術中,其突出的優點是靈活性更高,對于CPU性能和外設功能,用戶可以按照自己的需求進行設定。楊益指出,“安路科技RISC-V 架構軟核推出后已經得到了很多客戶成功應用。新推出集成CPU硬核產品也選擇RISC-V 體系,可以和RISC-V軟核共享開發生態,讓客戶應用更加靈活方便。”
確實,對于SF1系列FPSoC器件,以及其他類型的SoC FPGA產品而言,是將CPU硬核和FPGA以異構集成的方式放置在一起,是純硬件實現的,不會消耗FPGA的邏輯資源,在系統性能方面能夠有更大的發揮空間。
對于RISC-V CPU+FPGA這種搭配如何取得1+1>2的效果,楊益在采訪過程中提到了三點:
RISC-V的指令集優勢
RISC-V是個精簡指令集處理器,功耗比較低,SF1的低功耗性能使得它在功耗敏感領域得到較多應用。
RISC-V CPU的豐富資源
RISC-V CPU硬核支持RV32IMAC指令集,支持指令數據Cache,同時也集成了SPI、UART、I2C等數據接口,內置大容量PSRAM可以很大擴展應用領域;支持FreeRTOS,RTthread,UCOSII等操作系統;SF1系列FPSoC在片上集成Flash和PSRAM模塊,同時提供RISC-V的Local Memory或Cache可配置方案,提供了的靈活的軟件運行方案。
FPGA對RISC-V的補充
FPGA的硬件可編程特性,可以作為可定制加速單元、高性能接口、實時處理模塊等多種應用模式,通過內部總線連接,作為RISC-V的補充形成完整單芯片方案。
除此之外,楊益強調,SF1系列還集成DSI(x2)和DSC硬核,提供了強大的圖像和視頻接口能力。在此基礎上,客戶可以利用FPGA邏輯資源進行個性化拓展,非常適同于人機交互、圖像視頻接口等領域。
當然,作為一種處于高速發展過程中的后發架構,開發者往往會擔憂RISC-V的軟件生態問題,映射到產品上就是產品的易用性問題。楊益對此回應稱。“我們看到在MCU/MPU領域,RISC-V的生態發展很快,國內已經有多家廠商對RISC-V 產品都提供了完善的開發生態,其中很多都開源或者基于開源項目。安路科技通過自研和第三方合作,推出了功能完善的基于RISC-V的SDK及IDE環境,我們同時提供了重點行業應用的參考方案。”
在完成核心出貨100億顆目標之后,RISC-V International首席執行官 Calista Redmond 表示,RISC-V CPU核心數有望在2025年達到800億顆。短短四年時間,從100億到800億,這是一種爆炸式的增長。無疑,安路科技也已經參與到這一發展洪流之中。“安路科技對RISC-V有長期的關注,并一直看好RISC-V在中國市場的發展前景。目前,安路科技已經成為RISC-V組織的戰略會員,在后續產品規劃會繼續發力RISC-V優勢市場并積極參與國內RISC-V生態的發展建設。” 楊益說到。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
FPGA
+關注
關注
1660文章
22412瀏覽量
636379 -
RISC-V
+關注
關注
48文章
2886瀏覽量
53030
發布評論請先 登錄
相關推薦
熱點推薦
Ubuntu 23.10 -> 錯誤:重新定位溢出怎么解決?
使用此文檔:RISC-V/星五 VisionFive 2 - Ubuntu Wiki
我能夠運行 Ubuntu 23.10 安裝程序并安裝 Ubuntu。安裝程序的 Grub 出現,我能夠運行安裝
發表于 02-10 08:21
【RA-Eco-RA2E1-V1.0開發板試用】Hello World
硬件:RA-Eco-RA2E1-48PIN-V1.0開發板、USB to TTL 串口設備、連接線、跳線帽
軟件:FSP_v6_3_0_e2s_v
發表于 02-04 20:34
1+1>2”的融合哲學,組合導航如何進行數據融合
? ? ? “1+1>2”的融合哲學,是組合導航區別于任何簡單傳感器拼接的根本所在。它并非簡單的GNSS與INS的拼接,而是一種信息層面的、動態的、智能化的數據融合,要達到這種融合,我們就必須要學習
怎么通過UART1對指紋識別模塊的控制
今天主要介紹一下我們團隊怎么通過UART1對指紋識別模塊的控制。由于E203 的UART通信資源有限(UART0、UART1、UART2),在mcu200t FPGA開發板上,uart
發表于 10-30 06:12
【CIE全國RISC-V創新應用大賽】+基于MUSE Pi Pro的3d激光里程計實現
::placeholders::_1));
cloud_sub_ = this->create_subscriptionsensor_msgs::msg::PointCloud2
發表于 10-24 17:02
RISC-V B擴展介紹及實現
B擴展簡介
RISCV B擴展指的是RISCV用于位運算加速的一個擴展指令集,目的是使用一條指令實現原本需要2-3條指令才能實現的位操作指令。具體包含內容如下:
B擴展就是RISC-V
發表于 10-21 13:01
基于米爾安路飛龍派FPGA FPSoC+移植SOEM實現EtherCAT主站控制功能
1、EtherCAT主站
安路今年推出一款的FPSoC DR190M,組合了硬核處理器系統和FPGA,通過高帶寬總線進行二者的互聯。多核 ARM/RISC-V 處理器系統與安路FPGA
發表于 07-11 19:49
高度集成,基于RISC-V AI CPU芯片K1的PsP封裝CoM產品發布
DDR接口信號,重排布信號電源ball。通過進一步優化硬件解決方案,可以協助解決客戶設計DDR模板的困難,縮短客戶產品開發周期,助力RISC-V生態建設。B1產品
FPGA與RISC-V淺談
全球半導體產業競爭格局正在經歷深刻變革,物聯網、邊緣計算等新興技術的蓬勃發展,讓RISC-V憑借其開源、精簡以及模塊化的靈活優勢,日益成為業界焦點,也為全球半導體產業注入新的活力與挑戰
發表于 04-11 13:53
?677次閱讀
k32l2b31寫入LPUART1->STAT |= (1<<25)會導致semihost_hardfault是為什么?
我想在 k32l2b31 上激活 LIN Break 檢測
必須在狀態寄存器中設置位 LKDE
i try LPUART1->STAT |= (1<&
發表于 04-08 06:36
國產開發板—米爾全志T113-i如何實現ARM+RISC-V+DSP協同計算?
操作系統
支持少量數據核間通訊(RPMsg)和大量核間數據(RPBuf)
OpenAMP系統原理
T113-i=2×ARM A7 + 1×C906(RISC-V) + 1×DS
發表于 03-21 16:50
芯來科技攜手芯芒科技發布RISC-V CPU系統仿真平臺
專業RISC-V處理器IP及解決方案公司芯來科技與杭州芯芒科技深入合作,共同研發推出芯來全系列RISC-V CPU系統仿真平臺。幫助下游SoC和產品開發團隊基于該仿真平臺快速構建從芯片核心架構、整
OrangePi RV2發布: 8核RISC-V AI CPU,“OpenHarmony5.0?X DeepSeek"引領智能未來
繼剛剛發布OrangePiRV之后,香橙派又為大家帶來了一款RISC-V開發板OrangePiRV2。OrangePiRV2是香橙派在RISC-V布局的一個標志性產品,采用KyX18核
FPGA+RISC-V ,如何實現1+1>2?
評論