国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

5nm 112Gbps最新一代SerDes IP時鐘設計詳解

路科驗證 ? 來源:路科驗證 ? 作者:路科驗證 ? 2022-07-27 15:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

各種終端應用對更快數據速率的持續需求促使開發了最新一代的 SerDes 硬件,目前的速率已達到 112Gbps。例如,數據中心架構中的網絡交換機開始利用這些新的 112Gbps 實施(51.2Tbps 和 512 個通道)提供 51T 的吞吐量。

112Gbps SerDes設計將根據應用情況在各種配置中被采用。下圖展示了長距離(LR)、中距離(MR)、極短距離(VSR)和超短距離(XSR)拓撲,其中112G信令路徑在每個拓撲中都突出顯示。

b37fab3e-0d64-11ed-ba43-dac502259ad0.png

這些配置的插入損耗、每比特功率和誤碼率(BER)要求變化很大——SerDes設計滿足所有這些使用情況的約束是相當大的。 然而,高速 SerDes IP 的設計還有另一個考慮因素——即需要在與這些標準相關的數據速率范圍內支持多種通信協議。換句話說,網絡架構師需要靈活地對交換機進行編程,以支持協議內的傳統數據速率,并支持最新一代的系統。下圖提供了通用高速 SerDes 支持的多種協議和數據速率的示例:

b3b85a92-0d64-11ed-ba43-dac502259ad0.png

因此,協議的每個通道都必須具有獨立的速率可編程性和單獨的速度設置。 在最近的 VLSI 技術和電路研討會上,來自 Cadence Design Systems 高速 SerDes 設計團隊的 Aida Varzaghani 對 Cadence 的 112Gbps 設計進行了詳盡的描述,該設計最近采用 5nm 技術節點制造。本文將僅重點介紹 Aida 演示的一部分,以說明集成到SerDes IP的獨特時鐘設計,以獲得最廣泛的適用性。Cadence的 112G SerDes 的一般架構如下圖所示:

b3dd2278-0d64-11ed-ba43-dac502259ad0.png

基本的宏設計是一組四通道的嵌入式全局時鐘生成生單元。(可以將其他通道添加到宏中。)下圖提供了一個獨特的協議數據速率(和信號調制)示例,可以為共享全局時鐘分布的各個通道進行編程。

b4038512-0d64-11ed-ba43-dac502259ad0.png

如下圖所示,全局 PLL 將三個(單端)時鐘分配給相鄰的 Tx/Rx 通道。圖中的表格說明了全局 PLL 內部壓控振蕩器 (VCO) 頻率的示例,以及輸出到通道的“全局分頻器”的時鐘。還顯示了通道 PLL 的 VCO 頻率和最終通道時鐘頻率。

b4200bd8-0d64-11ed-ba43-dac502259ad0.png

請注意,每個通道中都集成了一個 Tx PLL 和一個 Rx PLL。Tx 通道 PLL 合成目標頻率(以 1/4 的數據速率,如稍后所述)。專用 Rx PLL 用于從輸入的 SerDes 數據中恢復/跟蹤時鐘。通道 Tx/Rx PLL 的時鐘輸入電路如下圖所示:

b43495d0-0d64-11ed-ba43-dac502259ad0.png

來自全局 PLL 分頻器通道的三個輸入時鐘通過三個驅動器多路復用到通道 PLL,并具有可編程的三態使能。(一個緩沖器將時鐘發送到下一個通道。)每個驅動器都由一個獨特的LDO供電。這種配置降低了通道 PLL 時鐘輸入中電源噪聲引起的抖動。Tx 和 Rx PLL 是相同的,如下所示:

b458cc0c-0d64-11ed-ba43-dac502259ad0.png

每個 PLL 中的 Ring VCO 提供四個與基頻相移(正交)的時鐘,它定義了數據速率傳輸的單位間隔,如下圖所示:

b4860e1a-0d64-11ed-ba43-dac502259ad0.png

低數據速率是通過數字位填充實現的。Aida 還詳細介紹了連續校正占空比和最小化(正交)時鐘的到達偏差以減少輸出抖動的方法。 Rx 時鐘數據恢復功能由相位內插器支持,該內插器將 Rx 時鐘相位調整到反饋分頻器和輸入相位頻率檢測器。內插器中的各個相位邊沿是從振蕩器內的相移信號中提取的,如上所示。5nm 工藝節點中的 IP 測試裸片和用于表征電路的環回測試配置如下所示:

b4af95d2-0d64-11ed-ba43-dac502259ad0.png

下圖顯示了環回測試的 Rx 特性——特別是不同數據速率下的每比特功率和 BER。

b4c18d0a-0d64-11ed-ba43-dac502259ad0.png

總結最新一代高速 SerDes IP 的設計需要提供最大的靈活性,能夠支持不同的協議標準和廣泛的數據速率。每通道可編程性是網絡架構師的一個重要特性。 在最近的 VLSI 技術和電路研討會上,Cadence SerDes 團隊最近著重介紹了他們的 112G IP 宏方法,特別是獨特的全局和 Tx/Rx 通道時鐘架構,以支持這些不同的協議和數據速率要求。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 數據中心
    +關注

    關注

    18

    文章

    5651

    瀏覽量

    75017
  • SerDes
    +關注

    關注

    8

    文章

    234

    瀏覽量

    36841

原文標題:5nm 112Gbps 最新一代 SerDes IP 時鐘設計詳解

文章出處:【微信號:Rocker-IC,微信公眾號:路科驗證】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    探索LMV112:高速雙時鐘緩沖器的卓越性能與應用

    探索LMV112:高速雙時鐘緩沖器的卓越性能與應用 在電子設計領域,時鐘緩沖器是確保系統穩定運行的關鍵組件之。今天,我們將深入探討德州儀器(Texas Instruments)推出的
    的頭像 發表于 02-10 11:50 ?273次閱讀

    今日看點丨優必選獲得2.5億大單;象帝先新一代“伏羲”架構芯片完成流片驗證

    安孚科技投資后,新品迭代加速,新一代伏羲架構GPU將采用5nm工藝,算力達160TFLOPS(FP32),并集成12GB HBM2顯存。 ? 今年4月中旬,作為象帝先的股東——安孚科技在互動平臺上透露象帝先的最新進展時表示,象帝先研發的
    的頭像 發表于 09-04 09:11 ?2411次閱讀

    博世推出新一代支持CAN XL的控制器IP

    在汽車電氣化、智能化、互聯化浪潮奔涌向前的今天,高速、可靠的車載通信網絡如同車輛的“神經網絡”,其性能至關重要。作為車載通信技術的全球領導者,博世汽車電子事業部持續引領創新。我們榮幸地宣布,博世新一代
    的頭像 發表于 08-22 17:31 ?2264次閱讀
    博世推出<b class='flag-5'>新一代</b>支持CAN XL的控制器<b class='flag-5'>IP</b>

    智多晶SerDes 2.0 IP介紹

    為了滿足用戶對SerDes日益增漲和多樣化的要求。智多晶SerDes IP推出了2.0版本的升級,本次升級相比1.0版本主要帶來了以下的變化。
    的頭像 發表于 08-16 15:32 ?1416次閱讀
    智多晶<b class='flag-5'>SerDes</b> 2.0 <b class='flag-5'>IP</b>介紹

    Cadence推出LPDDR6/5X 14.4Gbps內存IP系統解決方案

    楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布業內首個 LPDDR6/5X 內存 IP 系統解決方案完成流片。該解決方案已經過優化,運行速率高達 14.4Gbps,比上
    的頭像 發表于 07-17 17:17 ?1255次閱讀
    Cadence推出LPDDR6/<b class='flag-5'>5</b>X 14.4<b class='flag-5'>Gbps</b>內存<b class='flag-5'>IP</b>系統解決方案

    新一代高效電機技術—PCB電機

    純分享帖,點擊下方附件免費獲取完整資料~~~ *附件:新一代高效電機技術—PCB電機.pdf 內容有幫助可以關注、點贊、評論支持下,謝謝! 【免責聲明】本文系網絡轉載,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請第
    發表于 07-17 14:35

    芯動科技獨家推出28nm/22nm LPDDR5/4 IP

    面對近來全球大廠陸續停產LPDDR4/4X以及DDR4內存顆粒所帶來的巨大供應短缺,芯動科技憑借行業首屈指的內存接口開發能力,服務客戶痛點,率先在全球多個主流28nm和22nm工藝節點上,系統布局
    的頭像 發表于 07-08 14:41 ?1387次閱讀

    智原推出最新SerDes IP持續布局聯電22納米IP解決方案

    最新SerDes IP符合高速傳輸需求,支持多種主流協議,并針對工業自動化、AIoT、5G調制解調器、光纖到戶(FTTH)與先進網通等應用進行優化。 智原自2013年以來即持續提供穩健且高效能的
    的頭像 發表于 06-25 15:22 ?707次閱讀

    智原科技推出最新SerDes IP持續布局聯電22納米IP解決方案

    最新SerDes IP符合高速傳輸需求,支持多種主流協議,并針對工業自動化、AIoT、5G調制解調器、光纖到戶(FTTH)與先進網通等應用進行優化。 智原自2013年以來即持續提供穩健且高效能的
    的頭像 發表于 06-24 16:41 ?1632次閱讀

    Cadence推出HBM4 12.8Gbps IP內存系統解決方案

    近日,Cadence(NASDAQ:CDNS)近日宣布推出業界速度最快的 HBM4 12.8Gbps 內存 IP 解決方案,以滿足新一代 AI 訓練和 HPC 硬件系統對 SoC 日益增長的內存帶寬
    的頭像 發表于 05-26 10:45 ?1517次閱讀

    【高云GW5AT-LV60 開發套件試用體驗】、硬件篇

    【高云GW5AT-LV60 開發套件試用體驗】、硬件篇 高云的Arora Ⅴ系列的GW5AT-LV60 FPGA ,是高云半導體晨熙家族第5
    發表于 05-19 09:51

    Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實現流片成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標準封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實現首次流片成功。這里程碑彰顯了我們持續提供高性能車規級 I
    的頭像 發表于 04-16 10:17 ?1076次閱讀
    Cadence UCIe <b class='flag-5'>IP</b>在Samsung Foundry的<b class='flag-5'>5nm</b>汽車工藝上實現流片成功

    TDR測試中曲線上飄現象解析

    隨著PCIe 6.0和即將到來的PCIe 7.0技術的高速發展,傳輸速率不斷突破極限,從112Gbps到224Gbps的應用逐漸成熟,未來甚至448Gbps的高速鏈路也將在實際場景中落地。
    的頭像 發表于 03-21 16:17 ?2756次閱讀
    TDR測試中曲線上飄現象解析

    聊聊高速PCB設計100Gbps信號的仿真

    今年開始其實我們已經圍繞100G的高速信號仿真寫了多篇文章啦,2025年高速先生第篇文章就是和這個相關:當DEEPSEEK被問到:如何優化112GBPS信號過孔阻抗?(陳雅給鏈接),文章里面也介紹
    發表于 03-17 14:03

    廣和通發布新一代5G模組及解決方案

    近日,在2025世界移動通信大會(MWC Barcelona 2025)期間,廣和通發布基于高通技術公司最新一代高通X85和X82 5G調制解調器及射頻系統的模組及解決方案,有助于行業客戶快速迭代到新一代的FWA解決方案,快速實
    的頭像 發表于 03-12 09:07 ?1492次閱讀