国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Zynq上的非對稱多核處理器

OpenFPGA ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2022-06-16 10:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

ZYNQ從放棄到入門(十二)- AMP — Zynq 上的非對稱多核處理器

之前介紹的所有文章我們都只使用了一個 ARM Cortex-A9 處理器內核(Core 0)。然而,PS 端包含兩個處理器內核,對于許多應用程序,我們希望同時使用兩個 Zynq 內核以獲得最佳性能。將兩個 Zynq 處理器內核用于不同的任務可以稱為非對稱多核處理 (AMP,Asymmetric Multiprocessing),并且可以涉及以下任意組合:

Core 0 和 Core 1 上運行不同操作系統

Core 0 上運行操作系統,Core 1 上運行裸機代碼(反之亦然)

兩個Core上的裸機代碼執行不同的程序

AMP介紹

有兩種多核處理方式:對稱和非對稱。在我們定義兩者之間的區別之前,我們首先必須定義什么是多核處理:“多核處理是在系統中使用多個處理器。這可以允許同時執行多條指令。但是,它不一定非要如此。” 對稱和非對稱多核處理之間的區別是

對稱多核處理通過將處理進程分布在多個微處理器內核上來同時運行多個軟件任務

非對稱多處理使用專門的處理器來運行特定的應用程序或在相同的處理器上運行專門的應用程序

在接下來的幾篇博客中,我們將介紹 Zynq SoC 上的 AMP。首先,我們研究兩個裸機應用程序,每個應用程序都運行在不同的core上。在 Zynq SoC 上運行 AMP 時,必須考慮 Zynq 處理器core混合了私有資源和共享資源。兩個處理器都有私有的 L1 指令和數據緩存、定時器看門狗以及共享的中斷控制器(共享和私有中斷)。然而,Zynq 上的中斷并不那么簡單,因為 PS 中的每個內核都能夠使用軟件中斷來中斷自己、另一個處理器或兩個處理器,這些中斷是通過中斷控制器來分發的。

Zynq SoC 還擁有大量共享資源,常見示例包括 I/O 外設、片上存儲器、中斷控制器分配器、L2 高速緩存和位于 DDR 存儲器內的系統存儲器。下圖顯示了其中一些資源。

cf39db9c-ed0c-11ec-ba43-dac502259ad0.png

我們將從 DDR 內存運行兩個處理器內核,因此我們必須非常小心地對每個處理器使用的地址區域進行分段。地址是通過每個應用程序的鏈接描述文件確定的。如果我們對此處理不當,在不同內核上運行的應用程序可能會干擾彼此的操作。

我們還必須修改 SDK 自動生成的文件以使系統啟動并運行。第一步將根據XAPP1079(http://www.xilinx.com/support/documentation/application_notes/xapp1079-amp-bare-metal-cortex-a9.pdf)修改第一階段引導加載程序,它將檢查裸機/裸機 AMP。

我最初打算創建一個非常簡單的系統,一旦它啟動并運行,我們就可以對其進行擴展。第一個應用程序將讓 Zynq SoC 的處理器 Core 0 通過 RS232 與用戶通信,而 Core 1 在驅動連接到 ZYNQ IO 的 LEDS 。這兩個應用程序無需交互即可同時運行。

啟動和運行AMP

雖然啟動和運行 AMP 需要幾個步驟,但它實際上是非常簡單直接的過程,當然沒什么好害怕的。

讓 AMP 在 Zynq SoC 上運行的關鍵方面是引導加載程序,它在將第一個可執行文件加載到內存后查找第二個可執行文件。為了簡單化,我將使用賽靈思應用筆記 XAPP1079 中提供的修改后的 FSBL 和修改后的獨立操作系統。(源文件可在此處獲得http://www.xilinx.com/support/documentation/application_notes/xapp1079-amp-bare-metal-cortex-a9.pdf)

下載 zip 文件后,第一步是將壓縮文件解壓縮到所需的工作目錄中,并將名為 SRC 的文件夾重命名為 design。這些文件包含修改后的 FSBL 和修改后的獨立操作系統。我們需要 SDK 了解這些文件,因此下一步是更新 SDK 存儲庫(repository)以使 SDK 了解它們的存在。在 SDK的Xilinx 工具菜單下中,選擇存儲庫,然后選擇新建,導航到目錄位置 <工作目錄>app1079designworksdk_repo,如下所示:

cf550796-ed0c-11ec-ba43-dac502259ad0.png

在存儲庫中添加后,下一階段是生成以下內容:

AMP 第一階段引導加載程序

core 0 應用程序

core 1 應用程序

我們將為其中的每一個core生成一個 BSP(板級支持包)。

首先要做的是創建一個新的 FSBL。選擇file -> new application -> project,這使我們能夠創建一個支持 AMP 的 FSBL 項目。這與我們之前所做的相同,但是我們將選擇 Zynq FSBL for AMP 模板來代替 Zynq FSBL 模板。

cf7a38f4-ed0c-11ec-ba43-dac502259ad0.png

在創建 AMP FSBL 之后,我們需要為第一個內核創建應用程序。這又很簡單,我們以前做過很多次了。確保選擇 Core 0 和獨立操作系統并允許它創建自己的 BSP。

cf9e2bf6-ed0c-11ec-ba43-dac502259ad0.png

一旦我們創建了這個應用程序,我們需要在 DDR 內存中正確定義應用程序將執行的位置。為此,我們如下編輯鏈接描述文件以顯示 DDR 基地址和大小。這個很重要,如果我們沒有對 Core 0 和 Core 1 應用程序的 DDR 內存進行正確分段,我們就有可能無意中損壞另一個應用程序。

cfbaba14-ed0c-11ec-ba43-dac502259ad0.png

我們現在可以編寫我們希望在core 0 上執行的應用程序。我們需要將以下代碼部分包含在應用中。

cfd6b138-ed0c-11ec-ba43-dac502259ad0.png

此代碼禁用 Zynq SoC 片上存儲器上的緩存,并將 Core 1 程序的起始地址寫入 Core 1 將在 Core 0 執行 Set Event (SEV) 命令后訪問的地址。SEV 命令使 Core 1 開始執行其程序。

下一步是為 Core1 創建 BSP。我們想使用修改后的獨立操作系統 (standalone_amp),它可以防止重新初始化 PS Snoop 控制單元 (SCU)。因此,我們不能像為 Core 0 那樣創建項目時允許自動生成 BSP。請務必在 CPU 選擇選項中選擇 Core 1。

cfed6af4-ed0c-11ec-ba43-dac502259ad0.png

現在我們已經為 Core 1 創建了 BSP,我們需要修改 BSP 的設置,然后才能繼續創建要在 Core 1 上運行的應用程序。這非常簡單,需要添加一個額外的編譯器標志-DUSE_AMP=1 到 BSP 的驅動程序部分的配置:

d017c150-ed0c-11ec-ba43-dac502259ad0.png

完成后,我們可以自由地為 Core 1 創建應用程序。確保選擇 Core 1 作為處理器并使用我們剛剛創建的 BSP:

d02c0c14-ed0c-11ec-ba43-dac502259ad0.png

同樣,在創建新應用程序后,我們需要再次在 DDR 內存中正確定義內存位置,Core 1 程序將從該位置執行。這是通過編輯 Core 1 應用程序的鏈接器腳本來實現的:

d04a1114-ed0c-11ec-ba43-dac502259ad0.png

與此應用程序中的第一個內核一樣,我們還必須禁用片上內存上的緩存,因為我們將在以后的博客中使用此內存在兩個處理器之間進行通信. 一旦我們完成了我們的應用程序并構建了項目,我們現在應該擁有以下內容:

AMP FSBL ELF

core 0 ELF

core 1 ELF

定義設備配置的位文件。

我們現在需要一個 .bin 文件來使 Zynq SoC 從選擇的配置存儲器啟動。我們還需要一個 bif 文件,它定義了用于創建 bin 的文件,并且我們需要定義文件的順序。

我們將使用 XAPP 1079 的 directorydesignworkootgen 下提供的 bat 文件,而不是使用在 SDK 中創建的 Zynq 啟動映像。該目錄包含一個 bif 文件和一個 cpu1_bootvec.bin,該文件用作修改后的 FSBL 的一部分,以阻止它尋找更多要加載的應用程序。

為了生成bin文件,我們將生成的三個ELF文件復制到bootgen目錄并編輯BIF文件,確保bif文件中的elf名稱正確。

d060783c-ed0c-11ec-ba43-dac502259ad0.png

我們現在可以打開 ISE/Vivado 命令提示符,導航到 bootgen 目錄,然后運行 createboot.bat,將創建 boot.bin 文件:

d0737c98-ed0c-11ec-ba43-dac502259ad0.png

然后可以將該文件下載到 Zynq SoC 上的flash中。引導設備運行兩個內核啟動并執行各自的程序。

下一節我們在聊聊一些細節。

上一節文章創建了兩個core上啟動并運行簡單的軟件。它的簡單性使我能夠展示如何讓兩個 Zynq SoC 處理器內核通過 OCM(片上存儲器)進行通信。但是,兩個核上運行的軟件目前正在做一些簡單的事情,因此我們有一個可以繼續前進的基線。

Core 0 是主控并控制執行 Core 1。它還使用 UART 向終端程序打印消息。

一旦由 Core 0 啟動,Core 1 就會初始化其私有資源并驅動八個 LED 。我們需要使用 Core 1 的私有定時器并通過 GIC 啟用中斷。

這些應用程序沒有任何關聯,也不共享資源。但是,實際的應用程序希望能夠做到這一點。在 Core 0 上運行的應用程序非常簡單。它在 Core 1 上啟動軟件,然后使用 UART 0 在循環中打印出一條簡單的消息:

d0bff8fc-ed0c-11ec-ba43-dac502259ad0.png

但是,我們計劃使用 Core 1 的中斷控制器,因此我們必須首先使用以下代碼配置 GIC(通用中斷控制器):

d0d9bda0-ed0c-11ec-ba43-dac502259ad0.png

Core 1 代碼必須稍微復雜一些,因為我們使用 Zynq SoC 的 PL(可編程邏輯)端的 GPIO 模塊來驅動 ZYNQ 上的 LED。與賽靈思的所有其他接口一樣,獨立操作系統為此通過#include提供了一組簡單的驅動程序,“xgpio.h” 這個文件與我們之前用來驅動連接到 Zynq SoC 的 PS(處理系統)端的 MIO / EMIO GPIO 的 xgpio_ps.h 文件略有不同。然而,在本例中,我想展示如何在 Zynq SoC 的 PL 端使用 GPIO。為了確保我們可以看到 LED 的開關,我們將使用 Core 1 的私有計時器,這與我們過去在核心 0 上使用私有計時器相同。

d0f47ac8-ed0c-11ec-ba43-dac502259ad0.png

在 Core 1 的程序開始執行其主應用程序之前,我們需要禁用片上存儲器 (OCM) 上的緩存,初始化 GPIO,初始化私有定時器,并配置中斷控制器,以便可以使用私有定時器的中斷來切換LED。我們現在可以開始編寫相當簡單的中斷服務例程,在專用定時器結束并重新啟動時切換 LED。這個過程將永遠持續下去。

d13cb158-ed0c-11ec-ba43-dac502259ad0.png

以下是程序執行的結果,正如 Core 0 向終端窗口輸出的報告:

d16a8f4c-ed0c-11ec-ba43-dac502259ad0.png

代碼地址

https://github.com/suisuisi/zynq_guide/blob/main/core_0_main_part50.c

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    20255

    瀏覽量

    252259
  • 操作系統
    +關注

    關注

    37

    文章

    7402

    瀏覽量

    129295
  • Amp
    Amp
    +關注

    關注

    0

    文章

    100

    瀏覽量

    48496

原文標題:ZYNQ從放棄到入門(十二)- AMP — Zynq 上的非對稱多核處理器

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    MAX77874:16A高性能四相降壓調節,引領多核處理器電源解決方案

    MAX77874:16A高性能四相降壓調節,引領多核處理器電源解決方案 在電子設備飛速發展的今天,多核心CPU和GPU處理器對電源的要求
    的頭像 發表于 03-06 16:40 ?90次閱讀

    全志T153處理器ARM+RISC-V的雙核CP多有強?——飛凌嵌入式

    在嵌入式設備拼性能、拼響應、拼功耗的內卷時代,雙核協作才是破局的關鍵。傳統的對稱多處理(SMP)架構已難以兼顧全場景需求,非對稱多處理(AMP)異構架構正在成為行業主流,在這樣的背景下,全志T153
    的頭像 發表于 01-16 08:06 ?1683次閱讀
    全志T153<b class='flag-5'>處理器</b>ARM+RISC-V的雙核CP多有強?——飛凌嵌入式

    Zynq全可編程片系統詳解

    Zynq 是由賽靈思(Xilinx,現為 AMD 的一部分)推出的一系列全可編程片系統。它的革命性創新在于,它不是傳統的 FPGA,也不是傳統的處理器,而是將高性能的 ARM Cortex-A 系列
    的頭像 發表于 01-13 11:41 ?1845次閱讀
    <b class='flag-5'>Zynq</b>全可編程片<b class='flag-5'>上</b>系統詳解

    深入解析SMFA非對稱系列表面貼裝TVS二極管

    深入解析SMFA非對稱系列表面貼裝TVS二極管 在電子設備的設計中,保護關鍵元件免受電壓瞬變和浪涌的影響至關重要。TVS(瞬態電壓抑制)二極管作為一種常用的保護器件,能夠在瞬間吸收大量的能量,將電壓
    的頭像 發表于 12-15 16:40 ?377次閱讀

    TPSMB非對稱系列TVS二極管:汽車應用的理想保護方案

    ,在保護汽車電子系統免受瞬態電壓沖擊方面發揮著關鍵作用。今天,我們就來詳細了解一下Littelfuse的TPSMB非對稱系列TVS二極管。 文件下載: Littelfuse TPSMB非對稱TVS二極管.pdf 一、產品概述 TPSMB
    的頭像 發表于 12-15 16:20 ?469次閱讀

    【深度實戰】MYD-LR3576 AMP非對稱多核開發指南:從配置到實戰

    一、什么是AMP?為什么重要?AMP(AsymmetricMulti-Processing)非對稱多處理架構,允許單個芯片的不同核心運行不同的操作系統或裸機程序。相比傳統的SMP(對稱多處理
    的頭像 發表于 12-05 08:07 ?7128次閱讀
    【深度實戰】MYD-LR3576 AMP<b class='flag-5'>非對稱多核</b>開發指南:從配置到實戰

    FreeRTOS和uC/OS-II的功能特性

    多核支持 (FreeRTOS SMP): 有官方對稱多處理 (SMP) 版本,支持多核處理器。 MPU 支持: 支持內存保護單元 (MPU),用于任務隔離和提升可靠性/安全性。 P
    發表于 11-17 08:17

    非對稱密鑰生成和轉換規格詳解

    生成 以字符串參數生成RSA密鑰,具體的“字符串參數”由“RSA密鑰類型”和“素數個數”使用符號“|”拼接而成,用于在創建非對稱密鑰生成器時,指定密鑰規格。 說明:生成RSA非對稱密鑰時,默認素數為2
    發表于 09-01 07:50

    如何在 MA35 系列微處理器 (MPU) 開發 AMP(非對稱多處理)應用程序?

    如何在 MA35 系列微處理器 (MPU) 開發 AMP(非對稱多處理)應用程序,并通過建立多個端點的過程促進與其他內核的多通道數據傳輸。
    發表于 08-19 06:11

    【老法師】多核異構處理器中M核程序的啟動、編寫和仿真

    有很多研究單片機的小伙伴在面對多核異構處理器時,可能會對多核的啟動流程感到困惑——因為不熟悉GCC編程和GDB調試,所以也無法確定多核異構處理器
    的頭像 發表于 08-13 09:05 ?3988次閱讀
    【老法師】<b class='flag-5'>多核</b>異構<b class='flag-5'>處理器</b>中M核程序的啟動、編寫和仿真

    Cadence推出對稱多核處理器HiFi 5s SMP

    新一代消費電子及汽車音頻系統的復雜性與日俱增,基于生成式 AI 的音頻處理、沉浸式音效以及軟件定義汽車中的高級信息娛樂系統等市場驅動因素,對音頻 DSP 性能提出了更高的要求。然而,單個 DSP 已無法滿足日益增長的計算需求,而多個 DSP 又會大幅增加編程難度。
    的頭像 發表于 07-16 14:43 ?3178次閱讀

    DS2476 DeepCover安全協處理器技術手冊

    DS2476為安全ECDSA和HMAC SHA-256協處理器,與DS28C36配套。協處理器可計算在DS28C36執行任何運算所必須的HMAC或ECDSA簽名。DS2476提供一組核心的加密工具
    的頭像 發表于 05-14 10:51 ?1025次閱讀
    DS2476 DeepCover安全協<b class='flag-5'>處理器</b>技術手冊

    熱成像儀為何都在瘋狂卷多核處理器?“多核大戰”背后的真相你知道嗎?

    ”遠遠不夠, “看得清”“不卡頓”“多任務并行”成了剛需。 于是,一場關于“多核處理器”的行業競賽悄然拉開帷幕。 多核,不只是手機的事,熱成像儀也在“追核” 過去我們常常聽說手機從雙核進化到八核甚至二十核,現在同樣的邏輯正發生在
    的頭像 發表于 04-27 15:41 ?779次閱讀

    Zynq7000處理器的配置詳解

    添加好ZYNQ7 Processing System IP核后,需要對其進行配置,雙擊彈出如下窗口。綠色部分表示ZYNQ PS部分中可配置的項目,可以雙擊轉向相應的設置界面,也可以直接在左邊的導航列表中選擇。
    的頭像 發表于 03-27 09:37 ?2605次閱讀
    <b class='flag-5'>Zynq</b>7000<b class='flag-5'>處理器</b>的配置詳解

    請問OpenVINO?工具套件是否支持使用非對稱卷積的支持模型?

    無法確定使用非對稱卷積的模型是否受 OpenVINO? Toolkit 的支持
    發表于 03-06 07:58