国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCIe 6.0的新變化與新挑戰

lPCU_elecfans ? 來源:電子發燒友網 ? 作者:電子發燒友網 ? 2022-04-13 13:50 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

2022年1月11日,PCI-SIG正式發布了PCI Express(PCIe) 6.0最終版本1.0,標志著各大IP、芯片廠商可以開始著手設計、開發自己技術和產品了。從技術上來說,PCIe 6.0是PCIe問世近20年來,變化最大的一次。

根據PCI-SIG的介紹,PCIe 6.0主要有三大變化:數據傳輸速率從32GT/s翻倍至64GT/s;編碼方式從NRZ 信令模式轉向PAM4信令模式;從傳輸可變大小TLP到固定大小FLIT。

PCIe 6.0的新變化與新挑戰

圖:PCIe發展歷史(來源:新思科技)

PCIe 6.0的新變化

從PCIe的發展歷史可以看到,在2017年以前,發展速度相對較慢,三、四年更新一次標準,PCIe 3.0發布后甚至等了七年才推出PCIe 4.0。但是2017年之后,PCIe標準幾乎每兩年就更新一次,更新速度明顯加快。

這是因為近年來,高性能計算和AI快速發展,高清視頻和網絡數據迅速膨脹,還有自動駕駛等技術的蓬勃發展。這些技術的推動,讓數據中心和高性能計算機對高速率和高帶寬的需求越來越大,PCI-SIG也加快了新標準的推出。

PCIe 6.0的新變化與新挑戰

其實前面提到的三大變化當中,前兩個變化是密切相關的,正是因為引入了PAM4編碼方式,才讓PCIe 6.0的數據傳輸速率再次翻倍的。采用PAM4信令后,由于使用4個信號電平,而不是傳統的0/1兩個電平,單個信號就能有四種編碼(00/01/10/11)狀態。這使得PAM4可以攜帶兩倍于NRZ信令的數據。

PCIe 6.0的新變化與新挑戰

不過,由于PAM4的電平更多,更容易受到噪聲的影響,出現誤碼,因此,如果想讓信號更加可靠的話,就需要輔以輕量級前向糾錯(FEC)和循環冗余校驗(CRC)方案,以減少誤碼率的增長。

PCIe 6.0的新變化與新挑戰

表:歷代PCIe參數對比(數據來源:PCI-SIG)

標準每更新一次,傳輸速率就翻倍一次,PCIe6.0原始的傳輸速率為64GT/s,轉換成吞吐量的話,單向吞吐量單條通道(Lane)為:64/8=8GB/s,這里除以8是為了將bit轉換為Byte,也就是說PCIe 6.0 x16的單向吞吐量為128GB/s,雙向為256GB/s。

當然,對于吞吐量其實是有一個計算公式的,以PCIe 3.0協議支持8.0GT/s為例,即每一條通道上支持每秒鐘內傳輸8G個bit,PCIe 3.0的物理層協議中使用的是128b/130b的編碼方案,即每傳輸128個bit,需要發送130個bit。因此,PCIe 3.0協議的每一條Lane支持的吞吐量就是8×128/130=7,877Gbps=984.6MB/s

流量控制單元(FLIT)編碼方式,也是PCIe 6.0標準最大的變化之一,與物理層的PAM4不同,FLIT編碼用于邏輯層,將數據分解為固定大小的數據包。

PCI-SIG認為 FLIT 編碼在某種意義上也被向后移植以降低鏈路速率非常重要/有用。一旦在鏈路上啟用 FLIT,鏈路將始終保持FLIT 模式,即使鏈路速率協商下降。因此,例如,如果PCIe 6.0 顯卡要從64 GT/s (PCIe 6.0) 速率下降到2.5GT/s (PCIe 1.x) 速率以節省空閑時的電量,則鏈路本身仍將是在FLIT 模式下運行,而不是回到完整的PCIe 1.x 樣式鏈接。這既簡化了規范的設計(不必重新協商超出鏈路速率的連接),又允許所有鏈路速率受益于FLIT 的低延遲和低開銷。

隨著在PCIe 6.0中引入新的FLIT模式,TLP和數據層數據包(DLP)包頭格式發生了變化,應用程序需要理解并正確處理這些變化。例如,對于PCIe 6.0,FLIT包含自己的CRC,因此數據鏈路層數據包(DLLP)和TLP不再需要像在PCIe 5.0和前幾代中那樣的單獨CRC字節。此外,由于FLIT的大小固定,因此無需使用前幾代(非FLIT模式)中的PHY層成幀令牌。與PCIe 5.0相比,這提高了帶寬效率。

新特性帶來的新挑戰

根據PCI-SIG公布的信息,PCIe 6.0規范的主要有五大特性:

首先是傳輸速率,從PCIe 5.0的32GT/s擴展至64GT/s;

二是PCIe 6.0采用全新的PAM4,取代PCIe 5.0 NRZ,可以在單個通道、同樣時間內封包更多數據,編碼是一種1b/1b的編碼方案。

三是引入了低延遲前向糾錯(FEC)和相關機制,以改進帶寬效率和可靠性。

四是支持FLIT模式。

五是PCIe 6.0可以兼容前面所有舊版本PCIe架構。

數據傳輸速率的翻倍,從32GT/s NRZ到64GT/s的PAM4信令,信噪比目標將更難達到,因為反射要差3倍。如何讓設計的PCIe 6.0產品更加穩健,通道損耗更少,功耗更低,但性能卻不降低,甚至更高呢?

新思科技給出了他們的解決方案,其面向PCIe 6.0的完整IP核解決方案包括了控制器、PHY核驗證IP,可實現PCIe 6.0片上系統(SoC)設計的早期開發。面向PCIe 6.0的全新DesignWare IP核支持標準規范的最新功能,其中包括64GT/s PAM-4信號傳輸、FLIT模式和L0p功耗狀態。該完整IP解決方案可滿足高性能計算、AI和存儲SoC在延遲、帶寬和功耗效率方面不斷提高的要求。

為了實現最低延遲并最大限度地提高所有傳輸規模的吞吐量,面向PCIe 6.0的DesignWare控制器采用MultiStream架構,可提供相當于Single-Stream設計2倍的性能。該控制器采用1024位架構,可讓開發者在1GHz時序收斂的條件下實現64GT/s x 16的帶寬。此外,該控制器還可在處理多個數據源以及使用多個虛擬通道時提供最佳流量。為了通過內置驗證計劃、序列和功能覆蓋來加快測試平臺的開發,面向PCIe的VC驗證IP采用了本地SystemsVerilog/UVM架構,只需小量的工作即可完成集成、配置和定制。

其面向PCIe 6.0的DesignWare PHY IP可提供獨特的自適應DSP算法,可優化模擬和數字均衡,從而最大限度地提高功耗效率,而不受通道影響。借助正在申請專利的診斷功能,PHY可實現接近零的鏈路關閉時間。面向PCIe 6.0的DesignWare PHY IP感知布局架構可最大限度地減少封裝串擾,并支持針對x16鏈路的密集SoC集成。為基于ADC的架構采用優化數據路徑可實現超低延遲。

PCIe 6.0的新變化與新挑戰

此外,PCIe 6.0還引入了新電源狀態,稱為L0p 或 LOp。這是一種新的電源狀態,能夠以非破壞性方式為正常工作的鏈路節省電源。舉例來講,此電源狀態下的 x4 鏈路可以確保只有一個通道工作,而其他三個通道進入低功率流。與任何其他低功耗狀態一樣,退出這種低功耗狀態的延遲是一個值得關注的關鍵參數。

這種新的低功耗模式是對稱的,這意味著TX和RX一起縮放,并且支持FLIT模式的重定時器也支持這種模式。在處于L0p期間空閑通道的PHY功耗預計與關閉通道時的功耗相近。

結語

雖然現在主流的應用還在PCIe3.0和PCIe 4.0,但我們看到在有些數據中心,以及新的GPUCPU,或加速器開始采用PCIe 5.0了。PCIe 6.0帶來的新特性,包括64GT/s的數據速率,采用具有吞吐量和延遲優勢的 FLIT,以及新的低功耗狀態L0p,實現了真正的帶寬擴展來降低功耗,必然會給業界帶來新的體驗。

原文標題:解密PCle IP方案,讓SoC集成更簡單

文章出處:【微信公眾號:電子發燒友網】歡迎添加關注!文章轉載請注明出處。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    463

    文章

    54010

    瀏覽量

    466112
  • IP
    IP
    +關注

    關注

    5

    文章

    1863

    瀏覽量

    155857
  • pcle
    +關注

    關注

    0

    文章

    35

    瀏覽量

    6126

原文標題:解密PCle IP方案,讓SoC集成更簡單

文章出處:【微信號:elecfans,微信公眾號:電子發燒友網】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    PCIe 7.0發布:16通道雙向512GB/s,擁抱光纖未來

    電子發燒友網報道(文 / 吳子鵬)日前,PCI-SIG 宣布正式推出 PCIe 7.0 規范。PCIe 7.0 繼續沿用自 PCIe 6.0 引入的 PAM4(四電平脈沖幅度調制)信號
    的頭像 發表于 06-13 00:07 ?7463次閱讀
    <b class='flag-5'>PCIe</b> 7.0發布:16通道雙向512GB/s,擁抱光纖未來

    如何突破AI存儲墻?深度解析ONFI 6.0高速接口與Chiplet解耦架構

    6.0)支撐高性能 PCIe 5.0 SSD 存取 工藝覆蓋全制程 (包含 5nm, 8nm, 12nm 等)滿足消費級至數據中心全場景 信號優化1-tap DFE, Pi-LLT確保高速傳輸下
    發表于 01-29 17:32

    美光科技實現單臺服務器性能高達230M IOPS

    我們非常自豪地宣布,AI 基礎設施性能達成了一項重大里程碑:通過使用 NVIDIA SCADA 編程模型、美光 9650 PCIe 6.0 SSD、Broadcom PEX90000 PCIe
    的頭像 發表于 01-19 10:11 ?2252次閱讀
    美光科技實現單臺服務器性能高達230M IOPS

    CPX:借助CPC/CPO實現AI擴展與擴容| Samtec受邀參與Keysight PCIe研討會并分享

    12月18日于上海張江舉行的 2025 Keysight PCIe 6.0UAlink專題測試技術研討會。 交流和學習是我們行業發展進步的源動力。 作為PCIe以及信號完整性方面的專家,虎家團隊愿意
    的頭像 發表于 12-22 10:20 ?615次閱讀
    CPX:借助CPC/CPO實現AI擴展與擴容| Samtec受邀參與Keysight <b class='flag-5'>PCIe</b>研討會并分享

    加速PCIe 5產品設計和測試

    。 ●?盡管PCIe 5.0主要沿用了與4.0相同的技術,但一些巧妙的優化措施使其能夠有效地將最大數據傳輸速率提高四倍。 ●?PCIe 5.0的設計和合規具有挑戰性,因此需要非常先進的硬件和軟件解決方案來
    的頭像 發表于 09-22 02:37 ?1894次閱讀
    加速<b class='flag-5'>PCIe</b> 5產品設計和測試

    PCIe 6.0 SSD主控芯片狂飆!PCIe 7.0規范到來!

    ? 電子發燒友網綜合報道,早在2022年1月,PCI-SIG 組織正式發布了 PCIe 6.0 標準,與 PCIe 5.0 相比帶寬再次翻倍,達到64 GT / s。 ? PCIe
    的頭像 發表于 09-07 05:41 ?8287次閱讀
    <b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b> SSD主控芯片狂飆!<b class='flag-5'>PCIe</b> 7.0規范到來!

    曙光存儲超級隧道技術助力應對PCIe 6.0時代

    8月29日,聚焦“智存·智算·智能”的第二屆CCF中國存儲大會在武漢隆重召開。會上,曙光存儲副總裁郭照斌宣布,“超級隧道”技術能更好的應對PCIe 6.0時代,為下一代國產芯片效能釋放提供加速引擎。
    的頭像 發表于 09-03 14:01 ?575次閱讀

    Diodes公司PCIe 5.0低損耗信號開關介紹

    PI3EQX64904、PI3EQX32914、PI3EQX32908 和 PI3EQX32908E 是高性能 ReDriver 信號調節器,設計用于增強各種高速數據產品應用中的信號完整性。這四款器件最高支持 PCIe 6.0,并提供多重通道,優化不同實體媒介的性能。
    的頭像 發表于 07-08 15:22 ?1377次閱讀
    Diodes公司<b class='flag-5'>PCIe</b> 5.0低損耗信號開關介紹

    PCIe 4.0/5.0仍是主流!三家SSD企業搶灘高性能存儲市場,新品相繼亮相

    研工作。 ? 與此同時,產業鏈上企業也在快速布局相關產品。不過目前來看,PCIe 7.0 SSD不會那么快推出。慧榮科技在接受媒體采訪時表示,PCIe 6.0的相關解決方案不會那么快落地,PC
    的頭像 發表于 07-05 01:02 ?7900次閱讀
    <b class='flag-5'>PCIe</b> 4.0/5.0仍是主流!三家SSD企業搶灘高性能存儲市場,新品相繼亮相

    攜手Synopsys與Keysight C位出道 | Samtec PCIe 6.0 Demo

    新思科技的高級應用工程師雷天語(圖中),與Samtec資深FAE胡亞捷(圖右),一同參與了本次PCIe 6.0 連接性能的Demo演示。 他
    發表于 05-08 14:07 ?4135次閱讀

    Diodes公司PCIe 6.0時鐘緩沖器介紹

    PI6CB3320xxA 系列為 PCIe 6.0 時鐘緩沖器,具有 20、16、13、12、8 和 4 通道低功耗 HCSL 輸出,具有 85Ω或 100Ω輸出阻抗的片上終端 (On-Chip Termination)。
    的頭像 發表于 04-10 15:49 ?1133次閱讀
    Diodes公司<b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b>時鐘緩沖器介紹

    PCIe 7.0最終版草案發布,傳輸速率128 GT/s,PCIe 6.0加速商業化

    PCIe 7.0最終版草案發布,傳輸速率128 GT/s,PCIe 6.0加速商業化 ? 電子發燒友網綜合報道,近日,PCI-SIG 組織公布了 PCI Express 7.0 規范的0.9 版草案
    發表于 03-29 00:07 ?1170次閱讀

    核芯互聯推出面向PCIe 5.0/6.0的32/64Gbps高速重驅動器芯片CLH3264R

    PCIe 5.0、PCIe 6.0、CXL 2.0等超高速接口提供了更優的國產化解決方案,助力企業突破信號完整性與系統能效的瓶頸。
    的頭像 發表于 03-14 11:44 ?1778次閱讀