国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

DDR3系列之容性負載補償

微云疏影 ? 來源:一博科技 ? 作者:周偉 ? 2022-04-07 15:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

容性負載?是負載呈容性,還是帶容性的負載?呵呵,這不一個意思嘛,中國的語言,難怪老外覺得很難搞懂,自己人都被繞暈了。負載怎么會呈容性呢?這個主要是在多負載的情況下,如下圖一所示,由于分支和負載較多,不可避免的會增加過孔來連通信號,普通過孔是呈容性的,其次還有芯片封裝上的寄生電容(約0.33~0.44pF),另外還有Die上的寄生電容(約0.77~2.12pF),所有的這些電容會降低信號線的有效特征阻抗(請看高速先生前期的文章:PCB設計中關于反射的那些事系列)。

poYBAGJOmfKAV1bpAAA-4ZOjAxs309.jpg

圖一

過孔為什么會呈現容性?這和其本身的結構及尺寸有關,請看下面的近似計算。

以8mil孔徑,18mil pad,27mil反焊盤,1.6mm通孔為例計算過孔的參數。

? 過孔寄生電容 :

pYYBAGJOmfKAMhbJAAAgMFK0q84526.jpg

? 過孔寄生電感 :

poYBAGJOmfKAHNYQAAAaU1dnShk562.jpg

? 那么過孔的近似特征阻抗為:

pYYBAGJOmfKABVCfAAAbaBQ89Ps722.jpg

此公式是將過孔等效為傳輸線的模型來計算的,如果常規我們單端信號是50歐姆的特征阻抗,過孔的阻抗如上計算約為45歐姆,拉低了整體的特征阻抗,所以說呈現容性效應。

同樣,如果再考慮封裝電容及Die電容的容性,那么整個負載的有效阻抗就會更低于PCB的設計阻抗,這樣就會導致整體的阻抗不連續。

通常我們有兩種方法來進行容性負載的補償(相對于單端50歐姆的目標阻抗來說),其一是減小主干線路(變粗)的阻抗,其二是加大分支處(變細)的線路阻抗,使得整體的負載阻抗維持在50歐姆左右。

好了,口說無憑,讓我們來聯系下實際吧。

還是拿芯片行業的龍頭老大來舉例,如果大家經???a target="_blank">Intel的設計指導,就會看到他們關于DDR3的主干線路阻抗(40歐姆左右)控制都比50歐姆小,而且通常這樣的設計負載又很多(DIMM條就更不用說了),這個不正是降低主干線路阻抗的一種印證嘛!請看如下表所示。

poYBAGJOmfKARRJLAAA5SxFheSs222.jpg

出自Intel Romley PDG

第二種處理方式就是內存條的設計了,如下圖二為內存條的設計圖。

pYYBAGJOmfKAexu8AACjuVbrs9g302.jpg

圖二 內存條設計

從上圖可以看到,地址信號的主干線路線寬為7.5mil,而到了顆粒端就變成了3mil,除了布線密度上面的考慮外,主要還是為了補償容性負載。

同時,高速先生也做了仿真來驗證容性負載補償是否真的有效,拓撲結構如下圖三所示。

poYBAGJOmfKAcwY7AAA8qdbAUtY467.jpg

圖三 仿真拓撲結構

在正??刂芇CB板上阻抗為50歐姆的情況下(不做容性負載補償),仿真波形如下圖所示。

pYYBAGJOmfOALZ4ZAADVg0Zu18Y742.jpg

將主干線路的阻抗控制為42歐姆(有容性負載補償),仿真波形如下圖所示。

poYBAGJOmfOAVorWAACxsXbeZ2Q839.jpg

為了方便比較所以采用眼圖的方法,可知做了補償的眼圖有更大的眼高,兩者相差180mV左右,相當于提升了12%的系統裕量。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電容
    +關注

    關注

    100

    文章

    6487

    瀏覽量

    159378
  • 阻抗
    +關注

    關注

    17

    文章

    988

    瀏覽量

    49245
  • 容性負載
    +關注

    關注

    1

    文章

    26

    瀏覽量

    15198
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    TI SN74SSQEA32882:DDR3/DDR3L注冊式DIMM的理想時鐘驅動器

    TI SN74SSQEA32882:DDR3/DDR3L注冊式DIMM的理想時鐘驅動器 在DDR3DDR3L注冊式DIMM(RDIMM)的設計中,一款性能出色的時鐘驅動器至關重要。今
    的頭像 發表于 02-09 14:20 ?227次閱讀

    探索SN74SSQEB32882:DDR3內存的高效時鐘驅動解決方案

    探索SN74SSQEB32882:DDR3內存的高效時鐘驅動解決方案 在DDR3內存設計領域,時鐘驅動芯片的性能對于系統的穩定性和效率起著關鍵作用。今天,我們就來深入了解德州儀器(TI)推出
    的頭像 發表于 02-09 11:35 ?210次閱讀

    探索 SN74SSQEC32882:DDR3 注冊 DIMM 的理想時鐘驅動器

    探索 SN74SSQEC32882:DDR3 注冊 DIMM 的理想時鐘驅動器 在 DDR3 注冊 DIMM 的設計領域,找到一款性能卓越、功能豐富且功耗優化的時鐘驅動器至關重要。今天,我們就來深入
    的頭像 發表于 02-09 11:05 ?171次閱讀

    Texas Instruments TS3DDR3812:DDR3應用的理想12通道開關解決方案

    Texas Instruments TS3DDR3812:DDR3應用的理想12通道開關解決方案 在DDR3應用的領域中,一款性能出色的開關能夠顯著提升系統的效率和穩定性。Texas
    的頭像 發表于 01-14 11:30 ?346次閱讀

    DDR3 SDRAM參考設計手冊

    電子發燒友網站提供《DDR3 SDRAM參考設計手冊.pdf》資料免費下載
    發表于 11-05 17:04 ?8次下載

    基于DDR200T開發板的e203進行DDR3擴展

    由于e203內部DTCM空間較小,所以本隊針對DDR200T開發板進行針對e203的DDR3存儲器擴展。 論壇中所給出的e203擴展DDR的方法大致分為兩種,一種是直接將DDR存儲器的
    發表于 10-21 12:43

    DDR200T中的DDR3的使用配置

    蜂鳥DDR200T中DDR3的ip配置案列,提供DDR3引腳配置。具體參數可更具項目實際更改。 這里選用的axi接口 在賽靈思的IP配置中沒有MT41K28M6JT-125K內存的信息,因此選用
    發表于 10-21 11:19

    AD設計DDR3時等長設計技巧

    本文緊接著前一個文檔《AD設計DDR3時等長設計技巧-數據線等長 》。本文著重講解DDR地址線、控制信號線等長設計,因為地址線、控制信號線有分支,SOC有可能帶有2片DDR或者更多,我們叫做T型分支
    發表于 07-29 16:14 ?3次下載

    AD設計DDR3時等長設計技巧

    的講解數據線等長設計。? ? ? 在另一個文件《AD設計DDR3時等長設計技巧-地址線T型等長》中著重講解使用AD設計DDR地址線走線T型走線等長處理的方法和技巧。
    發表于 07-28 16:33 ?5次下載

    在Vivado調用MIG產生DDR3的問題解析

    下面是調用的DDR3模塊的,模塊的倒數第二行是,模塊的時鐘輸入,時鐘源來自PLL產生的系統時鐘的倍頻。
    的頭像 發表于 05-03 10:21 ?1548次閱讀
    在Vivado調用MIG產生<b class='flag-5'>DDR3</b>的問題解析

    TPS51116 完整的DDRDDR2、DDR3DDR3L、LPDDR3DDR4 電源解決方案同步降壓控制器數據手冊

    TPS51116為 DDR/SSTL-2、DDR2/SSTL-18、DDR3/SSTL-15、DDR3L、LPDDR3
    的頭像 發表于 04-29 16:38 ?1229次閱讀
    TPS51116 完整的<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b>、<b class='flag-5'>DDR3</b>L、LPDDR<b class='flag-5'>3</b> 和 <b class='flag-5'>DDR</b>4 電源解決方案同步降壓控制器數據手冊

    LP2998系列 帶關斷引腳的 1.5A DDR 終端穩壓器數據手冊

    LP2998 線性穩壓器旨在滿足 JEDEC SSTL-2 和 JEDEC SSTL-18 標準 DDR-SDRAM 和 DDR2 內存終止的規范。該器件還支持 DDR3DDR3
    的頭像 發表于 04-29 11:34 ?1035次閱讀
    LP2998<b class='flag-5'>系列</b> 帶關斷引腳的 1.5A <b class='flag-5'>DDR</b> 終端穩壓器數據手冊

    LP2996A 1.5A DDR 終端穩壓器,帶關斷引腳,用于 DDR2/3/3L數據手冊

    LP2996A 線性穩壓器旨在滿足 JEDEC SSTL-2 規范 DDR-SDRAM 終止。該器件還支持 DDR2、DDR3DDR3L VTT 總線端接,帶 V~DDQ~最小為
    的頭像 發表于 04-26 15:02 ?888次閱讀
    LP2996A 1.5A <b class='flag-5'>DDR</b> 終端穩壓器,帶關斷引腳,用于 <b class='flag-5'>DDR</b>2/<b class='flag-5'>3</b>/<b class='flag-5'>3</b>L數據手冊

    DDR3 SDRAM配置教程

    DDR3 SDRAM(Double-Data-Rate ThreeSynchronous Dynamic Random Access Memory)是DDR SDRAM的第三代產品,相較于DDR2,
    的頭像 發表于 04-10 09:42 ?4173次閱讀
    <b class='flag-5'>DDR3</b> SDRAM配置教程

    燦芯半導體推出DDR3/4和LPDDR3/4 Combo IP

    燦芯半導體(上海)股份有限公司(燦芯股份,688691)宣布推出基于28HKD 0.9V/2.5V 平臺的DDR3/4, LPDDR3/4 Combo IP。該IP具備廣泛的協議兼容,支持D
    的頭像 發表于 03-21 16:20 ?1188次閱讀