国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

優秀的 Verilog/FPGA開源項目介紹(一)

OpenFPGA ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2021-10-11 15:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

優秀的 Verilog/FPGA開源項目介紹(一)-PCIe通信

今天開始會陸續介紹一些優秀的開源項目,項目基本都是和FPGA或HDL相關的。對于一些找工作或者急需項目經驗的人來說,這些項目都有一定的參考價值。

這里再介紹一下開源協議的區別,方便大家在閱讀使用這些開源項目時尊重規則。

詳情查看:https://suisuisi.blog.csdn.net/article/details/120660472

RIFFA項目

RIFFA(FPGA 加速器的可重用集成框架)是一個簡單的框架,用于通過 PCI Express 總線將數據從主機 CPU 傳送到 FPGA。該框架需要支持 PCIe 的工作站和帶有 PCIe 連接器的板上的 FPGA。RIFFA 支持 Windows 和 LinuxAltera 和 Xilinx,具有 C/C++PythonMATLABJava 的綁定。適配Xilinx和Intel的FPGA,支持PCIe 2.0設計中對底層硬件進行了抽象,用戶使用的過程中無需關注底層的硬件,同時上層軟件將PCIe的操作抽象為讀和寫操作,用戶直接調用函數即可。公眾號:OpenFPGA

方便軟件工程師使用:

在軟件方面有兩個主要功能:數據發送和數據接收。這些函數通過 C/C++、Python、MATLAB 和 Java 中的用戶庫公開。該驅動程序支持一個系統中最多5個 FPGA。軟件適用于 Linux 和 Windows 操作系統。用戶只需編寫幾行代碼即可與 FPGA IP 核進行通信。

方便硬件工程師使用:

在硬件方面,用戶訪問一個獨立的發送和接收信號接口。這些信號提供事務握手和通過 FIFO 接口讀取/寫入數據。不需要了解總線地址、緩沖區大小或 PCIe 數據包格式。只需在 FIFO 接口上發送數據并在 FIFO 接口上接收數據。

RIFFA 不依賴于 PCIe 橋接器,因此不受橋接器實現的限制。相反,RIFFA 直接與 PCIe 端點配合使用,運行速度足以使 PCIe 鏈路飽和。軟件和硬件接口都得到了極大的簡化。詳細信息可以在硬件接口頁面上找到。公眾號:OpenFPGA

RIFFA 使用直接內存訪問 (DMA) 傳輸和中斷信號傳輸數據。這實現了 PCIe 鏈路上的高帶寬。在我們的測試中,我們能夠使所有測試中的鏈路飽和(或接近飽和)。我們已經在 AVNet Spartan LX150T、Xilinx ML605 和 Xilinx VC707 以及 Altera DE5-Net、DE4 和 DE2i 板上實現了 RIFFA。RIFFA 發行版包含在上面列出的三個開發板上設置設計的示例和指南。

此外,該網站還提供了如何從所有軟件綁定訪問您的設計的示例。RIFFA 已經在 Fedora 13 和 17(32/64 位版本)和 Ubuntu Desktop 10.04 LTS 和 12.04 LTS(32/64 位版本)上進行了測試。RIFFA 依賴于 Linux 內核 2.6.27+(在 2.6.32 - 3.3.0 之間的版本上測試)支持的自定義 Linux 內核驅動程序。公眾號:OpenFPGA

b0ae49c6-2a05-11ec-82a8-dac502259ad0.png

其中FPGA文件夾是我們關心的部分,里面包含了ALtera和XIlinx兩大主流FPGA廠家的幾款主要板卡的DEMO,如下:

b106e1c6-2a05-11ec-82a8-dac502259ad0.png

Altera文件夾下:

b15216c8-2a05-11ec-82a8-dac502259ad0.png

Xilinx文件夾下:

b1acd432-2a05-11ec-82a8-dac502259ad0.png

有興趣的可以自己查看使用,項目地址:

https://github.com/KastnerRG/riffa

Alex的眾多項目

Alex的項目可以用驚艷來形容,絕大部分都是個人開發的,都是非常專業的代碼,非常敬佩其專業能力和分享精神,或許這才是真正的詩和遠方。公眾號:OpenFPGA

Alex Forencich主要項目

b282bb92-2a05-11ec-82a8-dac502259ad0.png

包含網絡和PCIe相關,其中cocotbext-xxx是仿真測試模型(cocotb is a coroutine based cosimulation library for writing VHDL and Verilog testbenches in Python.cocotb是一套基于python的用于構建仿真及測試用例的lib庫)。

其中cocotbext-axi也是一個非常出名的項目。

有興趣的可以自己查看使用,項目地址:

https://github.com/alexforencich

個人感覺Alex Forencich的PCIe項目完成度不如RIFFA,前者目前僅支持與 Xilinx UltraScale 和 UltraScale+ PCIe 硬核 IP 核配合使用,接口介于 64 位和 512 位之間。而后者在Altera及Xilinx很多主要平臺經過驗證,同時配備上位機驅動,方便使用。但是后者的仿真理論(包括使用cocotbext-pcie和 cocotbext- axi 的完整 cocotb 測試平臺 。)更加充實,適合研究總線接口。以上僅代表個人愚見,我讀書少,噴我你就是對的!

本文為OpenFPGA作者原創,未經本人授權禁止轉載!
編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22408

    瀏覽量

    636227
  • PCIe
    +關注

    關注

    16

    文章

    1460

    瀏覽量

    88396
  • C++
    C++
    +關注

    關注

    22

    文章

    2123

    瀏覽量

    77110
  • 代碼
    +關注

    關注

    30

    文章

    4967

    瀏覽量

    73956
  • python
    +關注

    關注

    57

    文章

    4876

    瀏覽量

    90024

原文標題:Alex的眾多項目

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    FPGA 入門必看:Verilog 與 VHDL 編程基礎解析!

    很多開發者第次接觸FPGA,都會有同樣的疑問:FPGA是硬件,不是軟件,怎么寫程序?答案就是用硬件描述語言(HDL),最常用的就是Verilog和VHDL。今天,我們就帶你入門,搞清
    的頭像 發表于 01-19 09:05 ?448次閱讀
    <b class='flag-5'>FPGA</b> 入門必看:<b class='flag-5'>Verilog</b> 與 VHDL 編程基礎解析!

    開源鴻蒙項目順利孵化畢業

    2025年11月21日,2025開放原子開發者大會在北京隆重啟幕。作為本次大會的重磅環節和核心焦點之,在大會開幕式上,開放原子開源基金會(以下簡稱“基金會”)宣布開源鴻蒙項目達成
    的頭像 發表于 11-27 14:36 ?556次閱讀

    開源鴻蒙項目達成開源孵化目標順利畢業

    11月21日,2025開放原子開發者大會在北京隆重啟幕。作為本次大會的重磅環節和核心焦點之,在大會開幕式上,開源鴻蒙項目達成開源孵化目標、順利畢業,這是
    的頭像 發表于 11-25 17:36 ?1154次閱讀

    開源FPGA硬件】硬件黑客集結:開源FPGA開發板測評活動全網火熱招募中......

    過程中發現的小技巧或小經驗 完成小項目流程等 優秀試用獎勵: 等獎*1名:獲贈開源開發板 二等獎*2名:獲贈《國產FPGA權威設計指南》教
    發表于 10-29 11:37

    硬件黑客集結:開源FPGA開發板測評活動全網火熱招募中......

    一開源活動簡介近期,小眼睛科技聯合紫光同創及電子發燒友發起了#擁抱開源起來做FPGA開發板活動,活動經發布,得到了很多
    的頭像 發表于 10-29 08:05 ?664次閱讀
    硬件黑客集結:<b class='flag-5'>開源</b><b class='flag-5'>FPGA</b>開發板測評活動全網火熱招募中......

    如何利用Verilog HDL在FPGA上實現SRAM的讀寫測試

    本篇將詳細介紹如何利用Verilog HDL在FPGA上實現SRAM的讀寫測試。SRAM是種非易失性存儲器,具有高速讀取和寫入的特點。在FPGA
    的頭像 發表于 10-22 17:21 ?4338次閱讀
    如何利用<b class='flag-5'>Verilog</b> HDL在<b class='flag-5'>FPGA</b>上實現SRAM的讀寫測試

    開源FPGA硬件|FPGA LAYOUT評審,紫光同創定制公仔派送中

    Part.1活動背景近期,小眼睛科技聯合紫光同創及電子發燒友發起了#擁抱開源起來做FPGA開發板活動,活動經發布,得到了很多開源愛好者
    的頭像 發表于 08-12 12:33 ?1193次閱讀
    <b class='flag-5'>開源</b><b class='flag-5'>FPGA</b>硬件|<b class='flag-5'>FPGA</b> LAYOUT評審,紫光同創定制公仔派送中

    開放原子開源基金會與新開源項目完成捐贈簽約

    近日,在2025開放原子開源生態大會開幕式上,開放原子開源基金會與新開源項目完成捐贈簽約,涵蓋人工智能、具身智能、基礎軟件、區塊鏈等多個
    的頭像 發表于 07-28 17:04 ?1002次閱讀

    普華基礎軟件榮膺優秀開源項目

    近日,2025上海開源創新菁英獎評選結果正式揭曉。普華基礎軟件開源安全車控操作系統小滿EasyXMen憑借在開源技術創新與產業應用實踐方面的突出表現,榮獲“優秀
    的頭像 發表于 07-28 16:48 ?930次閱讀

    火爆開發中 | 開源FPGA硬件板卡,硬件第期發布

    開源FPGA項目自發布以來,得到了眾多開發者的關注,涉及工業、通信、車載等多個行業的100+位工程師報名參與設計,并分為:硬件組、FPGA組、linux組。其中硬件組率先開始啟動
    發表于 07-09 13:54

    RT-Thread榮獲2025優秀開源項目 | 新聞速遞

    貢獻,榮獲年度“優秀開源項目獎”。RT-Thread睿賽德榮獲2025優秀開源項目獎目前,
    的頭像 發表于 07-04 09:04 ?2640次閱讀
    RT-Thread榮獲2025<b class='flag-5'>優秀</b><b class='flag-5'>開源</b><b class='flag-5'>項目</b> | 新聞速遞

    開源分享】:開源小巧的FPGA開發板——Icepi Zero

    活動推薦:擁抱開源起來做FPGA開發板啦!https://bbs.elecfans.com/jishu_2491185_1_1.html 項目計劃以紫光同創PG2L25H-6IM
    發表于 06-09 14:01

    擁抱開源起來做FPGA開發板啦!

    批分組名單,大家可以下載附件查看自己分在了哪個小組,有疑問或想要調整分組可以微信私聊小助手~ 分組名單:*附件:開源FPGA項目分組安排情況.xlsx 直播預約:
    發表于 06-06 14:05

    Open Echo:開源的聲納項目

    “ ?這是個還在迭代中的項目開源的回聲測深儀/水深測量儀/聲吶系統,適用于水文測繪及科研用途。基于Arduino平臺開發并具備良好兼容性? ” ? Open Echo 概覽 作為持續迭代
    的頭像 發表于 03-20 11:14 ?2626次閱讀
    Open Echo:<b class='flag-5'>一</b>個<b class='flag-5'>開源</b>的聲納<b class='flag-5'>項目</b>

    文詳解Verilog HDL

    Verilog HDL(Hardware Description Language)是種硬件描述語言,用于從算法級、門級到開關級的多種抽象設計層次的數字系統建模。現實生活中多用于專用集成電路
    的頭像 發表于 03-17 15:17 ?4291次閱讀
    <b class='flag-5'>一</b>文詳解<b class='flag-5'>Verilog</b> HDL