伦伦影院久久影视,天天操天天干天天射,ririsao久久精品一区 ,一本大道香蕉大久在红桃,999久久久免费精品国产色夜,色悠悠久久综合88,亚洲国产精品久久无套麻豆,亚洲香蕉毛片久久网站,一本一道久久综合狠狠老

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

大規模ASIC或FPGA設計中異步FIFO設計闡述

FPGA之家 ? 來源:EETOP ? 作者:ThinkSpark ? 2021-09-30 09:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、概述

在大規模ASICFPGA設計中,多時鐘系統往往是不可避免的,這樣就產生了不同時鐘域數據傳輸的問題,其中一個比較好的解決方案就是使用異步FIFO來作不同時鐘域數據傳輸的緩沖區,這樣既可以使相異時鐘域數據傳輸的時序要求變得寬松,也提高了它們之間的傳輸效率。此文內容就是闡述異步FIFO的設計。

二、設計原理

2.1結構框圖

73ca2282-218b-11ec-82a8-dac502259ad0.jpg


Fig. 2.1.1

如上圖所示的同步模塊synchronize to write clk,其作用是把讀時鐘域的讀指針rd_ptr采集到寫時鐘(wr_clk)域,然后和寫指針wr_ptr進行比較從而產生或撤消寫滿標志位wr_full;類似地,同步模塊synchronize to read clk的作用是把寫時鐘域的寫指針wr_ptr采集到讀時鐘域,然后和讀指針rd_ptr進行比較從而產生或撤消讀空標志位rd_empty。

另外還有寫指針wr_ptr和寫滿標志位wr_full產生模塊,讀指針rd_ptr和讀空標志位rd_empty產生模塊,以及雙端口存儲RAM模塊。

2.2二進制計數器存在的問題

異步FIFO讀寫指針需要在數學上的操作和比較才能產生準確的空滿標志位,但由于讀寫指針屬于不同的時鐘域及讀寫時鐘相位關系的不確定性,同步模塊采集另一時鐘域的指針時,此指針有可能正處在跳變的過程中,如圖Fig.2.2.1所示,那么采集到的值很有可能是不期望的值,當然,不期望的錯誤結果也會隨之發生。

上圖中,rd_ptr2sync 3和4以及4和5之間的中間態是由于到各寄存器的時鐘rd_clk存在偏差而引起的。二進制的遞增操作,在大多數情況下都會有兩位或者兩以上的bit位在同一個遞增操作內發生變化,但由于實際電路中會存在時鐘偏差和不同的路徑延時,二進制計數器在自增時會不可避免地產生錯誤的中間結果,如圖Fig.2.2.2。

上圖是Fig.2.2.1的電路原型以及局部波形的放大。由于rd_clk上升沿到達三寄存器的時間各不相同,這就導致了rd_ptr2sync的值從3’b011跳變3’b100的過程中經歷了3’b111和3’b101,直到最后一個時鐘(rd_clk0)沿的到來后rd_ptr2sync才跳變到正確結果3’b100。中間結果的持續的時間雖然相對短暫,但是這些不正確的中間結果完全有可能被其它時鐘域的同步模塊采集到而產生錯誤的動作,見上圖。

由此可見,要避免中間結果的產生,其中一個可行的方案就是使被同步模塊采集的數據遞變時,每次只有一個bit位發生改變。格雷碼計數器就是一個不錯的選擇。

2.3格雷碼計數器的實現

2.3.1格雷碼的表現形式

格雷碼一個最大的特點就是在遞增或遞減的過程中,每次只變化一位,這是它最大的優點。同時它也有自己的局限性,那就是循環計數深度必須是2的n次冪,否則就失去了每次只變化一位的特性。深度為16的二進制及格雷碼遞變表如下:

Binary Gray

0 0000 0000

1 0001 0001

2 0010 0011

3 0011 0010

4 0100 0110

5 0101 0111

6 0110 0101

7 0111 0100

8 1000 1100

9 1001 1101

10 1010 1111

11 1011 1110

12 1100 1010

13 1101 1011

14 1110 1001

15 1111 1000

0 0000 0000

2.3.2二進制和格雷碼的相互轉換

1、二進制到格雷碼:

745ae790-218b-11ec-82a8-dac502259ad0.png

2.3.3格雷碼計數器的實現

如下圖fig.2.3.1所示,指向存儲器的地址指針由二進制計數器產生,而用于跨時鐘域傳播的格雷碼指針是對二進制指針的實時轉換并用寄存器采集獲得的。這里要注意的是,計數器的位寬比實際所需的位寬要多出一位,這樣做的目的是方便判斷FIFO的空或滿,這一點下文中將會介紹。

2.4空滿標志位的產生

異步FIFO最核心的部分就是精確產生空滿標志位,這直接關系到設計的成敗。本文采用比較讀寫指針來判斷FIFO的空滿,如果FIFO的深度是n-1位線所能訪問到的地址空間,那么此設計所要用的指針位寬就比實際多出一位,也就是n位,這樣做有助于判斷FIFO是空還是滿。

2.4.1讀空標志位的產生

當讀地址rd_ptr趕上寫地址wr_ptr,也就是rd_ptr完全等于wr_ptr時,可以斷定,FIFO里的數據已被讀空,而且只有在兩種情況下,FIFO才會為空:第一種是系統復位,讀寫指針全部清零;另一種情況是在FIFO不為空時,數據讀出的速率快于數據寫入的速率,讀地址趕上寫地址時FIFO為空。空標志位的產生需要在讀時鐘域里完成,這樣不至于發生FIFO已經為空了而空標志位還沒有產生的情況,但是可能會發生FIFO里已經有數據了而空標志位還沒有撤消的情況,不過就算是在最壞情況下,空標志位撤消的滯后也只有三個時鐘周期,這個問題不會引起傳輸錯誤;還有一種情況就是空標志比較邏輯檢測到讀地址和寫地址相同后緊接著系統產生了寫操作,寫地址增加,FIFO內有了新數據,由于同步模塊的滯后性,用于比較的寫地址不能及時更新,這樣,一個本不應該有的空標志信號就產生了,不過這種情況也不會導致錯誤的發生,像這種FIFO非空而產生空標志信號的情況稱為“虛空”。

74d0ccf8-218b-11ec-82a8-dac502259ad0.png


Fig. 2.4.1.1空標志產生邏輯

如圖Fig. 2.4.1.1空標志產生邏輯,寫時鐘域的寫指針通過兩級寄存被同步到讀時鐘域之后與讀指針進行比較,如果完全相等,則會產生空標志信號;同步模塊用兩級寄存器來實現是為了消除可能的亞穩態,正如前面所述,因為wr_ptr_gray是用格雷碼實現的,即使同步模塊是在wr_ptr_gray跳變的時刻進行采集,其采集到的所有可能值也只有兩個,一個是跳變之前的值,一個是跳變之后的值,它們只相差1,最壞情況也只是產生了“虛空”信號,而這不會引起錯誤傳輸。

2.4.2寫滿標志位的產生

和讀空標志位產生機制一樣,寫滿標志位也是通過比較讀寫地址產生的。讀寫指針的關系就好比A,B兩個田徑運動員在一環形跑道上賽跑一樣,當B運動員領先A并整整超前一圈時,A,B兩人的地點相同,此種情況對應于讀寫指針指向了同一地址,但寫指針超前整整一圈,FIFO被寫滿。和讀空標志產生一樣,寫滿標志也是讀寫指針相同時產生。但是如果地址的寬度和FIFO實際深度所需的寬度相等,某一時刻讀寫地址相同了,那FIFO是空還是滿就難以判斷了。所以讀寫指針需要增加一位來標記寫地址是否超前讀地址(在系統正確工作的前提下,讀地址不可能超前于寫地址),比如FIFO的深度為8,我們需要用寬度為4的指針。


Fig. 2.4.2.1格雷碼指針和存儲空間的映射關系

如果讀指針的最高位為0,而寫指針的最高位為1,說明寫指針超前于讀指針,這時如果讀寫指針指向同一存儲空間,參照Fig. 2.4.2.1 , 則可判斷為FIFO被寫滿。寫滿標志位產生邏輯只需關心格雷碼指針最高位不同(寫超前于讀)且它們指向同一存儲空間的情況,那么怎么通過比較兩格雷碼指針來判斷這種情況的發生呢?首先,最高位相異(因為讀指針不可能超前于寫指針,所以只可能是寫指針超前于讀指針);其次,如果把最高位為1的所有格雷碼指針的次高位均取反后,除去最高位不看,則指向同一存儲空間的兩指針相同,從而得出第二個條件是:次高也相異。


Fig. 2.4.2.2寫滿標志位產生邏輯

三、總結

前文講述了異步FIFO的應用需要、實現原理,并重點闡述了空滿標志信號的產生方法以及可能會發生的“虛空”和“虛滿”現象。理解了這些關鍵信號的產生原理,設計一個異步FIFO也就不難了。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1662

    文章

    22482

    瀏覽量

    638554
  • asic
    +關注

    關注

    34

    文章

    1277

    瀏覽量

    124905
  • fifo
    +關注

    關注

    3

    文章

    407

    瀏覽量

    45873

原文標題:異步FIFO設計(非常詳細,圖文并茂,值得一看!)

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    淘寶券后價異步數據

    淘寶 券后價異步數據 ,核心是 非阻塞、批量、延遲獲取 商品券后價(原價 - 優惠券),適合大規模商品監控、比價、選品場景。淘寶官方無直接 “券后價異步接口”,需通過 官方 API 組合 +
    的頭像 發表于 03-25 15:39 ?132次閱讀

    高帶寬服務器在大規模數據傳輸的優勢解析

    影響系統性能的重要因素。 如果服務器帶寬不足,就容易出現下載速度慢、視頻加載卡頓、數據同步延遲等問題。因此,很多企業開始部署高帶寬服務器來滿足大規模數據傳輸需求。本文將詳細分析高帶寬服務器在大規模數據傳輸
    的頭像 發表于 03-11 09:14 ?391次閱讀

    基于FPGA的高效內存到串行數據傳輸模塊設計

    本文介紹了一個基于FPGA的內存到串行數據傳輸模塊,該模塊設計用來高效地處理存儲器的數據并傳輸至串行接口。項目中自定義的“datamover_mm2s_fpga_”方案利用異步
    的頭像 發表于 11-12 14:31 ?4454次閱讀
    基于<b class='flag-5'>FPGA</b>的高效內存到串行數據傳輸模塊設計

    TensorRT-LLM的大規模專家并行架構設計

    之前文章已介紹引入大規模 EP 的初衷,本篇將繼續深入介紹 TensorRT-LLM 的大規模專家并行架構設計與創新實現。
    的頭像 發表于 09-23 14:42 ?1301次閱讀
    TensorRT-LLM的<b class='flag-5'>大規模</b>專家并行架構設計

    Wolfspeed碳化硅技術實現大規模商用

    的專利申請量就增長了約 200%。Wolfspeed 強大的知識產權組合支撐著材料和器件方面的關鍵突破,這些突破使得碳化硅 (SiC) 技術得以實現大規模商用。
    的頭像 發表于 09-22 09:31 ?966次閱讀

    大規模專家并行模型在TensorRT-LLM的設計

    DeepSeek-V3 / R1 等模型采用大規模細粒度混合專家模型 (MoE) 架構,大幅提升了開源模型的質量。Llama 4 和 Qwen3 等新發布的開源模型的設計原則也采用了類似的大規模細粒度 MoE 架構。但大規模 M
    的頭像 發表于 09-06 15:21 ?1380次閱讀
    <b class='flag-5'>大規模</b>專家并行模型在TensorRT-LLM的設計

    使用Ansible實現大規模集群自動化部署

    當你面對1000+服務器需要部署時,你還在一臺臺手工操作嗎?本文將揭秘如何用Ansible實現大規模集群的自動化部署,讓運維效率提升10倍!
    的頭像 發表于 08-27 14:41 ?949次閱讀

    FPGA在機器學習的具體應用

    隨著機器學習和人工智能技術的迅猛發展,傳統的中央處理單元(CPU)和圖形處理單元(GPU)已經無法滿足高效處理大規模數據和復雜模型的需求。FPGA(現場可編程門陣列)作為一種靈活且高效的硬件加速平臺
    的頭像 發表于 07-16 15:34 ?3037次閱讀

    AMD FPGA異步模式與同步模式的對比

    本文講述了AMD UltraScale /UltraScale+ FPGA 原生模式下,異步模式與同步模式的對比及其對時鐘設置的影響。
    的頭像 發表于 07-07 13:47 ?1745次閱讀

    cy7c68013a異步slave fifo模式,外部mcu無法讀寫fifo怎么解決?

    cy7c68013a 異步slave fifo 模式,外部mcu無法讀寫fifo 上位機發送bulk數據,flag標志是對的,SLCS也拉低了,是設置的低有效, 檢測到了flag不為空的標志后
    發表于 06-03 10:49

    三維高斯潑濺大規模視覺SLAM系統解析

    近期興起的神經輻射場(NeRF)與三維高斯潑濺(3DGS)技術在視覺SLAM展現出令人鼓舞的突破性成果。然而,當前主流方法多依賴RGBD傳感器,并且僅適用于室內環境。在大規模室外場景的重建魯棒性
    的頭像 發表于 05-27 14:13 ?1764次閱讀
    三維高斯潑濺<b class='flag-5'>大規模</b>視覺SLAM系統解析

    薄型、多頻段、大規模物聯網前端模塊 skyworksinc

    電子發燒友網為你提供()薄型、多頻段、大規模物聯網前端模塊相關產品參數、數據手冊,更有薄型、多頻段、大規模物聯網前端模塊的引腳圖、接線圖、封裝手冊、中文資料、英文資料,薄型、多頻段、大規模物聯網前端模塊真值表,薄型、多頻段、
    發表于 05-15 18:32
    薄型、多頻段、<b class='flag-5'>大規模</b>物聯網前端模塊 skyworksinc

    帶耦合器的大規模物聯網半雙工前端模塊 skyworksinc

    電子發燒友網為你提供()帶耦合器的大規模物聯網半雙工前端模塊相關產品參數、數據手冊,更有帶耦合器的大規模物聯網半雙工前端模塊的引腳圖、接線圖、封裝手冊、中文資料、英文資料,帶耦合器的大規模物聯網半雙工前端模塊真值表,帶耦合器的
    發表于 05-09 18:35
    帶耦合器的<b class='flag-5'>大規模</b>物聯網半雙工前端模塊 skyworksinc

    智多晶FIFO_Generator IP介紹

    FIFO_Generator是智多晶設計的一款通用型FIFO IP。當前發布的FIFO_Generator IP是2.0版本,相比之前的1.1版本主要新增了非等比輸入輸出數據位寬支持和異步
    的頭像 發表于 04-25 17:24 ?1969次閱讀
    智多晶<b class='flag-5'>FIFO</b>_Generator IP介紹

    大規模 GOA 液晶線路修復方法

    在液晶面板制造領域,GOA(Gate Driver on Array)技術因其諸多優勢得到廣泛應用。然而,大規模生產過程,不可避免會出現線路故障,如何高效修復這些線路,成為保障產能與產品質量的關鍵
    的頭像 發表于 04-24 13:46 ?956次閱讀
    <b class='flag-5'>大規模</b> GOA 液晶線路修復方法