国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

國產AGM FPGA設計流程的詳細介紹

國產FPGA技術分享 ? 來源:國產FPGA技術分享 ? 作者:國產FPGA技術分享 ? 2021-06-24 22:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

AGM Micro是領先的可編程SoC、通用32位MCU、和異構(MCU)邊緣計算芯片和方案提供商,致力于為消費電子、工業和AIoT中高量市場提供智能化的設計軟件和芯片系統。AGM針對不同的縱向應用市場,并擁有19個知識產權,以及獲得專利的編譯軟件(包括數據庫、綜合、布局、布線、時序分析、比特流產生等)及電路。公司的所有芯片產品線均達到接近ASIC的低成本,并兼具靈活性。

以下是AGM FPGA的一份快速入門介紹,限于篇幅,如有不詳盡的地方,歡迎留意或者郵件溝通交流。

3. 設計流程

從新建工程一步一步操作,直到生成編程文件,燒錄到目標器件上。此部分將Supra和Quartus II一起配合使用。

3.1 在Supra中新建工程

打開 Supra,新建工程(File->Project->New Project),設置工程目錄和工程名稱。具體步驟如下:

1、 準備工作:在電腦上先建立一個保存AGM項目工程文件的文件夾。比如在D盤,建立一個AGM_Project\LED_PLL的文件夾。并將使用內置晶振的inpll.v和inpll.ip這2個文件放在該文件夾的目錄下。若不需要使用內置的時鐘及PLL,則導入inpll.v和inpll.ip的步驟可以忽略)。

1.jpg

2、 打開Supra軟件新建工程;

AGM2.jpg

圖 3.1 在Supra中新建工程

3、 選擇保持路徑及輸入工程名稱;

保存的目錄選擇D:\AGM_Project\LED_PLL,Project name的框內輸入工程名稱:LED。然后點擊Save保存工程。

AGM3.jpg

圖 3.2 選擇保存位置及輸入工程名稱

點擊Save后,彈出的對話框點OK。

4、 工程轉換(Migrate);

選擇菜單: ”Tools -> Migrate” ,或者點擊Migrate按鈕。

AGM4.jpg

圖 3.3 菜單選擇

Target Directory:是默認選擇當前的工程目錄,無法修改;

Select migrate from directory:不填;

Input design name:輸入設計名稱(例如這里填入:LED);

Select device:從下拉菜單中選擇AG1280Q48;

Select ve file:不填;

Select IP file(s) :點擊Browse,在LED_PLL工程目錄下導入事先保存的inpll.ip;

(注意:1、因為該例程使用了芯片內部集成的晶振,所以需要導入此inpll.ip。若是不需要使用晶振,則不需要導入inpll.ip。

2、現在設的這個PLL的模塊inpll.ip,test1輸出大約37M,test2輸出62MHz,芯片不同略有不同;)

將上述信息設置完成后,如圖 3.4所示,點擊Next。

AGM5.png

圖 3.4 Migrate 窗口設置

5、點擊 Next后,出現如圖 3.5所示的畫面。軟件會生成一個以 LED 命名的Quartus II格式的Project文件,。下一步操作切換到Quartus II軟件中繼續進行。

AGM6.jpg

圖 3.5 Migrate設置完成



3.2 在Quartus II中進行HDL設計

打開Quartus II, 然后選擇Open Project…,打開上一步在Supra中建立的LED Project。

AGM7.jpg

圖 3.6 Quartus II中打開Supra建的工程

AGM8.jpg

圖 3.7 在Quartus II打開LED.qpf文件

LED的工程已經建立好,在Quartus II中,對應選擇的器件是EP2C70F896C8,這個不用關注,只需要在Quartus II中編寫HDL代碼,綜合等。

AGM9.jpg

圖 3.8 在Quartus II中編寫HDL代碼

HDL程序編寫完成點保存,然后選擇菜單欄的Processing-àStart Compilation。編譯如果提示有錯誤,就對代碼進行修改,直到沒有Error提示為止。

AGM10.jpg

圖 3.9 HDL程序編譯

編譯若有錯誤,可以根據下面的報錯提示,如”LED” is undfined( LED未聲明),故需要修改HDL代碼。

AGM010.jpg

圖 3.10 Qurtus II 錯誤報告

在LED.v的程序代碼中,將module名稱從led修改為LED,然后點擊保存。以后修改原設計,在Quartus II里只需執行正常的編譯(Start Compilation)。

AGM011.jpg

圖 3.11 修改程序后,重新編譯

重新再編譯,等編譯通過后, 在Quartus II 中選擇菜單中 Tools -> Tcl Scripts...。

注意:Tcl Scripts...只需要在第一次新建工程的時候需要執行,后續修改HDL代碼,Compile通過后,不需要再執行Tcl Scripts...。

TCL.jpg

圖 3.12 Tcl 操作

在Tcl Scripts窗口中選 af_quartus.tcl,點擊 Run。

AFS.jpg

圖 3.13點擊 Run進行編譯

中間會彈出命令窗口,不用理會,后臺會自動處理。

LV.jpg

圖 3.14 臨時彈出命令窗口

AG1.jpg

圖 3.15 執行TCL操作完成后提示通過OK

如下圖,點擊OK。

AG2.jpg

圖 3.16 編譯成功

3.4 功能引腳分配

Quartus II 里編譯成功后,在工程目錄D:\AGM_Project\LED_PLL中,找到LED.asf 文件。

AA1.png

圖 3.17 打開工程目錄下的管腳配置文件LED.asf

該LED.asf文件可以通過記事本打開,也可以直接拖動到Quartus II中打開。LED.asf文件初始狀態是一個空文檔,打開后是一片空白,用戶可以直接編輯管腳分配說明,(具體請參考芯片的管腳映射列表,確定 IO 名稱及位置),注意:PLL 的輸入時鐘必須是芯片的全局輸入時鐘管腳(AG1280Q48的是Pin_13,Pin_15,Pin_19 這三個)LED.asf的管腳指定描述如下。LED.asf文件內容如圖 3.18所示,編輯完成后,點擊保存即可。

set_global_assignment -name RESERVE_ALL_UNUSED_PINS WEAK_PULL_UP

set_location_assignment PIN_13 -to clk

set_location_assignment PIN_20 -to rst

set_location_assignment PIN_1 -to test1

set_location_assignment PIN_2 -to test2

set_location_assignment PIN_44 -to led[0]

set_location_assignment PIN_45 -to led[1]

set_location_assignment PIN_46 -to led[2]

set_location_assignment PIN_48 -to led[3]

set_instance_assignment -name WEAK_PULL_UP_RESISTOR ON -to rst

注意:1、器件的引腳序號,QFN48封裝的序號是從1一直到48,除了當中的電源VCC、GND和JTAG引腳不能作為使用,其他的普通的I/O都可以分配使用。

2、CLK信號必須要通過名稱為IO Global的全局引腳接入,否則可能導致無法分配引腳。

3、Reset信號也建議從IO Global的全局引腳接入。

AA2.jpg

圖 3.18 編寫管腳配置文件

補充,AG1280Q48的引腳定義如下:

AA3.jpg

圖 3.19 AG1280Q48 PINOUT

3.5 在Supra中進行項目編譯

返回Supra 中,點擊Next,開始進行編譯,參數按照默認的。如圖3.20和圖3.21所示。

AA4.png

圖3.20 點擊Next

AA5.png

圖3.21 保持默認參數

參數保持默認的,然后點擊Finish,軟件后臺將進行布局布線等操作。等待軟件提示成功,如圖3.22所示。

AA6.png

圖3.22 設計編譯成功

編譯成功后,軟件將自動生成燒寫文件,LED_hybrid.prg。

3.6 芯片燒寫

在Supra 軟件菜單欄中選Tools ---à Program,或者點擊Program圖標。選中 DesignName_hybrid.prg,這里我們選擇LED_hybrid.prg,然后點擊Program開始程序燒寫。燒寫成功后,CDONE 管腳會變高。

審核編輯:符乾江

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22412

    瀏覽量

    636346
  • AGM
    AGM
    +關注

    關注

    0

    文章

    91

    瀏覽量

    17891
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    為什么國產MCU的工程生態很難統一?

    背景 國產 MCU 種類多、廠商眾多,生態碎片化明顯。 主要原因 廠商 SDK 不統一 :API、驅動結構差異大 開發工具閉源 :無法統一配置流程 工程模板缺失 :初始化步驟、外設配置不一致 社區
    發表于 01-28 09:25

    中科億海微牽頭構建國產FPGA/EDA生態 以協同創新破解“卡脖子”難題

    近日,中科億海微牽頭聯合上海合見工軟、復旦大學等多家國內FPGA/EDA領域頭部單位,圍繞國產FPGA集成開發工具與國際頂尖產品間的技術差距,滿足億門級FPGA設計的高可靠性和
    的頭像 發表于 12-25 18:11 ?583次閱讀
    中科億海微牽頭構建<b class='flag-5'>國產</b>化<b class='flag-5'>FPGA</b>/EDA生態 以協同創新破解“卡脖子”難題

    智多晶 SA5T-200亮點前瞻 國產FPGA顛覆性新品

    國產 FPGA 崛起正當時;當國外壟斷占據93%市場份額,當國產替代成為產業必答題,一場打破 “卡脖” 困境的技術盛會即將重磅來襲! 2025 年 12 月 16 日,國產
    的頭像 發表于 12-15 14:44 ?6.3w次閱讀

    FPGA板下載運行調試流程

    今天主要介紹一下整個FPGA板下載運行調試流程。 1、首先,參考網址https://doc.nucleisys.com/hbirdv2/soc_peripherals/ips.html#gpio 第
    發表于 10-29 06:57

    FPGA板下載調試流程

    今天主要介紹一下整個FPGA板下載運行調試流程。 1、首先,參考網址https://doc.nucleisys.com/hbirdv2/soc_peripherals/ips.html#gpio 第
    發表于 10-29 06:37

    國產芯生態,融合創未來|2025全國高校國產FPGA產學研融合研討交流會圓滿舉辦

    隨著全球半導體產業快速發展,國產FPGA已成為推動技術創新與產業升級的重要力量。為促進產學研深度融合,近日,由深圳市紫光同創電子股份有限公司主辦,深圳市小眼睛科技有限公司協辦的“2025全國高校國產
    的頭像 發表于 08-27 15:03 ?1392次閱讀
    <b class='flag-5'>國產</b>芯生態,融合創未來|2025全國高校<b class='flag-5'>國產</b><b class='flag-5'>FPGA</b>產學研融合研討交流會圓滿舉辦

    從應用場景看國產FPGA潛力,紫光同創研討會武漢·北京站回顧

    領域的近 200 位行業專家齊聚一堂,通過主題演講《紫光同創器件 ALINX 工程應用案例》及 DEMO 演示,展現國產 FPGA 在工程落地的技術實力。 ? 武漢站 (ALINX工程師帶來工程應用案例演講) 北京站 ? (ALINX工程師帶來工程應用案例演講) ? 從應
    的頭像 發表于 08-15 10:09 ?1020次閱讀
    從應用場景看<b class='flag-5'>國產</b>化<b class='flag-5'>FPGA</b>潛力,紫光同創研討會武漢·北京站回顧

    安路科技助力FPGA產學研深度融合 第一屆“國產FPGA教育大會”在重慶圓滿落幕

    近年來,在政策驅動、國產化等趨勢下,國內對FPGA相關人才的需求激增,培養出具備創新思維、堅實的理論基礎與實踐能力的人才是當前行業發展的重要目標之一。 作為國產FPGA的創新者,安路科
    的頭像 發表于 06-05 16:14 ?1519次閱讀

    AGM AG32VH(MCU+FPGA+PSRAM) 系列應用指南

    前言: AGM是AG32 MCU, 可編程SoC和異構MCU的解決方案提供商, 海振遠科技可提供全系列的開發板及SDK資料,方便用戶從0開始,快速上手開發。AGM AG32 MCU和FPGA 目前
    發表于 05-29 15:44

    紫光同創亮相第一屆國產FPGA教育大會

    近日,“第一屆國產FPGA教育大會”在重慶成功舉辦,紫光同創受邀參會并分享了公司在高校國產FPGA生態建設方面的豐碩成果,與高校老師深入交流探討,共同推動
    的頭像 發表于 05-29 15:24 ?1319次閱讀

    AGM AG32 MCU+FPGA 驅動使用(四)

    前言: AGM是AG32 MCU, 可編程SoC和異構MCU的解決方案提供商, 海振遠科技可提供全系列的開發板及SDK資料,方便用戶從0開始,快速上手開發。AGM AG32 MCU和FPGA 目前
    發表于 05-20 11:53

    國產FPGA往事

    首先,這篇文章的后半部分,會有一個廣告:我去年和紫光同創原廠的技術專家寫了一本書——《國產FPGA權威開發指南》,我想送一些書給到熟悉的、曾經熟悉的、或者還未熟悉的FPGA開發者同行,請各位開發者
    的頭像 發表于 04-14 09:53 ?814次閱讀
    <b class='flag-5'>國產</b><b class='flag-5'>FPGA</b>往事

    AGM30P10AP規格書

    電子發燒友網站提供《AGM30P10AP規格書.pdf》資料免費下載
    發表于 03-17 18:09 ?2次下載

    AGM FPGA/MCU燒寫文件類型有哪些及用途

    AGM FPGA/MCU燒寫文件類型有哪些及用途 AGMFPGA和MCU器件,那FPGA/MCU燒寫文件類型有哪些及用途,讓我們一起梳理一
    發表于 03-14 09:54

    封裝失效分析的流程、方法及設備

    本文首先介紹了器件失效的定義、分類和失效機理的統計,然后詳細介紹了封裝失效分析的流程、方法及設備。
    的頭像 發表于 03-13 14:45 ?2183次閱讀
    封裝失效分析的<b class='flag-5'>流程</b>、方法及設備