国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

教你們6個和高速PCB相關的疑難問題

h1654155149.6853 ? 來源:電子工程世界 ? 作者:電子工程世界 ? 2021-05-20 09:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在進行PCB設計時,我們經常會遇到各種各樣的問題,如阻抗匹配、EMI規則等。本文為大家整理了一些和高速PCB相關的疑難問答,希望對大家有所幫助。

1、在高速PCB設計原理圖設計時,如何考慮阻抗匹配問題?

在設計高速 PCB 電路時,阻抗匹配是設計的要素之一。而阻抗值跟走線方式有絕對的關系,例如是走在表面層(microstrip)或內層(stripline/double stripline),與參考層(電源層或地層)的距離,走線寬度,PCB材質等均會影響走線的特性阻抗值。

也就是說要在布線后才能確定阻抗值。一般仿真軟件會因線路模型或所使用的數學算法的限制而無法考慮到一些阻抗不連續的布線情況,這時候在原理圖上只能預留一些terminators(端接),如串聯電阻等,來緩和走線阻抗不連續的效應。真正根本解決問題的方法還是布線時盡量注意避免阻抗不連續的發生。

2、當一塊 PCB 板中有多個數/模功能塊時,常規做法是要將數/模地分開,原因何在?

將數/模地分開的原因是因為數字電路在高低電位切換時會在電源和地產生噪聲,噪聲的大小跟信號的速度及電流大小有關。

如果地平面上不分割且由數字區域電路所產生的噪聲較大而模擬區域的電路又非常接近,則即使數模信號不交叉,模擬的信號依然會被地噪聲干擾。也就是說數模地不分割的方式只能在模擬電路區域距產生大噪聲的數字電路區域較遠時使用。

3、在高速PCB設計時,設計者應該從那些方面去考慮EMC、EMI的規則呢?

一般EMI/EMC設計時需要同時考慮輻射(radiated)與傳導(conducted)兩個方面。前者歸屬于頻率較高的部分(》30MHz)后者則是較低頻的部分(《30MHz)。所以不能只注意高頻而忽略低頻的部分。

一個好的EMI/EMC設計必須一開始布局時就要考慮到器件的位置,PCB疊層的安排,重要聯機的走法,器件的選擇等,如果這些沒有事前有較佳的安排,事后解決則會事倍功半,增加成本。

例如時鐘產生器的位置盡量不要靠近對外的連接器,高速信號盡量走內層并注意特性阻抗匹配與參考層的連續以減少反射,器件所推的信號之斜率(slew rate)盡量小以減低高頻成分,選擇去耦合(decoupling/bypass)電容時注意其頻率響應是否符合需求以降低電源層噪聲。

另外,注意高頻信號電流之回流路徑使其回路面積盡量小(也就是回路阻抗loop impedance 盡量小)以減少輻射。還可以用分割地層的方式以控制高頻噪聲的范圍。最后,適當的選擇PCB 與外殼的接地點(chassis ground)。

4、在做PCB板的時候,為了減小干擾,地線是否應該構成閉和形式?

在做PCB板的時候,一般都要減小回路面積,以便減少干擾。布地線的時候,也不應布成閉合形式,而是布成樹枝狀較好,還有就是要盡可能增大地的面積。

5、怎樣調整走線的拓撲架構來提高信號的完整性?

這種網絡信號方向比較復雜,因為對單向,雙向信號,不同電平種類信號,拓樸影響都不一樣,很難說哪種拓樸對信號質量有利。而且做前仿真時,采用何種拓樸對工程師要求很高,要求對電路原理,信號類型,甚至布線難度等都要了解。

6、在布局、布線中如何處理才能保證100M以上信號的穩定性?

高速數字信號布線,關鍵是減小傳輸線對信號質量的影響。因此,100M 以上的高速信號布局時要求信號走線盡量短。數字電路中,高速信號是用信號上升延時間來界定的。

而且,不同種類的信號(如 TTL,GTL,LVTTL),確保信號質量的方法不一樣。

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4404

    文章

    23878

    瀏覽量

    424303
  • emc
    emc
    +關注

    關注

    176

    文章

    4390

    瀏覽量

    191584
  • 電源層
    +關注

    關注

    0

    文章

    20

    瀏覽量

    8574

原文標題:干貨 | 6個和高速PCB相關的疑難問題

文章出處:【微信號:電子工程世界,微信公眾號:電子工程世界】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    高速PCB諧振威力,不容小覷

    高速先生成員--姜杰 如果大家對平面諧振腔的印象還停留在方方正正的銅皮上,這篇文章可能會顛覆你的認知…… 高速先生最近在做SMA測試板的仿真時,遇到一奇怪的現象:同一塊PCB,某些層
    發表于 02-03 14:36

    高速PCB諧振威力,不容小覷

    高速PCB諧振威力,不容小覷
    的頭像 發表于 02-03 14:31 ?100次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>諧振威力,不容小覷

    PCB板上你是普通油墨,我是低損耗油墨,能一樣嗎?

    一博高速先生成員--黃剛 文章一開始就先給各位選擇困難癥的粉絲們出一道題,如果今天讓你們來設計下面的這組25G光口信號的布線,你會選擇走內層還是表層呢? 其實高速先生相信在座的各位PCB
    發表于 01-23 11:40

    是德科技高頻高速PCB板全流程測試解決方案

    引言 2025年,全球PCB市場正迎來一波強勁的“牛市”,全球總產值已達830億美金,而其中中國市場獨占鰲頭,拿下了將近57.2%的份額。 但隨著大模型服務器、6G通信對傳輸的要求向112Gbps
    的頭像 發表于 01-21 10:52 ?4390次閱讀
    是德科技高頻<b class='flag-5'>高速</b><b class='flag-5'>PCB</b>板全流程測試解決方案

    PCB設計與打樣的6大核心區別,看完少走3月彎路!

    )是電子產品開發中兩緊密相關但目的和流程不同的環節,主要區別體現在目標、流程、側重點、成本與時間等方面,具體如下: ? PCB設計和打樣之間的區別 1. 目標不同 PCB設計: 核心
    的頭像 發表于 11-26 09:17 ?582次閱讀
    <b class='flag-5'>PCB</b>設計與打樣的<b class='flag-5'>6</b>大核心區別,看完少走3<b class='flag-5'>個</b>月彎路!

    隔離地過孔要放哪里,才能最有效減少高速信號過孔串擾?

    的方案。無論是高速過孔本身的優化,還是過孔間串擾的優化,其實都是很難通過經驗甚至常規理論去解決,目前看起來,仿真絕對是更好的選擇了哈! 問題:根據你們的經驗,提出幾種有效的改善高速信號過孔串擾的
    發表于 11-14 14:05

    高速PCB設計EMI避坑指南:5實戰技巧

    一站式PCBA加工廠家今天為大家講講高速PCB設計EMI有什么規則?高速電路PCB設計EMI方法與技巧。在高速
    的頭像 發表于 11-10 09:25 ?640次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設計EMI避坑指南:5<b class='flag-5'>個</b>實戰技巧

    為什么高速信號鏈路 = 芯片 + PCB + 極細同軸線束三者匹配?

    高速信號鏈路的性能,不取決于單一環節,而是“芯片 + PCB + 極細同軸線束”三者的整體匹配;芯片是信號的源,PCB高速通道,線束是關鍵橋梁;三者只有協同優化,才能實現
    的頭像 發表于 11-03 18:48 ?1672次閱讀
    為什么<b class='flag-5'>高速</b>信號鏈路 = 芯片 + <b class='flag-5'>PCB</b> + 極細同軸線束三者匹配?

    PCB“蝕刻因子”是啥,聽說它很影響走線加工的阻抗?

    蝕刻因子是啥玩意咱們先不說,要不先簡單問大家一問題:傳輸線在PCB設計時側面看是矩形的,你們猜猜PCB板廠加工完之后會變成什么形狀呢?
    的頭像 發表于 09-19 11:52 ?705次閱讀
    <b class='flag-5'>PCB</b>“蝕刻因子”是啥,聽說它很影響走線加工的阻抗?

    干貨分享 | 功能安全常見疑難問題匯總

    安全干貨SafetyQ&A“功能安全常見疑難問題解答”在智能駕駛及新能源汽車的飛速發展之下,功能安全已成為繞不開的關鍵領域。然而在實際應用中,一直面臨著諸多問題和挑戰。前不久,磐時舉辦了一場
    的頭像 發表于 09-05 16:21 ?2307次閱讀
    干貨分享 | 功能安全常見<b class='flag-5'>疑難問題</b>匯總

    高速AC耦合電容挨得很近,PCB串擾會不會很大……

    高速先生成員--黃剛 做過類似CPU服務器板PCB設計的朋友都知道,CPU與CPU之間會有很多很多對高速互連的走線,也就是很多圈內人稱為Interlaken的走線。你說這一大把互聯的高速
    發表于 07-22 16:56

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規則6、1/4波長規則7、芯片引腳布線二、信號走線下方添加公共接地
    的頭像 發表于 05-28 19:34 ?2328次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>布局/布線的原則

    高頻高速PCB測試解決方案

    高頻高速PCB廣泛應用于AI、高速通信、數據中心和消費電子等領域。其性能的穩定性和可靠性決定了整個系統的信號完整性和運行效率。高速PCB產業
    的頭像 發表于 05-20 09:13 ?1860次閱讀
    高頻<b class='flag-5'>高速</b><b class='flag-5'>PCB</b>測試解決方案

    高速PCB板的電源布線設計

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進入新的時代后,這對于PCB板的設計提出了更高的要求。本文正是基于這種背景下,對高速PCB設計中最重要的環節之一一電源
    發表于 04-29 17:31

    高速 PCB 設計如何保證信號完整性?看這一文,7技巧總結,秒懂

    今天給大家分享的是:高速 PCB 設計主要是關于 4 高速 PCB 設計常見術語和保證信號完整性的3 種常見技術介紹。一、
    發表于 03-28 13:39