国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

關于ZC706評估板的IBERT誤碼率測試和眼圖掃描詳細分析

Hx ? 來源:FPGA探索者 ? 作者:FPGA探索者 ? 2021-04-27 16:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、IBERT與GT收發器概述

1. IBERT

IBERT(Integrated Bit ErrorRatio Tester,集成誤比特率測試工具),是Xilinx提供用于調試FPGA高速串行接口比特誤碼率性能的工具,最常用在GT高速串行收發器測試:

(1)基于PRBS模塊的誤碼率測試;

(2)測量眼圖;

IBERT核心是為PMA評估和演示而設計,GT收發器的所有主要物理介質連接(PMA)功能都得到支持和可控,包括:TX預加重/后加重、TX差速擺動、RX均衡、決策反饋均衡器(DFE)、鎖相環(PLL)分頻設置等。

2. GT

GT(Gigabyte Transceiver,G比特收發器),通常也稱Serdes、高速收發器。Xilinx的7系列FPGA根據不同的器件類型,集成了GTP、GTX、GTH以及GTZ四種串行高速收發器。按支持的最高線速率排序,GTP是最低的,用于A7系列;GTZ最高,用于少數V7系列;K7和V7中常見的是GTX和GTH。ZC706中包含16個GTX。

GT的應用非常廣泛,高速ADCDAC使用的JESD204B、高速接口SRIO(Serial RapidIO)、Aurora、PCIE、千兆網、XAUI萬兆網等都是基于GT實現。在使用GT之前,首先需要進行IBERT測試,給出誤碼率、眼圖等信息,保證GT收發器工作正常。若IBERT測試不通過,則根據近端、自環和遠端的測試去排除PCB走線、阻抗、時鐘、復位、電源等原因。

二、IBERT配置

1. 在“IP Catalog”中找到IBERT

雙擊IP核進行配置。

100062789-125347-01.png

2. 第一頁配置高速串行協議

第一頁協議選項中默認為Custom1,可以自行輸入線速率、時鐘等參數,其余協議選項是對應著固定的線速率和時鐘,比如tenGBASE-R對應10.3125G通信速率的萬兆網通信,使用時鐘頻率156.25MHz,選擇使用QPLL鎖相環,選擇后整個Quad的4個GT共用一個QPLL(Quad PLL),否則每個Channel通道各自使用自己的CPLL(Channel PLL)。

100062789-125348-02.png

ZC706原理圖第8頁(公眾號回復【ZC706原理圖】獲取),ZC706中的BANK109~112四個Bank是高速收發器Bnak,每個Bnak中含有4個獨立的GT收發器和一個QPLL,組成一個Quad,每個GT稱為一個Channel。其中,Quad109和Quad110是FMC_HPD,Quad111支持Channel0是FMC_LPC,Channel1使用SMA接口輸出,Channel2連接光纖SFP+,Channel3直接TX和RX連接形成自環,用于測試GT,Quad112用于PCIE。

在使用過程中,出于對時鐘的考慮:

Quad109的參考時鐘0來源于FMC_HPC板卡,參考時鐘1未連接(NC);

Quad110的參考時鐘0來源于FMC_HPC板卡,參考時鐘1來源于一個時鐘芯片SI5324,但是需要進行相應配置才能輸出(IIC配置寄存器);

Quad111的參考時鐘0來源于FMC_LPC板卡,參考時鐘1通過SMA接頭由外部輸入;

Quad112的參考時鐘0來源于PCIE設備,參考時鐘1未連接(NC);

綜上考慮,在ZC706沒有連接FMC和PCIE設備情況下,只能使用Quad111的參考時鐘1,通過外部SMA接入差分的參考時鐘。Quad111中的Channel3恰好已經設計成自環,剛好選定Quad111進行IBERT測試。

重要!由于相鄰Bnak可以相互借用時鐘,所以,這里在使用Bnak111的參考時鐘1的前提下,也可以選擇Bnak110和Bnak112上的GT進行IBERT測試,但是不能使用Bnak109,因為Bank111的時鐘無法給Bank109使用,但是可以給Bnak110和Bank112使用。

100062789-125349-03.png

在ZC706板上,如下圖所示,有一個一上電就會輸出的差分時鐘USRCLK,默認輸出頻率156.25MHz,恰好可以用來作為時鐘,并將其通過SMA接頭的USER_SMA_CLOCK輸出,外部使用SMA接頭射頻線將USRCLK和USER_SMA_CLOCK連接,即為Quad111引入了一組156.25MHz的差分時鐘。(注意!兩根射頻線必須等長)

100062789-125350-04.png

標號9和10的兩對SMA接口使用等長的射頻線連接,絲印號P端連接P端,N端連接N端。

100062789-125351-05.png

3. 第二頁配置Quad和參考時鐘

根據2的說明,這里選擇QUAD_111,并將參考時鐘選擇Quad111的參考時鐘1(MGTREFCLK1),由于使用整個Quad的四個通道,并且使用QPLL,所以這里的Channel任選一個Channel0 ~ Channel3即可。

100062789-125352-06.png

4. 第三頁配置時鐘來源

時鐘來源配置為Quad111的參考時鐘1。

100062789-125353-07.png

三、示例工程

示例工程生成參考:如何使用Xilinx官方例程和手冊學習IP核的使用——以高速接口SRIO為例

100062789-125354-08.png

100062789-125355-09.png

四、時鐘配置

增加差分輸入時鐘USRCLK,首先輸入使用IBUFDS差分輸入轉單端得到user_clk信號,然后使用全局緩沖BUFG資源將user_clk綁定全局時鐘網絡,最后使用OBUFDS單端轉差分輸出。

FPGA從外部輸入時鐘時,必須使用全局時鐘輸入管腳輸入,必須經過全局時鐘緩沖IBUFG(單端時鐘)或IBUFGDS(差分時鐘),否則布線報錯,常見的使用方式是IBUF或IBUFDS后加一個BUFG組合。

BUFG,全局緩沖,輸出到達FPGA內部個邏輯單元的時鐘延遲和抖動最小。

參考 https://blog.csdn.net/zkf0100007/article/details/82559250

wire user_clk; IBUFDSIBUFDS_inst_user_clk( .O(user_clk), // Buffer output .I(USRCLK_P_I), // Diff_p bufferinput .IB(USRCLK_N_I) //Diff_n buffer input ); wireuser_clk_bufg; BUFGBUFG_inst_user_clk ( .O(user_clk_bufg), // 1-bit output: Clock output .I(user_clk) ); OBUFDSOBUFDS_inst_user_clock ( .O (USER_SMA_CLOCK_P_O), // Diff_p output .OB(USER_SMA_CLOCK_N_O), //Diff_n output .I (user_clk_bufg) //Buffer input );

IBUFDS+BUFG+OBUFDS。

100062789-125356-10.png

設置XDC時鐘約束和管腳約束:

create_clock -name usrclk -period 6.4 [get_ports USRCLK_P_I] create_clock -name user_sma_clk -period 6.4 [get_portsUSER_SMA_CLOCK_P_O] set_property PACKAGE_PIN AF14 [get_ports USRCLK_P_I] set_property IOSTANDARD LVDS_25 [get_ports USRCLK_P_I] set_property PACKAGE_PIN AD18 [get_ports USER_SMA_CLOCK_P_O] set_property IOSTANDARD LVDS_25 [get_ports USER_SMA_CLOCK_P_O]

五、誤碼率及眼圖測試

編譯、布局布線并生成Bitstream,下載到ZC706。在Vivado下方出現“Serial I/O Links”,點擊Auto-detect links會自動檢測已經連通的鏈路,點擊Create Link可以觀察工程中配置的所有鏈路。

100062789-125357-11.png

點擊Create Link,點擊“+”號選擇上方的鏈路,點擊4次選擇4個鏈路。

100062789-125358-12.png

由于Quad111的Channel3是直接TX和RX直連構成自環,所以下載IBERT后在Link3上就已經實現連通,通信速率10.313Gbps,誤碼率10的-13次方,測試時可以點擊Reset復位重測,更改Links里面的配置時也需要Reset復位一下,否則誤碼率較高。

100062789-125359-13.png

配置4個通道均為近端PCS自環或者近端PMA自環(Near-End),內部構成自環,4個鏈路均進行近端內部自環測試,兩個FPGA通信時可以配置遠端PCS自環或者遠端PMA自環測試鏈路(Far-End)。

100062789-125360-14.png

更改上述配置后,先Reset復位,否則誤碼率較高。

100062789-125361-15.png

創建眼圖的掃描。

100062789-125362-16.png

100062789-125363-17.png

可見在中心位置處眼圖張的比較開(藍色),信道質量較好,橫著看張開的范圍較小,主要原因是運行的線速率太高,如果使用1.25G的千兆網協議,則眼圖會更好。

從信號完整性的角度來看,眼圖中間的藍色區域越大,GTX所對應的PCB高速電路的信號完整性越好。

100062789-125364-18.png

100062789-125365-19.png

編輯:lyn

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 收發器
    +關注

    關注

    10

    文章

    3819

    瀏覽量

    111201
  • IP核
    +關注

    關注

    4

    文章

    344

    瀏覽量

    51948
  • GT
    GT
    +關注

    關注

    0

    文章

    15

    瀏覽量

    24994
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    測試用什么探頭?

    測試的探頭選擇,核心是匹配信號類型和測試速率——高速差分信號優先選差分探頭,低速單端信號可選用單端探頭,特殊場景搭配輔助探頭即可,不用盲目追求高端型號,適配才是關鍵。 日常
    的頭像 發表于 03-05 08:55 ?309次閱讀
    <b class='flag-5'>眼</b><b class='flag-5'>圖</b><b class='flag-5'>測試</b>用什么探頭?

    AI級供電紋波與噪聲的精確測量

    AI級供電的電壓已經低至1V以內,這就要求有更低的疊加在電壓母線上的紋波和噪聲進行測試,以確保良好的電源完整性,避免影響AI芯片的正常工作,確保信號完整性,降低誤碼率
    的頭像 發表于 01-29 15:46 ?218次閱讀
    AI<b class='flag-5'>板</b>級供電紋波與噪聲的精確測量

    普源示波器MSO8204的分析與應用

    在高速數字信號調試領域,分析評估信號完整性和傳輸質量的核心手段。普源精電(RIGOL)自主研發的MSO8204數字示波器,憑借其突破性的實時
    的頭像 發表于 01-08 17:54 ?1079次閱讀
    普源示波器MSO8204的<b class='flag-5'>眼</b><b class='flag-5'>圖</b><b class='flag-5'>分析</b>與應用

    渾圓天成!Profinet轉EtherCAT網關模塊配置的詳細分析

    渾圓天成!Profinet轉EtherCAT網關模塊配置的詳細分析 渾圓天成!Profinet轉EtherCAT網關模塊配置的詳細分析 在某工廠的生產系統中,需實現西門子S7-1200PLC與伺服
    的頭像 發表于 12-24 17:27 ?574次閱讀
    渾圓天成!Profinet轉EtherCAT網關模塊配置的<b class='flag-5'>詳細分析</b>

    如何用泰克示波器進行分析

    在現代高速數字通信系統中,分析評估信號完整性和傳輸質量的核心工具。泰克示波器憑借其高精度和豐富的分析功能,成為工程師進行
    的頭像 發表于 12-10 17:26 ?1152次閱讀
    如何用泰克示波器進行<b class='flag-5'>眼</b><b class='flag-5'>圖</b><b class='flag-5'>分析</b>

    IBERT GT收發器誤碼率測試實例

    IBERT(Integrated Bit Error Ratio Tester),集成誤碼率測試儀。作為用戶來說可以使用這個工具對自己設計的板子中的高速串行收發器進行簡單測試,從而判斷
    的頭像 發表于 11-24 09:11 ?2966次閱讀
    <b class='flag-5'>IBERT</b> GT收發器<b class='flag-5'>誤碼率</b><b class='flag-5'>測試</b>實例

    告別“斷聯地獄”:Profibus光纖轉接,主站從站“一鍵”通聯,誤碼率歸零!

    “掉線不服”! ?痛點扎心:銅纜的“短命”魔咒? 傳統Profibus銅纜,120米是極限!變頻器密集的車間,電機啟停、高頻開關電源攪得電磁場高達100V/m,誤碼率飆到15%+,PLC指令延遲50ms+。某汽車廠曾因信號抖動,導致伺服定位偏移0.5mm,良率直接掉坑里……這
    的頭像 發表于 11-10 14:45 ?1171次閱讀
    告別“斷聯地獄”:Profibus光纖轉接,主站從站“一鍵”通聯,<b class='flag-5'>誤碼率</b>歸零!

    比特誤碼率測試儀接收端受限自動校準最佳實踐

    Tektronix提供針對PCIe 6.0 CEM測試的 比特誤碼率測試儀 (BERT) 接收端 (RX) 受限自動校準。該軟件名為Te
    的頭像 發表于 10-24 16:16 ?4049次閱讀
    比特<b class='flag-5'>誤碼率</b><b class='flag-5'>測試</b>儀接收端受限<b class='flag-5'>眼</b><b class='flag-5'>圖</b>自動校準最佳實踐

    影響電解電容壽命的主要因素及其詳細分析

    電解電容的壽命受多種因素影響,這些因素相互作用,共同決定了電容在實際使用中的可靠性和穩定性。以下是影響電解電容壽命的主要因素及其詳細分析: 一、核心影響因素:溫度 高溫加速老化 化學機制 :電解液中
    的頭像 發表于 08-08 16:15 ?1864次閱讀

    智多晶XSBERT讓高速串行接口調試化繁為簡

    高速串行接口(如PCIe、以太網、HDMI等)是芯片設計的“高速公路”,但調試過程卻常讓人抓狂——信號質量差、誤碼率高、模糊……耗時耗力的測試流程,是否讓你無數次想對屏幕喊“太難了
    的頭像 發表于 05-30 14:30 ?1034次閱讀
    智多晶XSBERT讓高速串行接口調試化繁為簡

    網絡分析儀的測試和TDR

    高速信號在傳輸過程中對傳輸線的阻抗有明確的要求。如果阻抗不連續,可能會導致信號完整性問題,例如信號反射、抖動增大、誤碼率上升,甚至可能引發電磁干擾(EMI)問題。因此,高速信號路徑中的各個環節,包括
    的頭像 發表于 05-21 10:39 ?3150次閱讀
    網絡<b class='flag-5'>分析</b>儀的<b class='flag-5'>眼</b><b class='flag-5'>圖</b><b class='flag-5'>測試</b>和TDR

    M8040A/M8199助力數據中心收發信機測試

    隨著數字通信和大數據的不斷發展,誤碼率測試變得越來越重要。高性能誤碼率測試儀作為一種關鍵的測試設備,可以對數字信號進行高速、高精度的
    的頭像 發表于 05-12 16:57 ?702次閱讀
    M8040A/M8199助力數據中心收發信機<b class='flag-5'>測試</b>

    泰克示波器MDO32分析全指南

    在現代高速數字通信系統中,分析評估信號完整性的核心工具。泰克MDO32系列示波器憑借其強大的混合域分析能力,為工程師提供了經濟高效的
    的頭像 發表于 04-30 15:14 ?1128次閱讀
    泰克示波器MDO32<b class='flag-5'>眼</b><b class='flag-5'>圖</b><b class='flag-5'>分析</b>全指南

    怎么使用STM32F723的開發測試HS的

    請問怎么使用STM32F723的開發測試HS的,開發程序包含USBD_HS_TESTMODE_ENABLE后按教程修改了USBD_L
    發表于 03-13 07:32

    PCB仿真相同損耗下,28G NRZ的產品不能直接升級到56G PAM4?

    沒眼花吧,每種電平只有5個顏色嗎?不是說好的從1dB到6dB一共6個損耗量級的掃描嗎?對的,你沒看錯,誤碼率
    發表于 03-11 11:32