国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于DDR3和FPGA部分的20個(gè)設(shè)計(jì)規(guī)范總結(jié)

FPGA之家 ? 來(lái)源:ZYNQ公眾號(hào) ? 作者:一顆理智松 ? 2021-05-03 11:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

DQ0-7 八根線必須連到同一T塊(也稱為字節(jié)組)上,一旦分在一起,這個(gè)字節(jié)組就不能放地址線和控制線了,只能放數(shù)據(jù)線。

每組數(shù)據(jù)線對(duì)應(yīng)的DQS必須連到N6,N7上,也就是QBC或者是DBC上

字節(jié)組的N1和N12不能使用作為數(shù)據(jù)線,并且如果這個(gè)字節(jié)組放了其他數(shù)據(jù)線,則N1,N12相當(dāng)于廢掉,地址線和控制線也不能放。

DM信號(hào)必須位于與其相對(duì)應(yīng)的DQ所在的字節(jié)組的N0引腳上

當(dāng)然如果禁用DM,N0可以用于其他DQ,但是不能給地址線和控制線,

如果禁用DM,必須將其在PCB上拉低,

x4作為半個(gè)字節(jié),必須成對(duì)使用,比如半個(gè)字節(jié),一個(gè)字節(jié),兩個(gè)字節(jié),四個(gè)字節(jié) 分別對(duì)應(yīng)DQ0-3 DQ0-7 DQ0-15 DQ0-31

如果是用四片DDR,必然會(huì)用到3個(gè)bank,三個(gè)bank必須連續(xù),地址線控制線bank必須位于中間bank,

地址線和控制線必須位于同一bank中,并且,可以位于那一個(gè)字節(jié)通道的13個(gè)引腳的任何一個(gè)。

對(duì)于RDIMM和UDIMM的雙插槽配置,cs,odt,cke和ck端口寬度加倍。

ck對(duì)必須位于地址/控制字節(jié)通道中的任何PN對(duì)上

RESET_N可以位于任何引腳,且IO標(biāo)準(zhǔn)為SSTL15 復(fù)位的時(shí)候應(yīng)該是拉低,加電期間保持高電平。加個(gè)4.7K下拉電阻,

DDR使用的IObank必須在同一列中,64 65 66這樣

支持接口最大是80位寬,五個(gè)DDR同時(shí)存在 對(duì)DIMM無(wú)效

不允許跳著bank使用DDR,比如使用64 66bank

并且有一個(gè)晶振輸出放在地址線控制線bank的GCIO引腳上,而且必須是差分時(shí)鐘。

在UG571中指出,如果某一bank用于連接存儲(chǔ)芯片,要將其VREF引腳連接1k電阻再到GND

如果字節(jié)組被設(shè)置用于存儲(chǔ)IO那么不能將系統(tǒng)復(fù)位分配給字節(jié)N0和N6

給DDR ip核的時(shí)鐘輸入必須是差分時(shí)鐘。

以上均屬于個(gè)人拙見(jiàn),不保證正確,僅供參考。

原文標(biāo)題:總結(jié)了20個(gè)DDR3和FPGA部分的設(shè)計(jì)規(guī)范

文章出處:【微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22412

    瀏覽量

    636412
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    754

    瀏覽量

    69134

原文標(biāo)題:總結(jié)了20個(gè)DDR3和FPGA部分的設(shè)計(jì)規(guī)范

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    TI SN74SSQEA32882:DDR3/DDR3L注冊(cè)式DIMM的理想時(shí)鐘驅(qū)動(dòng)器

    TI SN74SSQEA32882:DDR3/DDR3L注冊(cè)式DIMM的理想時(shí)鐘驅(qū)動(dòng)器 在DDR3DDR3L注冊(cè)式DIMM(RDIMM)的設(shè)計(jì)中,一款性能出色的時(shí)鐘驅(qū)動(dòng)器至關(guān)重要。今
    的頭像 發(fā)表于 02-09 14:20 ?227次閱讀

    探索SN74SSQEB32882:DDR3內(nèi)存的高效時(shí)鐘驅(qū)動(dòng)解決方案

    探索SN74SSQEB32882:DDR3內(nèi)存的高效時(shí)鐘驅(qū)動(dòng)解決方案 在DDR3內(nèi)存設(shè)計(jì)領(lǐng)域,時(shí)鐘驅(qū)動(dòng)芯片的性能對(duì)于系統(tǒng)的穩(wěn)定性和效率起著關(guān)鍵作用。今天,我們就來(lái)深入了解德州儀器(TI)推出
    的頭像 發(fā)表于 02-09 11:35 ?210次閱讀

    探索 SN74SSQEC32882:DDR3 注冊(cè) DIMM 的理想時(shí)鐘驅(qū)動(dòng)器

    探索 SN74SSQEC32882:DDR3 注冊(cè) DIMM 的理想時(shí)鐘驅(qū)動(dòng)器 在 DDR3 注冊(cè) DIMM 的設(shè)計(jì)領(lǐng)域,找到一款性能卓越、功能豐富且功耗優(yōu)化的時(shí)鐘驅(qū)動(dòng)器至關(guān)重要。今天,我們就來(lái)深入
    的頭像 發(fā)表于 02-09 11:05 ?171次閱讀

    Texas Instruments TS3DDR3812:DDR3應(yīng)用的理想12通道開(kāi)關(guān)解決方案

    Texas Instruments TS3DDR3812:DDR3應(yīng)用的理想12通道開(kāi)關(guān)解決方案 在DDR3應(yīng)用的領(lǐng)域中,一款性能出色的開(kāi)關(guān)能夠顯著提升系統(tǒng)的效率和穩(wěn)定性。Texas
    的頭像 發(fā)表于 01-14 11:30 ?346次閱讀

    HummingBird EV Kit - DDR3 引腳不匹配是怎么回事?

    下面是HummingBird EV Kit給的版圖,其中DDR3_D0對(duì)應(yīng)的應(yīng)該是板子上的FPGA的C2引腳:? 不過(guò)我在配置MIG的時(shí)候,通過(guò)讀入ucf文件的方式配置DDR3 SDRAM的引腳
    發(fā)表于 11-06 07:57

    DDR3 SDRAM參考設(shè)計(jì)手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《DDR3 SDRAM參考設(shè)計(jì)手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 11-05 17:04 ?8次下載

    DDR200T中的DDR3的使用配置

    蜂鳥(niǎo)DDR200T中DDR3的ip配置案列,提供DDR3引腳配置。具體參數(shù)可更具項(xiàng)目實(shí)際更改。 這里選用的axi接口 在賽靈思的IP配置中沒(méi)有MT41K28M6JT-125K內(nèi)存的信息,因此選用
    發(fā)表于 10-21 11:19

    AD設(shè)計(jì)DDR3時(shí)等長(zhǎng)設(shè)計(jì)技巧

    本文緊接著前一個(gè)文檔《AD設(shè)計(jì)DDR3時(shí)等長(zhǎng)設(shè)計(jì)技巧-數(shù)據(jù)線等長(zhǎng) 》。本文著重講解DDR地址線、控制信號(hào)線等長(zhǎng)設(shè)計(jì),因?yàn)榈刂肪€、控制信號(hào)線有分支,SOC有可能帶有2片DDR或者更多,我
    發(fā)表于 07-29 16:14 ?3次下載

    AD設(shè)計(jì)DDR3時(shí)等長(zhǎng)設(shè)計(jì)技巧

    的講解數(shù)據(jù)線等長(zhǎng)設(shè)計(jì)。? ? ? 在另一個(gè)文件《AD設(shè)計(jì)DDR3時(shí)等長(zhǎng)設(shè)計(jì)技巧-地址線T型等長(zhǎng)》中著重講解使用AD設(shè)計(jì)DDR地址線走線T型走線等長(zhǎng)處理的方法和技巧。
    發(fā)表于 07-28 16:33 ?5次下載

    【RK3568+PG2L50H開(kāi)發(fā)板實(shí)驗(yàn)例程】FPGA部分 | DDR3 讀寫(xiě)實(shí)驗(yàn)例程

    方式比較靈活,采用軟核實(shí)現(xiàn) DDR memory 的控制,有如下特點(diǎn): 支持 DDR3 支持 x8、x16 Memory Device 最大位寬支持 32 bit 支持精簡(jiǎn)的 AXI4 總線協(xié)議 一個(gè)
    發(fā)表于 07-10 10:46

    在Vivado調(diào)用MIG產(chǎn)生DDR3的問(wèn)題解析

    下面是調(diào)用的DDR3模塊的,模塊的倒數(shù)第二行是,模塊的時(shí)鐘輸入,時(shí)鐘源來(lái)自PLL產(chǎn)生的系統(tǒng)時(shí)鐘的倍頻。
    的頭像 發(fā)表于 05-03 10:21 ?1548次閱讀
    在Vivado調(diào)用MIG產(chǎn)生<b class='flag-5'>DDR3</b>的問(wèn)題解析

    TPS51116 完整的DDR、DDR2、DDR3、DDR3L、LPDDR3DDR4 電源解決方案同步降壓控制器數(shù)據(jù)手冊(cè)

    TPS51116為 DDR/SSTL-2、DDR2/SSTL-18、DDR3/SSTL-15、DDR3L、LPDDR3
    的頭像 發(fā)表于 04-29 16:38 ?1229次閱讀
    TPS51116 完整的<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b>、<b class='flag-5'>DDR3</b>L、LPDDR<b class='flag-5'>3</b> 和 <b class='flag-5'>DDR</b>4 電源解決方案同步降壓控制器數(shù)據(jù)手冊(cè)

    DDR模塊的PCB設(shè)計(jì)要點(diǎn)

    在高速PCB設(shè)計(jì)中,DDR模塊是絕對(duì)繞不過(guò)去的一關(guān)。無(wú)論你用的是DDR、DDR2還是DDR3,只要設(shè)計(jì)不規(guī)范,后果就是——信號(hào)反射、時(shí)序混亂
    的頭像 發(fā)表于 04-29 13:51 ?2896次閱讀
    <b class='flag-5'>DDR</b>模塊的PCB設(shè)計(jì)要點(diǎn)

    DDR3 SDRAM配置教程

    DDR3 SDRAM(Double-Data-Rate ThreeSynchronous Dynamic Random Access Memory)是DDR SDRAM的第三代產(chǎn)品,相較于DDR2,
    的頭像 發(fā)表于 04-10 09:42 ?4173次閱讀
    <b class='flag-5'>DDR3</b> SDRAM配置教程

    燦芯半導(dǎo)體推出DDR3/4和LPDDR3/4 Combo IP

    燦芯半導(dǎo)體(上海)股份有限公司(燦芯股份,688691)宣布推出基于28HKD 0.9V/2.5V 平臺(tái)的DDR3/4, LPDDR3/4 Combo IP。該IP具備廣泛的協(xié)議兼容性,支持DDR3
    的頭像 發(fā)表于 03-21 16:20 ?1188次閱讀