国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何在vivado創建新工程上使用IP集成器創建塊設計

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2022-02-08 10:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:falwat

版權聲明:本文為博主原創文章,遵循 CC 4.0 BY-SA 版權協議,轉載請附上原文出處鏈接和本聲明。
本文鏈接:https://blog.csdn.net/falwat/article/details/85918300

本文介紹如何在 vivado 開發教程(一) 創建新工程 的基礎上, 使用IP集成器, 創建塊設計。

創建基本的MicroBlaze系統

點擊Vivado 左側流程導航器中的"IP INTERGRATOR" 下的 "Create Block Design".

點擊"Diagram"中心的"+", 或者使用快捷鍵"Ctrl+I", 或者右鍵選擇菜單"Add IP", 選擇"MicroBlaze" ,雙擊加入到塊設計中.

點擊"Diagram"窗口中的"Run Block Automation", 運行塊自動化. 在彈出的對話框中,根據需要修改選項, 這里先不做任何修改, 點擊"OK"完成.

繼續點擊"Diagram"窗口中的"Run Block Automation", 運行塊自動化, 設置時鐘和復位信號.



在"Diagram"窗口中,右鍵選擇菜單"Regenerate Laout", 重新生成布局, 如下圖所示:

添加外設
在"Diagram" 窗口中添加"AXI GPIO" IP核, 點擊"Diagram"窗口頂部的"Run Connection Automation", 運行連接自動化. 按下圖進行配置, 配置完成后, 點擊"OK".


在"Diagram"窗口中,右鍵選擇菜單"Regenerate Laout", 重新生成布局, 如下圖所示:

按照上面的步驟,繼續添加串口IP("AXI Uartlite").

在"Diagram"窗口中,右鍵選擇菜單"Validate Design" 或使用快捷鍵"F6", 驗證設計. 驗證通過后, 關閉"Block Design" 窗口.

生成輸出產品(Generate Output Products)
切回工程管理("PROJECT MANAGER" )視圖, 在 "system(system.bd)"上右鍵選擇菜單"Generate Output Products", 生成輸出產品.

在彈出的對話框中,設置并行運行數量(Number of jobs), 點擊"Generate" 按鈕, 等待生成完成.生成過程中, 內存占用和CPU占用會急劇飆升.

創建HDL包裝(HDL Wrapper)
在 "system(system.bd)"上右鍵選擇菜單"Create HDL Wrapper". 在彈出的對話框中,點擊"OK"即可, 生成的"system_wrapper"會自動被設置為頂層.


審核編輯:何安

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • Vivado
    +關注

    關注

    19

    文章

    857

    瀏覽量

    71099
  • IP集成器
    +關注

    關注

    0

    文章

    4

    瀏覽量

    5885
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    VivadoIP核被鎖定的解決辦法

    當使用不同版本的Vivado打開工程時,IP核被鎖定的情況較為常見。不同版本的VivadoIP核的支持程度和處理方式有所不同。
    的頭像 發表于 02-25 14:00 ?159次閱讀
    <b class='flag-5'>Vivado</b>中<b class='flag-5'>IP</b>核被鎖定的解決辦法

    瑞薩RL78/F22 MCU基于IAR開發環境創建觸摸應用樣例工程

    ? 目錄 01 概述 02 瑞薩RL78/F22 Target Board簡介 03 基于IAR創建觸摸應用樣例工程 –在IAR中創建新工程 –在Smart Configurator中
    的頭像 發表于 01-19 09:33 ?5351次閱讀
    瑞薩RL78/F22 MCU基于IAR開發環境<b class='flag-5'>創建</b>觸摸應用樣例<b class='flag-5'>工程</b>

    瑞薩RL78/F25 MCU基于CS+開發環境創建觸摸應用樣例工程

    作者 Sun Wei 嵌入式處理器事業部應用工程中心 瑞薩電子 ★ 目錄 ?★ 01 概述 02 RL78/F25 Target Board簡介 03 基于CS+創建觸摸應用樣例工程 在CS+中
    的頭像 發表于 01-05 14:53 ?6325次閱讀
    瑞薩RL78/F25 MCU基于CS+開發環境<b class='flag-5'>創建</b>觸摸應用樣例<b class='flag-5'>工程</b>

    何在VS code中配置Zephyr集成開發環境

    一篇文章介紹了如何在VS code中使用瑞薩官方插件為RA芯片創建項目與項目調試,相信大家對RA在VS code中的開發有了基礎的了解。
    的頭像 發表于 11-05 14:46 ?1505次閱讀
    如<b class='flag-5'>何在</b>VS code中配置Zephyr<b class='flag-5'>集成</b>開發環境

    在Windows10運行vivado使用tcl文件創建E203項目路徑錯誤的問題

    軟件版本是vivado2020.1,開發板是MCU200T。由于習慣使用了Windows系統所以想在Windows創建vivado項目進行開發。但是由于Makefile更適合Linu
    發表于 10-28 07:19

    何在Vivado仿真蜂鳥SOC,仿真NucleiStudio編譯好的程序

    如標題所示,我們分享如何在Vivado仿真蜂鳥SOC,仿真NucleiStudio編譯好的程序 具體步驟 1. 將蜂鳥soc移植到Vivado 只要將端口映射好,注意配置好時鐘和
    發表于 10-21 11:08

    創建一個Library工程

    創建一個Library工程 首先選中 File -&gt; New -&gt; C/C++ Project,在彈出的框中,選擇Static Library
    發表于 10-20 09:30

    ENV 創建工程如何燒錄?

    請問, 使用ENV 創建工程, 如何使用DAPLink 燒錄
    發表于 10-10 08:20

    rtthread studio 創建不了工程怎么解決?

    安裝最新studio,路徑默認或自選,重新安裝都會創建工程不成功,報錯如圖 實際上首次安裝rtt studio ,且電腦并未有相關rttsudio創建的相關工程 所有安裝路徑、
    發表于 09-29 06:49

    何在RT-Thread創建一個GD32F470工程

    何在RT-Thread創建一個GD32F470工程
    發表于 09-23 06:09

    使用STM32CubeMX的時候創建工程已經使用的板載資源如何去掉?

    在使用STM32CubeMX的時候創建工程已經使用的板載資源如何去掉?在基于開發板進行工程創建的時候會把板載資源直接初始化,后面想要用不同的功能配置,如何把初始配置去掉?
    發表于 07-22 07:13

    何在Unified IDE中創建視覺庫HLS組件

    Vivado IP 流程(Vitis Unified),在這篇 AMD Vitis HLS 系列 3 中,我們將介紹如何使用 Unified IDE 創建 HLS 組件。這里采用“自下而上”的流程,從 HLS
    的頭像 發表于 07-02 10:55 ?1439次閱讀
    如<b class='flag-5'>何在</b>Unified IDE中<b class='flag-5'>創建</b>視覺庫HLS組件

    使用AMD Vitis Unified IDE創建HLS組件

    這篇文章在開發者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統 IDE) 的基礎撰寫,但使用的是 AMD Vitis Unified IDE,而不是之前傳統版本的 Vitis
    的頭像 發表于 06-20 10:06 ?2325次閱讀
    使用AMD Vitis Unified IDE<b class='flag-5'>創建</b>HLS組件

    如何使用AMD Vitis HLS創建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創建一個 HLS IP,通過 AXI4 接口從存儲器讀取數據、執行簡單的數學運算,然后將數據寫回存儲器。接著會在 AMD Vivado Design Suite 設計中使用此
    的頭像 發表于 06-13 09:50 ?1862次閱讀
    如何使用AMD Vitis HLS<b class='flag-5'>創建</b>HLS <b class='flag-5'>IP</b>

    一文詳解Vivado時序約束

    Vivado的時序約束是保存在xdc文件中,添加或創建設計的工程源文件后,需要創建xdc文件設置時序約束。時序約束文件可以直接創建或添加已存
    的頭像 發表于 03-24 09:44 ?4828次閱讀
    一文詳解<b class='flag-5'>Vivado</b>時序約束