国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

如何使用FPGA內(nèi)部的RAM以及程序?qū)υ揜AM的數(shù)據(jù)讀寫操作

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2022-02-08 15:50 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者: ALINX

適用于板卡型號:

AXU2CGA/AXU2CGB/AXU3EG/AXU4EV-E/AXU4EV-P/AXU5EV-E/AXU5EV-P /AXU9EG/AXU15EG

實驗Vivado工程為“ram_test”。

RAM是FPGA中常用的基礎模塊,可廣泛用于緩存數(shù)據(jù)的情況,同樣它也是ROM,F(xiàn)IFO的基礎。本實驗將為大家介紹如何使用FPGA內(nèi)部的RAM以及程序?qū)υ揜AM的數(shù)據(jù)讀寫操作。

1.實驗原理

Xilinx在VIVADO里為我們已經(jīng)提供了RAM的IP核, 我們只需通過IP核例化一個RAM,根據(jù)RAM的讀寫時序來寫入和讀取RAM中存儲的數(shù)據(jù)。實驗中會通過VIVADO集成的在線邏輯分析儀ila,我們可以觀察RAM的讀寫時序和從RAM中讀取的數(shù)據(jù)。

2.創(chuàng)建Vivado工程

在添加RAM IP之前先新建一個ram_test的工程, 然后在工程中添加RAM IP,方法如下:

2.1 點擊下圖中IP Catalog,在右側(cè)彈出的界面中搜索ram,找到Block Memory Generator,雙擊打開。

pIYBAGAJnVSAeGXsAACSoVXg6Dw420.jpg

2.2 將Component Name改為ram_ip,在Basic欄目下,將Memory Type改為Simple Dual Prot RAM,也就是偽雙口RAM。一般來講“Simple Dual Port RAM”是最常用的,因為它是兩個端口,輸入和輸出信號獨立。

pIYBAGAJnZuAVsL5AABpBCf6DhU423.jpg

2.3 切換到Port A Options欄目下,將RAM位寬Port A Width改為16,也就是數(shù)據(jù)寬度。將RAM深度Port A Depth改為512,深度指的是RAM里可以存放多少個數(shù)據(jù)。使能管腳Enable Port Type改為Always Enable。

pIYBAGAJndmAXtQeAABgeo57cv8714.jpg

2.4 切換到Port B Options欄目下,將RAM位寬Port B Width改為16,使能管腳Enable Port Type改為Always Enable,當然也可以Use ENB Pin,相當于讀使能信號。而Primitives Output Register取消勾選,其功能是在輸出數(shù)據(jù)加上寄存器,可以有效改善時序,但讀出的數(shù)據(jù)會落后地址兩個周期。很多情況下,不使能這項功能,保持數(shù)據(jù)落后地址一個周期。

o4YBAGAJnhiAEL0PAABmHquA1Ig967.jpg

2.5 在Other Options欄目中,這里不像ROM那樣需要初始化RAM的數(shù)據(jù),我們可以在程序中寫入,所以配置默認即可,直接點擊OK。

2.6 點擊“Generate”生成RAM IP。

o4YBAGAJnpqAFxmeAABUFHhi0Pg928.jpg

3. RAM的端口定義和時序

Simple Dual Port RAM 模塊端口的說明如下:

o4YBAGAJntiAYfwHAAArNPYwkKo166.png

RAM的數(shù)據(jù)寫入和讀出都是按時鐘的上升沿操作的,端口A數(shù)據(jù)寫入的時候需要置高wea信號,同時提供地址和要寫入的數(shù)據(jù)。下圖為輸入寫入到RAM的時序圖。

pIYBAGAJnxaAbe8SAABg5Avs_LU169.jpg

而端口B是不能寫入數(shù)據(jù)的,只能從RAM中讀出數(shù)據(jù),只要提供地址就可以了,一般情況下可以在下一個周期采集到有效的數(shù)據(jù)。

pIYBAGAJn1SAGauYAABXxpG3o8s362.jpg

RAM讀時序

4. 測試程序編寫

下面進行RAM的測試程序的編寫,由于測試RAM的功能,我們向RAM的端口A寫入一串連續(xù)的數(shù)據(jù),只寫一次,并從端口B中讀出,使用邏輯分析儀查看數(shù)據(jù)。代碼如下

`timescale1ns/1ps ////////////////////////////////////////////////////////////////////////////////// module ram_test( input clk, //25MHz時鐘 input rst_n //復位信號,低電平有效 ); //----------------------------------------------------------- reg [8:0] w_addr; //RAM PORTA寫地址 reg [15:0] w_data; //RAM PORTA寫數(shù)據(jù) reg wea; //RAM PORTA使能 reg [8:0] r_addr; //RAM PORTB讀地址 wire [15:0] r_data; //RAM PORTB讀數(shù)據(jù) //產(chǎn)生RAM PORTB讀地址 always@(posedge clk ornegedge rst_n) begin if(!rst_n) r_addr 《=9‘d0; elseif(|w_addr) //w_addr位或,不等于0 r_addr 《= r_addr+1’b1; else r_addr 《=9‘d0; end //產(chǎn)生RAM PORTA寫使能信號 always@(posedge clk ornegedge rst_n) begin if(!rst_n) wea 《=#11’b0; else begin if(&w_addr)//w_addr的bit位全為1,共寫入512個數(shù)據(jù),寫入完成 wea 《=#11‘b0; else wea 《=#11’b1;//ram寫使能 end end //產(chǎn)生RAM PORTA寫入的地址及數(shù)據(jù) always@(posedge clk ornegedge rst_n) begin if(!rst_n) begin w_addr 《=9‘d0; w_data 《=16’d1; end else begin if(wea) //ram寫使能有效 begin if(&w_addr)//w_addr的bit位全為1,共寫入512個數(shù)據(jù),寫入完成 begin w_addr 《= w_addr ;//將地址和數(shù)據(jù)的值保持住,只寫一次RAM w_data 《= w_data ; end else begin w_addr 《= w_addr +1‘b1; w_data 《= w_data +1’b1; end end end end //----------------------------------------------------------- //實例化RAM ram_ip ram_ip_inst ( .clka (clk ),// input clka .wea (wea ),// input [0 : 0] wea .addra (w_addr ),// input [8 : 0] addra .dina (w_data ),// input [15 : 0] dina .clkb (clk ),// input clkb .addrb (r_addr ),// input [8 : 0] addrb .doutb (r_data )// output [15 : 0] doutb ); //實例化ila邏輯分析儀 ila_0 ila_0_inst ( .clk (clk ), .probe0 (r_data ), .probe1 (r_addr ) ); endmodule

為了能實時看到RAM中讀取的數(shù)據(jù)值,我們這里添加了ila工具來觀察RAM PORTB的數(shù)據(jù)信號和地址信號。關于如何生成ila大家請參考”PL的”Hello World”LED實驗”。

o4YBAGAJn5KANr5FAAAfFZ8Eu00006.jpg

程序結構如下:

o4YBAGAJn9CAEDn5AAA8UDCQZl0058.jpg

綁定引腳

##################Compress Bitstream############################

set_property BITSTREAM.GENERAL.COMPRESS TRUE [current_design]set_property PACKAGE_PIN AB11 [get_ports clk]set_property IOSTANDARD LVCMOS33 [get_ports clk]create_clock -period 40.000 -name clk -waveform {0.000 20.000} [get_ports clk]set_property PACKAGE_PIN AA13 [get_ports rst_n]set_property IOSTANDARD LVCMOS33 [get_ports rst_n]

5. 仿真

仿真方法參考”PL的”Hello World”LED實驗”,仿真結果如下,從圖中可以看出地址1寫入的數(shù)據(jù)是0002,在下個周期,也就是時刻2,有效數(shù)據(jù)讀出。

6. 板上驗證

生成bitstream,并下載bit文件到FPGA。接下來我們通過ila來觀察一下從RAM中讀出的數(shù)據(jù)是否為我們初始化的數(shù)據(jù)。

在Waveform的窗口設置r_addr地址為0作為觸發(fā)條件,我們可以看到r_addr在不斷的從0累加到1ff, 隨著r_addr的變化, r_data也在變化, r_data的數(shù)據(jù)正是我們寫入到RAM中的512個數(shù)據(jù),這里需要注意,r_addr出現(xiàn)新地址時,r_data對應的數(shù)據(jù)要延時兩個時鐘周期才會出現(xiàn),數(shù)據(jù)比地址出現(xiàn)晚兩個時鐘周期,與仿真結果一致。

審核編輯:何安

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • RAM
    RAM
    +關注

    關注

    8

    文章

    1399

    瀏覽量

    120549
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    探索CY15B016J:16 - Kbit串行(I2C)汽車級F - RAM

    、CY15B016J的特性亮點 1. 高耐久性與長數(shù)據(jù)保留 CY15B016J具有高達100萬億((10^{14}))次的讀寫耐久性,這意味著它能夠承受頻繁的讀寫操作而不會出現(xiàn)性能下降
    的頭像 發(fā)表于 02-26 16:20 ?97次閱讀

    探索FM25CL64B 64 - Kbit F - RAM:高性能存儲新選擇

    FM25CL64B是一款采用先進鐵電工藝的64 - Kbit非易失性存儲器。鐵電隨機存取存儲器(F - RAM)不僅具有非易失性,而且讀寫操作類似于RAM。它具備100萬億((10
    的頭像 發(fā)表于 01-16 16:20 ?500次閱讀

    CW32F030 RAM存儲器的介紹

    1 概述 CW32F030 內(nèi)部集成 8KB 嵌入式 RAM 供用戶使用,用來存放程序執(zhí)行過程中的各種數(shù)據(jù)RAM 的起始地址為0x20
    發(fā)表于 01-12 06:33

    FM24V02A:高性能串行F - RAM的卓越之選

    - RAM,采用先進的鐵電工藝制造。它結合了RAM讀寫速度和非易失性存儲器的數(shù)據(jù)保留特性,為用戶提供了一種可靠、高效的數(shù)據(jù)
    的頭像 發(fā)表于 12-28 15:25 ?607次閱讀

    FM24CL04B:4-Kbit串行F-RAM的卓越性能與應用解析

    鐵電工藝的4 - Kbit非易失性存儲器。鐵電隨機存取存儲器(F - RAM)具有非易失性,讀寫操作類似于RAM,能提供長達151年的數(shù)據(jù)
    的頭像 發(fā)表于 12-10 17:15 ?2266次閱讀
    FM24CL04B:4-Kbit串行F-<b class='flag-5'>RAM</b>的卓越性能與應用解析

    芯源MCU的RAM存儲器的操作

    用戶可執(zhí)行的RAM 存儲器操作包括:讀操作、寫操作。 對RAM讀寫
    發(fā)表于 11-21 07:46

    雙口ram的使用方法

    單口 RAM 只有一個時鐘(clka)(時鐘上升沿到來時對數(shù)據(jù)進行寫入或者讀出)、一組輸入輸出數(shù)據(jù)線(dina &amp; douta)、一組地址線(addra)、一個使能端(ena
    發(fā)表于 10-29 06:28

    ram ip核的使用

    1、簡介 ram 的英文全稱是 Random Access Memory,即隨機存取存儲器, 它可以隨時把數(shù)據(jù)寫入任一指定地址的存儲單元,也可以隨時從任一指定地址中讀出數(shù)據(jù), 其讀寫
    發(fā)表于 10-23 07:33

    如何利用Verilog HDL在FPGA上實現(xiàn)SRAM的讀寫測試

    、建立讀寫操作、配置地址計數(shù)器、模擬數(shù)據(jù)流、綜合與仿真以及下載到FPGA進行硬件測試。通過實踐,掌握SRAM在
    的頭像 發(fā)表于 10-22 17:21 ?4343次閱讀
    如何利用Verilog HDL在<b class='flag-5'>FPGA</b>上實現(xiàn)SRAM的<b class='flag-5'>讀寫</b>測試

    USB讀RAM buffer使用規(guī)范建議

    Questions:硬件和軟件同時去訪問 USB RAM buffer 造成數(shù)據(jù)亂掉或丟失 造成亂碼流程: 軟件設置 USB Valid 關總中斷,USB 收數(shù)據(jù)RAM Buffe
    發(fā)表于 09-22 17:27

    【RK3568+PG2L50H開發(fā)板實驗例程】FPGA部分 | ROM、RAM、FIFO 的使用

    和功能均一致,不會像 PLL 那樣有動態(tài)配置以及內(nèi)部反饋選項的選擇等之間的差異,所以是 RAM、ROM、FIFO 是通用的。 2.1. RAM 介紹
    發(fā)表于 07-10 10:37

    Xilinx Shift RAM IP概述和主要功能

    Xilinx Shift RAM IP 是 AMD Xilinx 提供的一個 LogiCORE IP 核,用于在 FPGA 中實現(xiàn)高效的移位寄存器(Shift Register)。 IP 核利用
    的頭像 發(fā)表于 05-14 09:36 ?1071次閱讀

    ADSP-21992高性能混合型信號DSP,160MHz,32K字程序存儲器RAM,16K字數(shù)據(jù)存儲器RAM技術手冊

    ADSP-21992進一步擴展了ADSP-2199x混合信號DSP產(chǎn)品系列的性能,可提供32K字程序存儲器RAM和16K字數(shù)據(jù)存儲器RAM。此外,ADSP-21992還可提供片上CAN
    的頭像 發(fā)表于 05-12 16:08 ?1135次閱讀
    ADSP-21992高性能混合型信號DSP,160MHz,32K字<b class='flag-5'>程序</b>存儲器<b class='flag-5'>RAM</b>,16K字<b class='flag-5'>數(shù)據(jù)</b>存儲器<b class='flag-5'>RAM</b>技術手冊

    淺談MCU片上RAM

    MCU片上RAM是微控制單元(MCU)中集成于芯片內(nèi)部的隨機存取存儲器,主要用于程序運行時的數(shù)據(jù)存儲與高速讀寫
    的頭像 發(fā)表于 04-30 14:47 ?1347次閱讀

    RAM容量不足導致的數(shù)據(jù)溢出如何預防和處理?

    在 STM32F411 中,RAM 容量是有限的,特別是在進行復雜的數(shù)據(jù)處理和存儲時,可能會遇到數(shù)據(jù)溢出問題。數(shù)據(jù)溢出是指程序運行時,
    發(fā)表于 03-07 16:09