国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

嵌入式性能面臨的挑戰(zhàn)及下一代嵌入式處理器架構(gòu)

454398 ? 來源:EDN ? 作者:Michael Thompson ? 2021-03-24 11:54 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:Michael Thompson, 新思科技高級(jí)產(chǎn)品營銷經(jīng)理

由于工藝節(jié)點(diǎn)從云端拓展到互聯(lián)網(wǎng)邊緣與端點(diǎn),高端嵌入式應(yīng)用也隨之發(fā)生轉(zhuǎn)變。性能需求迅速演進(jìn),并改變了處理器架構(gòu)及其在設(shè)計(jì)中的實(shí)現(xiàn)方式。這是增加多核處理器的應(yīng)用以提供更高性能的背后原因。目前大多數(shù)高端處理器都支持雙核和四核配置。有些處理器最多支持8個(gè)CPU核心,但即便如此無法滿足存儲(chǔ)、汽車、網(wǎng)絡(luò)和5G等新興應(yīng)用的性能需求。下一代嵌入式應(yīng)用需要對(duì)大型CPU集群和專用硬件加速器提供可擴(kuò)展的支持,以實(shí)現(xiàn)所需的性能。大型多核處理器需要新的架構(gòu)方法來提供更高的性能,并且不會(huì)給嵌入式設(shè)計(jì)者帶來其他實(shí)現(xiàn)和時(shí)序收斂問題。

嵌入式性能面臨的挑戰(zhàn)

毋庸諱言,先進(jìn)工藝節(jié)點(diǎn)已無法像從前那樣提供更高時(shí)鐘頻率和更低功耗。各代工藝節(jié)點(diǎn)的邏輯速度在持續(xù)增長,但內(nèi)存訪問時(shí)間卻沒有變化(圖1)。處理器中的限速路徑幾乎總是經(jīng)過內(nèi)存。由于半導(dǎo)體物理學(xué)的真正局限性,這類情況在未來工藝節(jié)點(diǎn)上也不太可能發(fā)生轉(zhuǎn)變。

圖1:嵌入式存儲(chǔ)器性能差距

同時(shí),嵌入式應(yīng)用的最高時(shí)鐘頻率已達(dá)到1GHz–2GHz范圍(圖2)。誠然,有些時(shí)鐘頻率高于2GHz,但這是例外。對(duì)于多數(shù)應(yīng)用而言,這是無法實(shí)現(xiàn)的。功耗和面積都是有限的,這兩者都會(huì)隨著時(shí)鐘頻率迅速增加。大多數(shù)嵌入式設(shè)計(jì)的時(shí)鐘頻率都低于1GHz。未來這一趨勢不會(huì)改變。就多數(shù)嵌入式設(shè)計(jì)而言,通過增加時(shí)鐘頻率來提高性能是不現(xiàn)實(shí)的。

問題在于針對(duì)嵌入式應(yīng)用的性能需求在不斷增多。這是由競爭、新特性的添加和應(yīng)用空間需求的變化所造成的。例如,更大容量和更高訪問速度的需求使得SSD驅(qū)動(dòng)器的尺寸迅速增大。此外,計(jì)算機(jī)儲(chǔ)存和AI功能也被添加至嵌入式應(yīng)用中,以延長驅(qū)動(dòng)器壽命和提升數(shù)據(jù)訪問性能。因此上述綜合因素都對(duì)SSD控制器以及用于實(shí)現(xiàn)新功能的處理器提出了更高的性能需求。

提高處理器性能

許多方法已經(jīng)用于提高處理器性能。多年來,增加流水線級(jí)數(shù)一直被用于解決內(nèi)存限速問題。例如,DesignWare? ARC? HS處理器具有10級(jí)流水線,兩個(gè)周期的內(nèi)存訪問,能夠在16FFC工藝中提供1.8GHz的時(shí)鐘頻率(最差情況下)。嵌入式設(shè)計(jì)的時(shí)鐘頻率是有限制的,因此在處理器的流水線上增加更多的處理級(jí)別并不會(huì)帶來什么改善。今后這一情況可能會(huì)改變,但現(xiàn)如今10級(jí)流水線是嵌入式設(shè)計(jì)的最佳選擇。

就性能增益與增加的面積和功耗對(duì)比而言,超標(biāo)量實(shí)現(xiàn)是一個(gè)很好的折衷方案。從單一發(fā)射架構(gòu)轉(zhuǎn)變至雙發(fā)射架構(gòu)能夠在面積和功耗有限增加的情況下將RISC性能提升40%。對(duì)于嵌入式處理器來說,這是一個(gè)很好的折衷方案。采用三發(fā)射或四發(fā)射架構(gòu)將會(huì)進(jìn)一步增加CPU面積與功耗,且性能提升幅度較小。以任何代價(jià)提高性能從來都不是嵌入式處理器的目標(biāo)。

添加亂序(OoO)執(zhí)行可以提高嵌入式應(yīng)用的性能,且不會(huì)增加時(shí)鐘頻率。通常,支持完整亂序的CPU會(huì)給嵌入式應(yīng)用帶來適得其反的效果。而采用有限亂序的方法可以在不增加處理器面積的情況下獲得最佳性能提升。有限亂序通常用于高端嵌入式處理器。

緩存的目的是為了讓內(nèi)存更加靠近處理器,從而提高性能。緩存支持處理器的單周期數(shù)據(jù)存取。將處理器所需信息存放于緩存中能夠提升性能。經(jīng)常使用的代碼和數(shù)據(jù)保存在一級(jí)緩存中。使用較少的代碼和數(shù)據(jù)保存在訪問速度較慢的二級(jí)緩存或外部內(nèi)存中,并在需要時(shí)進(jìn)行讀取。對(duì)于多核處理器來說,保持一級(jí)數(shù)據(jù)緩存之間的一致性也可以提高性能。一級(jí)緩存和一致性在嵌入式處理器中很常見,而二級(jí)緩存(和三級(jí)緩存)僅用于高端應(yīng)用。

在嵌入式設(shè)計(jì)中采用多個(gè)處理器的趨勢正不斷演進(jìn)。幾年前,一個(gè)典型的片上系統(tǒng)(SoC)只包含一到兩個(gè)處理器。如今,即便是低端設(shè)計(jì),處理器數(shù)量也超過5個(gè),而且還在不斷增加。為了支撐這一轉(zhuǎn)變,中高端嵌入式應(yīng)用的處理器提供了多核實(shí)現(xiàn)方式。支持兩個(gè)、四個(gè)和八個(gè)CPU核心的處理器已經(jīng)推出。程序員可以使用Linux或其他操作系統(tǒng)在CPU內(nèi)核之間順暢地進(jìn)行操作,同時(shí)平衡執(zhí)行以提高性能。

硬件加速器正越來越多地應(yīng)用于嵌入式設(shè)計(jì)。它們以最小的功耗和面積提供高性能,同時(shí)減輕處理器的負(fù)擔(dān)。硬件加速器的主要缺點(diǎn)是它們的不可編程性。添加加速器使之與處理器并行工作可以緩解這種情況。然而,現(xiàn)有處理器只能有限度地支持硬件加速器,有的甚至無法提供支持。有些處理器(如ARC處理器)支持自定義指令,允許用戶向處理器流水線添加硬件。盡管自定義指令很誘人,但硬件加速器也帶來了其他好處,與處理器并行使用時(shí),可以顯著提高性能。

嵌入式應(yīng)用的處理器性能提升存在許多挑戰(zhàn)。處理器已經(jīng)支持更深層次的流水線技術(shù),超標(biāo)量實(shí)現(xiàn)和亂序功能能夠有所幫助,但也只能到此為止。緩存技術(shù)已經(jīng)非常豐富,一致性也是如此,因此不太可能取得進(jìn)一步的進(jìn)展。在設(shè)計(jì)中采用更多的CPU核心數(shù)與硬件加速器是嵌入式設(shè)計(jì)人員正采取的更高性能實(shí)現(xiàn)途徑。

下一代嵌入式處理器架構(gòu)

下一代處理器將支持大型多核實(shí)現(xiàn)和硬件加速(圖3)。處理器供應(yīng)商要做的不僅僅是向現(xiàn)有處理器添加接口。支持4個(gè)或8個(gè)CPU內(nèi)核的處理器已經(jīng)達(dá)到了最大頻率限制,并且在時(shí)序收斂方面可能會(huì)出現(xiàn)重大問題。增加更多的內(nèi)核只會(huì)讓這一問題變得更糟糕。下一代處理器必須從內(nèi)部處理器互連的完全重構(gòu)開始,改進(jìn)時(shí)序收斂,解決速度限制,并增加內(nèi)部帶寬。外部接口的帶寬也必須增加,以支持?jǐn)?shù)據(jù)進(jìn)出處理器。

圖3:下一代嵌入式處理器架構(gòu)

服務(wù)質(zhì)量(QoS)技術(shù)在片上網(wǎng)絡(luò)(NOC)中得到了廣泛的應(yīng)用,但在多核處理器中的應(yīng)用卻很有限。這種情況將在下一代處理器中發(fā)生改變,讓程序員能夠管理每個(gè)CPU核心和加速器的內(nèi)部帶寬,從而最大限度地提高性能。這取決于應(yīng)用,雖然并非每個(gè)設(shè)計(jì)都需要服務(wù)質(zhì)量技術(shù),但在其他設(shè)計(jì)中,它對(duì)于確保可預(yù)測性能至關(guān)重要。

大型處理器集群的優(yōu)勢

大型多核處理器比小型多核處理器具有優(yōu)勢。采用一個(gè)具有12個(gè)CPU核心的處理器,而不是使用具有4個(gè)CPU核心的三個(gè)處理器集群,將減少CPU核心之間的延遲,并支持對(duì)內(nèi)核的直接窺探。大型處理器集群的另一個(gè)優(yōu)勢是能提供更優(yōu)越的軟件擴(kuò)展性。具有12個(gè)CPU核心的處理器為程序員提供了更大的軟件分區(qū)靈活性,用于處理任務(wù)的核心數(shù)量可以根據(jù)需要的性能動(dòng)態(tài)進(jìn)行分配。在多個(gè)處理器集群中,由于缺乏CPU內(nèi)核之間的統(tǒng)一訪問,因此很難獲得這種級(jí)別的軟件性能控制。

大型多核處理器也將從與硬件加速器的緊密耦合中獲得優(yōu)勢。將硬件加速器接口移動(dòng)到處理器內(nèi)部,而不是通過SoC總線連接它們,將減少SoC總線上的延遲和流量,同時(shí)提高數(shù)據(jù)共享和系統(tǒng)性能。采用共享用戶寄存器也可以提高加速器上可編程控制的效率。

ARC HS5x/HS6x

新思科技公司(Synopsys)下一代DesignWare ARC HS5x和ARC HS6x處理器IP利用前面描述的許多方法來提高處理器性能。這些處理器具有高速10級(jí)、雙發(fā)射流水線,在功耗和面積有限的情況下提高了功能單元的利用率。ARC 64位 HS6x處理器具有完整的64位流水線和寄存器文件,支持64位虛擬地址空間和52位物理地址空間,可以直接尋址當(dāng)前和未來的大內(nèi)存,并支持128位加載和存儲(chǔ),以實(shí)現(xiàn)高效的數(shù)據(jù)移動(dòng)。

圖4:DesignWare ARC HS5x/HS6x處理器IP框圖

32位ARC HS5x和64位HS6x處理器的多核版本都包含一個(gè)先進(jìn)的高帶寬內(nèi)部處理器互連結(jié)構(gòu),其設(shè)計(jì)旨在通過異步時(shí)鐘和高達(dá)800 GB/s的內(nèi)部聚合帶寬來簡化時(shí)序收斂。新款A(yù)RC HS處理器的多核版本包括一個(gè)創(chuàng)新的互連結(jié)構(gòu),可連接多達(dá)12個(gè)核心,支持多達(dá)16個(gè)硬件加速器的接口。為了進(jìn)一步簡化時(shí)序收斂,每個(gè)核位于自己的功率域中,并且與其他核具有異步時(shí)鐘關(guān)系。跟所有ARC處理器一樣,HS5x和HS6x處理器都高度可配置,并采用ARC Processor Extension(APEX)技術(shù),支持自定義指令,可滿足每個(gè)嵌入式應(yīng)用的獨(dú)特性能、功耗和面積要求。

為了加速軟件開發(fā),ARC HS5x和HS6x處理器由ARC MetaWare開發(fā)工具套件提供支持,可生成高效代碼。處理器的開源軟件支持包括Zephyr實(shí)時(shí)操作系統(tǒng)、優(yōu)化的Linux內(nèi)核、GNU編譯器集合(GCC)、GNU調(diào)試器(GDB)和相關(guān)的GNU編程實(shí)用程序(二進(jìn)制工具)。

總結(jié)

由于嵌入式應(yīng)用的性能需求將日益增多,嵌入式應(yīng)用中所采用的處理器也必須隨之提高性能。鑒于面積與功耗的有限性,以及處理器性能簡易提升已取得進(jìn)展,這將面臨挑戰(zhàn)。先進(jìn)工藝節(jié)點(diǎn)不再像以前那樣帶來性能提升,嵌入式處理器的速度也受到了限制。超標(biāo)量和亂序功能在高端處理器中很常見,但64位(盡管必要)提供的性能提升有限。新一代多核處理器需要支持8個(gè)以上的CPU核心數(shù),并需要采用硬件加速器內(nèi)部互連結(jié)構(gòu)。新處理器如DesignWare ARC HS5x和HS6x處理器IP將提供可擴(kuò)展的性能和功能,并讓設(shè)計(jì)師能夠解決其嵌入式應(yīng)用的功耗和面積需求。新款處理器采用先進(jìn)的架構(gòu)與高速內(nèi)部互連結(jié)構(gòu),不僅滿足了當(dāng)今高端嵌入式應(yīng)用的性能需求,同時(shí)也為未來設(shè)計(jì)留下了足夠空間。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20250

    瀏覽量

    252216
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11277

    瀏覽量

    224954
  • 嵌入式處理器
    +關(guān)注

    關(guān)注

    0

    文章

    259

    瀏覽量

    31722
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    AMD銳龍AI嵌入式P100系列處理器產(chǎn)品簡介

    AMD 銳龍 AI 嵌入式 P100 系列處理器代表了 AMD 在車規(guī)級(jí)(通過 AECQ 100 認(rèn)證)和工業(yè)級(jí)(寬溫)嵌入式處理器領(lǐng)域的下一
    的頭像 發(fā)表于 01-23 09:19 ?2091次閱讀
    AMD銳龍AI<b class='flag-5'>嵌入式</b>P100系列<b class='flag-5'>處理器</b>產(chǎn)品簡介

    什么是嵌入式應(yīng)用開發(fā)?

    包括ARM7、ARM9、ARM11、PowerPC、MIPS等。這些處理器和編程語言的選擇取決于具體的硬件條件和開發(fā)需求?。 綜上所述,嵌入式應(yīng)用開發(fā)是個(gè)綜合性的技術(shù)領(lǐng)域,涉及硬件和軟件的緊密結(jié)合,廣泛應(yīng)用于各種設(shè)備和系統(tǒng)中
    發(fā)表于 01-12 16:13

    arm嵌入式主板優(yōu)缺點(diǎn)

    設(shè)備里面做控制、數(shù)據(jù)處理使用的CPU板。般作為工控主板使用。   ARM處理器種16/32位的嵌入式RISC微
    發(fā)表于 01-08 07:08

    AMD重磅打造邊緣AI,CES2026官宣這顆嵌入式處理器

    Research 預(yù)測,2021-2026 年具備邊緣機(jī)器學(xué)習(xí)功能的設(shè)備出貨量年復(fù)合增長率達(dá)24.5%。作為AMD的三大支柱業(yè)務(wù)之嵌入式產(chǎn)品,囊括FPGA、銳龍、EPYC嵌入式處理器
    的頭像 發(fā)表于 01-07 15:19 ?6370次閱讀
    AMD重磅打造邊緣AI,CES2026官宣這顆<b class='flag-5'>嵌入式</b><b class='flag-5'>處理器</b>!

    重磅合作!Quintauris 聯(lián)手 SiFive,加速 RISC-V 在嵌入式與 AI 領(lǐng)域落地

    SoC 開發(fā)流程,幫開發(fā)者省時(shí)間; 優(yōu)化下一代 RISC-V 設(shè)計(jì)的性能和能效,進(jìn)步拉高性能上限; 把 RISC-V 打造成能和傳統(tǒng)專有處理器
    發(fā)表于 12-18 12:01

    Amphenol 4 端口千兆以太網(wǎng)交換機(jī):適用于下一代無人機(jī)、機(jī)器人和嵌入式應(yīng)用

    Amphenol 4 端口千兆以太網(wǎng)交換機(jī):適用于下一代無人機(jī)、機(jī)器人和嵌入式應(yīng)用 在電子工程領(lǐng)域,為下一代無人機(jī)、機(jī)器人和嵌入式應(yīng)用開發(fā)先進(jìn)的網(wǎng)絡(luò)解決方案至關(guān)重要。Amphenol
    的頭像 發(fā)表于 12-10 15:25 ?424次閱讀

    嵌入式和FPGA的區(qū)別

    開發(fā)中做出更明智的技術(shù)選擇。 基本概念解析 嵌入式系統(tǒng)(Embedded System)是種專用計(jì)算機(jī)系統(tǒng),通常包含微處理器/微控制、存儲(chǔ)
    發(fā)表于 11-19 06:55

    一代嵌入式開發(fā)平臺(tái) AMD嵌入式軟件和工具2025.1版現(xiàn)已推出

    AMD 2025.1 版嵌入式軟件和工具是面向新一代嵌入式系統(tǒng)開發(fā)而打造的綜合平臺(tái),全面加速概念構(gòu)想到部署落地。 2025.1 版嵌入式軟件和工具的新 增功能 AMD
    的頭像 發(fā)表于 08-20 09:15 ?3975次閱讀

    MicroBlaze處理器嵌入式設(shè)計(jì)用戶指南

    *本指南內(nèi)容涵蓋了在嵌入式設(shè)計(jì)中使用 MicroBlaze 處理器、含存儲(chǔ) IP 核的設(shè)計(jì)、IP integrator 中的復(fù)位和時(shí)鐘拓?fù)浣Y(jié)構(gòu)。獲取完整版《 MicroBlaze 處理器
    的頭像 發(fā)表于 07-28 10:43 ?1077次閱讀

    AMD嵌入式處理器為您的應(yīng)用添能助力

    AMD 面向嵌入式應(yīng)用打造高性能、高能效處理器,全方位滿足網(wǎng)絡(luò)、存儲(chǔ)、汽車、工業(yè)、零售、醫(yī)療、測試與測量等領(lǐng)域的各種需求。無論您的應(yīng)用是涉及 AI 加速、機(jī)器視覺、安全數(shù)據(jù)處理還是高分
    的頭像 發(fā)表于 07-07 14:09 ?1893次閱讀

    龍芯2K3000 | 重塑工控嵌入式處理器性能邊界

    【前言】當(dāng)ARM架構(gòu)長期主導(dǎo)工控嵌入式領(lǐng)域,場新的自主核心硬件革命正蓄勢待發(fā)!龍芯中科新一代高集成處理器龍芯2K3000即將震撼登場——以
    的頭像 發(fā)表于 06-19 08:32 ?2014次閱讀
    龍芯2K3000 | 重塑工控<b class='flag-5'>嵌入式</b><b class='flag-5'>處理器</b><b class='flag-5'>性能</b>邊界

    嵌入式主板開發(fā)詳細(xì)指南

    嵌入式主板開發(fā)涉及硬件設(shè)計(jì)、軟件集成、系統(tǒng)優(yōu)化等多個(gè)環(huán)節(jié),需要結(jié)合具體應(yīng)用場景進(jìn)行深度定制。以下是嵌入式主板開發(fā)的詳細(xì)指南,涵蓋關(guān)鍵步驟、工具、挑戰(zhàn)及實(shí)際案例:、開發(fā)流程與關(guān)鍵步驟1
    的頭像 發(fā)表于 04-02 11:35 ?1362次閱讀
    <b class='flag-5'>嵌入式</b>主板開發(fā)詳細(xì)指南

    服務(wù)級(jí)芯片進(jìn)軍嵌入式市場,AMD這顆處理器駕馭AI洪流

    市場進(jìn)行了優(yōu)化,在計(jì)算能力與專門設(shè)計(jì)的嵌入式特性之間實(shí)現(xiàn)平衡,增強(qiáng)產(chǎn)品壽命、系統(tǒng)彈性和嵌入式應(yīng)用開發(fā)的便利性。 ? ? 該處理器采用成熟的Zen 5架構(gòu),提供領(lǐng)先的
    的頭像 發(fā)表于 03-28 09:18 ?4061次閱讀
    服務(wù)<b class='flag-5'>器</b>級(jí)芯片進(jìn)軍<b class='flag-5'>嵌入式</b>市場,AMD這顆<b class='flag-5'>處理器</b>駕馭AI洪流

    AMD EPYC嵌入式9005系列處理器的功能特性

    AMD EPYC(霄龍)嵌入式 9005 系列處理器嵌入式應(yīng)用帶來服務(wù)級(jí)性能。它們基于“Zen 5”
    的頭像 發(fā)表于 03-27 11:30 ?1655次閱讀
    AMD EPYC<b class='flag-5'>嵌入式</b>9005系列<b class='flag-5'>處理器</b>的功能特性

    AMD EPYC嵌入式9005系列處理器發(fā)布

    AMD(超威,納斯達(dá)克股票代碼:AMD )今日宣布推出第五 AMD EPYC(霄龍)嵌入式處理器,擴(kuò)展其 x86 嵌入式處理器產(chǎn)品組合。
    的頭像 發(fā)表于 03-12 17:08 ?1609次閱讀