国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

以DDR內存條為例教你進行SI仿真

454398 ? 2023-02-07 16:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著服務器、計算機機器性能需求的逐漸提高,高速率、高頻率 DDR 也開始應用于高端設計中。但目前針對 DDR 設計資料非常少,特別是針對信號完整性(SI)方面的,隨著 DDR 速率的提高,極易容易引起電路的 SI 問題,信號測試驗證也變得越來越困難。一般 DDR 信號測試、仿真驗證,大多數用 SPEED2000,大家在學習 DDR 仿真前,可以先補充 SPEED2000 的時域波形仿真和 IBIS 仿真基礎。今天我們以 DDR 內存條為例,進行簡單的 DDR SI 仿真供大家學習借鑒。

下面是在 Cadence 中 SPEED2000,具體軟件操作使用步驟,如下所示:

1. Cadence17.2 的 SPPED2000 在 Generator 里

2. 點擊 Generator 后會選擇 license,這里注意要全選,否則后面 DDR 仿真會報 spd error

3. 選擇 DDR Simulaion,點擊“load layout file”,選擇 layout 文件,支持 brd 文件,這里以 cadence 的內存條模板學習。

4. 選擇 enable DDR Simulation Mode,點擊 set up components and bus group,這里 cadence 的模板是一個內存條,所以控制芯片端為金手指接口,選擇 J1。

5. 點擊下一步,選擇內存,這里 U0-U7 都是內存顆粒。

6. 點擊下一步選擇串聯電阻,不用管,下一步,選擇 power,這里 VDD/VTT/GND 都勾上,點擊下一步

7. 選擇 power source VRM,cadence 的內存條已經定義了一個 VRM,Vsource 和 Vterm,等于我們板上的 DCDC,點擊右邊會出現帶有 Editor 含義的 E,點擊 E,編輯電壓為 1.5 和 0.75,點擊下一步

8. 設置 BUS group,設置 A0~A15 為地址信號,命名為 ADDR

9. 設置 CLK

10. 設置 DATA

11. 下一步直到仿真信號預覽,檢查下是不是對的,點擊完成。

12. 在右側會出現 BUD Tree,設置 Bus tree,右鍵 J1,點擊“connect IBIS”,或者點擊左邊的“set up controller model”

13. 對 U0 同樣操作,定義完 IBIS 后,使用 copy IBIS to

14. 設置完 IBIS 模型后,選擇左側“select Bus groups for simulation”,設置仿真類型為寫,等級為 2(考慮耦合因素),速度為 1.333GHz,仿真時間為 40ns

15. 設置仿真激勵碼型,這里需要用到 Agilent 的碼型生成工具,官網有下載,選擇 PRBS7 碼型

16. 將 PRBS7 碼型粘貼到地址仿真碼型中,和數據除了 TQS 的碼型中,注意后面的兩個點不能刪除,2 個點代表循環。設置完成,點擊下方的 save analysis options

17. 至此,DDR 仿真參數設置完成,file -save as,保存一下,然后點擊開始仿真,大約需要 1~3 分鐘

18. 查看仿真結果,可以看 CLK/DATA/TQS 等波形,可以看到波形高頻分量損耗和反射串擾造成的波形失真,等等很多信息。(感覺仿的不對,但是仿了 5 遍了都是這樣)

審核編輯黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • DDR
    DDR
    +關注

    關注

    11

    文章

    754

    瀏覽量

    69119
  • 仿真
    +關注

    關注

    54

    文章

    4483

    瀏覽量

    138272
  • 內存條
    +關注

    關注

    0

    文章

    153

    瀏覽量

    20415
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    深度解析:DDR4、DDR5 與 LPDDR6 內存的驗證要點與挑戰

    如果你正在進行高速內存系統的設計或驗證,一定很清楚 DDR 技術持續演進,相關挑戰也不斷升級。每一代標準都帶來更高的帶寬、更低的功耗,同時也讓設計容錯空間變得更小。 目前 DDR 技術
    的頭像 發表于 03-06 14:47 ?28次閱讀
    深度解析:<b class='flag-5'>DDR</b>4、<b class='flag-5'>DDR</b>5 與 LPDDR6 <b class='flag-5'>內存</b>的驗證要點與挑戰

    德州儀器PTHxx060Y模塊:DDR/QDR內存總線終端的理想之選

    德州儀器PTHxx060Y模塊:DDR/QDR內存總線終端的理想之選 在電子設計領域,DDR和QDR內存應用中的總線終端設計至關重要,而德州儀器(TI)的PTH03060Y、PTH05
    的頭像 發表于 03-05 10:20 ?213次閱讀

    曙光信創公有云助力企業應對硬件成本壓力

    近期,全球內存市場進入罕見的超級漲價周期。自2025年9月以來,DDR5內存顆粒現貨價格累計上漲超300%,服務器內存條單根價格逼近5萬元,創歷史新高;同時,SSD與機械硬盤單位存儲成
    的頭像 發表于 02-03 17:19 ?1141次閱讀

    rk基于linux/android內存管理

    。內存整體使用布局如下, ARM64 (常規情況): ? ? 上表中的 Start Addr Offset 一欄表示基于 DDR ba
    的頭像 發表于 12-15 10:42 ?212次閱讀
    rk基于linux/android<b class='flag-5'>內存</b>管理

    PCB板雙面布局的DDR表底走線居然不一樣

    客戶越講越興奮,還順手拿出了我們SI團隊今年幫他做過仿真DDR4設計來調侃。這是一款客戶自己設計,然后我們去做仿真幫他們驗證信號質量的case。 這是一個1拖9的
    發表于 12-11 10:43

    DCDC芯片TPS54620的緩啟動時間仿真

    以下DCDC芯片TPS54620對緩啟動時間進行仿真。
    的頭像 發表于 12-02 15:20 ?565次閱讀
    DCDC芯片TPS54620的緩啟動時間<b class='flag-5'>仿真</b>

    使用AXI4接口IP核進行DDR讀寫測試

    本章的實驗任務是在 PL 端自定義一個 AXI4 接口的 IP 核,通過 AXI_HP 接口對 PS 端 DDR3 進行讀寫測試,讀寫的內存大小是 4K 字節。
    的頭像 發表于 11-24 09:19 ?3732次閱讀
    使用AXI4接口IP核<b class='flag-5'>進行</b><b class='flag-5'>DDR</b>讀寫測試

    DDR training的產生原因

    信號完整性(Signal Integrity, SI)問題:隨著DDR內存頻率的提高,信號完整性問題變得更加突出。高速信號在傳輸過程中會受到各種因素的影響,如反射、串擾、噪聲干擾等,這些問題會導致
    的頭像 發表于 11-17 10:25 ?3957次閱讀
    <b class='flag-5'>DDR</b> training的產生原因

    如何為蜂鳥添加DDR內存擴展

    本隊伍編號CICC3042,本文介紹如何為蜂鳥添加DDR內存擴展。一些需要大存儲空間的設計中經常需要使用DDR,這時我們希望蜂鳥可以訪問DDR,
    發表于 10-31 06:07

    蜂鳥e203移植(Nexys4DDR)

    Wizard,同上操作,將名改為mmcm,修改生成時鐘頻率16M,改變復位方式低電平復位,即可完成IP核的調用;同時應注意這里IP核調用的化名稱應與system.v中保
    發表于 10-23 07:22

    Wisim SI頻域SI仿真軟件的核心特點及應用優勢

    Wisim SI是一款高效、精準的頻域信號完整性物理驗證EDA仿真工具。能夠高效準確地設計人員提取信號或電源平面的網絡參數(S/Y/Z),并進行噪聲分布及諧振模式分析,在設計初期發現
    的頭像 發表于 09-11 11:42 ?1009次閱讀
    Wisim <b class='flag-5'>SI</b>頻域<b class='flag-5'>SI</b><b class='flag-5'>仿真</b>軟件的核心特點及應用優勢

    DDR內存市場現狀和未來發展

    近年來,隨著人工智能(AI)、高性能計算(HPC)、5G通信和游戲產業的爆發式增長,DDR內存市場持續升溫。根據TrendForce數據,2023年全球DRAM市場規模已突破1000億美元,其中
    的頭像 發表于 06-25 11:21 ?2354次閱讀
    <b class='flag-5'>DDR</b><b class='flag-5'>內存</b>市場現狀和未來發展

    TPS51916 DDR2/3/3L/4 內存電源解決方案同步降壓控制器數據手冊

    TPS51916 器件最低的總成本和最小的空間 DDR2、DDR3、DDR3L 和 DDR4
    的頭像 發表于 04-28 10:58 ?818次閱讀
    TPS51916 <b class='flag-5'>DDR</b>2/3/3L/4 <b class='flag-5'>內存</b>電源解決方案同步降壓控制器數據手冊

    DeepSeek企業級部署服務器資源計算 raksmart裸機云服務器

    RakSmart裸機云服務器,針對DeepSeek企業級部署的服務器資源計算指南,涵蓋GPU/CPU/內存/存儲/網絡等核心維度的詳細計算方法與配置推薦,主機推薦小編為您整理發布
    的頭像 發表于 03-21 10:17 ?1078次閱讀