国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA其實很簡單?看完這篇文章你就明白了

454398 ? 2023-02-02 14:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA 是一堆晶體管,你可以把它們連接(wire up)起來做出任何你想要的電路。它就像一個納米級面包板。使用 FPGA 就像芯片流片,但是你只需要買這一張芯片就可以搭建不一樣的設計,作為交換,你需要付出一些效率上的代價。

從字面上講這種說法并不對,因為你并不需要重連(rewire)FPGA,它實際上是一個通過路由網絡(routing network)連接的查找表 2D 網格,以及一些算術單元和內存。FPGA 可以模擬任意電路,但它們實際上只是在模仿,就像軟件電路仿真器模擬電路一樣。這個答案不恰當的地方在于,它過分簡化了人們實際使用 FPGA 的方式。接下來的兩個定義能更好地描述 FPGA。

電路模擬是 FPGA 的經典主流用例,這也是 FPGA 最早出現的原因。FPGA 的關鍵在于硬件設計是用 HDL 形式編碼的,而且買一些便宜的硬件就可以得到和 ASIC 相同的效果。當然,你不可能在 FPGA 和真正的芯片上使用完全相同的 Verilog 代碼,但至少它們的抽象范圍是一樣的。

這是與 ASIC 原型設計不同的一個用例。和電路仿真不同,計算加速是 FPGA 的新興用例。這也是微軟最近成功加速搜索和深度神經網絡的原因。而且關鍵的是,計算實例并不依賴于 FPGA 和真正 ASIC 之間的關系:開發人員針對基于 FPGA 的加速編寫的 Verilog 代碼不需要與用來流片的 Verilog 代碼有任何的相似性。

這兩種實例在編程、編譯器和抽象方面存在巨大差異。我比較關注后者,我將其稱為「計算 FPGA 編程」(computaTIonal FPGA programming)。我的論點是,目前計算 FPGA 的編程方法都借鑒了傳統的電路仿真編程模型,這是不對的。如果你想開發 ASIC 原型的話,Verilog 和 VHDL 都是正確的選擇。但如果目標是計算的話,我們可以也應該重新思考整個堆棧。

讓我們開門見山地說吧。FPGA 是一類很特殊的硬件,它用來高效執行模擬電路描述的特殊軟件。FPGA 配置需要一些底層軟件——它是為了 ISA 編寫的程序。

可以用 GPU 做類比

深度學習區塊鏈盛行之前,有一段時間 GPU 是用來處理圖形的。在 21 世紀初,人們意識到他們在處理沒有圖形數據的計算密集型任務時,也會大量使用 GPU 作為加速器:GPU 設計師們已經構建了更通用的機器,3D 渲染只是其中一個應用而已。

FPGA 的定義以及和 GPU 的類比

計算 FPGA 遵循了相同的軌跡。我們的想法是要多多使用這一時興的硬件,當然不是為了電路仿真,而是利用適合電路執行的計算模式,用類比的形式來看 GPU 和 FPGA。

為了讓 GPU 發展成今天的數據并行加速器,人們不得不重新定義 GPU 輸入的概念。我們過去常常認為 GPU 接受奇特的、強烈的、特定領域的視覺效果描述。我們實現了 GPU 執行程序,從而解鎖了它們真正的潛力。這樣的實現讓 GPU 的目標從單個應用域發展為整個計算域。

我認為計算 FPGA 正處于類似的轉變中,現在還沒有針對 FPGA 擅長的基本計算模式的簡潔描述。但它和潛在的不規則并行性、數據重用以及大多數靜態的數據流有關。

和 GPU 一樣,FPGA 也需要能夠體現這種計算模式的硬件抽象,Verilog 用于計算 FPGA 的問題在于它在低級硬件抽象中效果不好,在高級編程抽象中的效果也不好。讓我們通過反證法想象一下,如果用 RTL(寄存器傳輸級)取代這些角色會是什么樣。

甚至 RTL 專家可能也無法相信 Verilog 是可以高效開發主流 FPGA 的方式。它不會把編程邏輯推向主流。對于經驗豐富的硬件黑客來說,RTL 設計似乎是友好而熟悉的,但它與軟件語言之間的生產力差距是不可估量的。

事實上,對現在的計算 FPGA 來說,Verilog 實際上就是 ISA。主要的 FPGA 供應商工具鏈會將 Verilog 作為輸入,而高級語言的編譯器則將 Verilog 作為輸出。供應商一般會對比特流格式保密,因此 Verilog 在抽象層次結構中會處于盡可能低的位置。

把 Verilog 當做 ISA 的問題是它和硬件之間的距離太遠了。RTL 和 FPGA 硬件之間的抽象差距是巨大的,從傳統角度講它至少要包含合成、技術映射以及布局布線——每一個都是復雜而緩慢的過程。因此,FPGA 上 RTL 編程的編譯 / 編輯 / 運行周期需要數小時或數天,更糟糕的是,這是一個無法預測的過程,工具鏈的深層堆棧可能會掩蓋 RTL 中的改變,這可能會影響設計性能和能源特性。

好的 ISA 應該直接展示底層硬件未經修飾的真實情況。像匯編語言一樣,它其實不需要很方便編程。但也像匯編語言一樣,它的編譯速度需要非常快,而且結果可預測。如果想要構建更高級的抽象和編譯器,就需要一個不會出現意外的低級目標。而 RTL 不是這樣的目標。

如果計算 FPGA 是特定類算法模式的加速器,那當前的 FPGA 并不能理想地實現這一目標。在這個游戲規則下能夠擊敗 FPGA 的新硬件類型,才可能帶來全新的抽象層次結構。新的軟件棧應該摒棄 FPGA 在電路仿真方面的遺留問題,以及 RTL 抽象。

審核編輯黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22412

    瀏覽量

    636333
  • 芯片
    +關注

    關注

    463

    文章

    54010

    瀏覽量

    466089
  • 電路
    +關注

    關注

    173

    文章

    6076

    瀏覽量

    178409
  • RTL
    RTL
    +關注

    關注

    1

    文章

    394

    瀏覽量

    62657
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    高速PCB諧振威力,不容小覷

    平面諧振的關鍵就是這個銅環! 驗證的方法也很簡單:在原設計的基礎上,僅切掉信號孔周邊電源平面環,其它不變。 仿真結果顯示,插損的下沖再次消失,問題精確定位。 為了大家能看的更明白,我們還對比了銅環
    發表于 02-03 14:36

    系統調用和API有什么區別呢?

    使用這些功能。 從這個角度講菜單就是餐廳給你提供的“API”,有菜單后能開始點菜,至于這些菜是怎么炒出來的根本就不需要關心;手柄就是游戲給你提供的“API”,只需要
    發表于 12-03 06:52

    Linux 下交叉編譯實戰:跑起來的第一個 STM32 程序

    很多開發者第一次接觸STM32,總會被“交叉編譯”、“燒錄程序”等概念繞暈。其實方法很簡單:在Linux下配置交叉編譯環境,編寫簡單程序,然后燒錄到STM32,就可以看到成果。本文帶
    的頭像 發表于 11-24 19:04 ?813次閱讀
    Linux 下交叉編譯實戰:跑起來<b class='flag-5'>你</b>的第一個 STM32 程序

    嵌入式與FPGA的區別

    \"嵌入式開發門檻低、就業廣,適合轉行;FPGA技術深、薪資高,但要求學歷和數學功底。選哪個?看你的基礎和職業目標。\" ?我們先來明白下兩者區別在哪? ?1、嵌入式:分兩部分
    發表于 11-20 07:12

    廣州郵科模擬量光端機,到底是啥神器?一篇文章給你講明白

    ? 廣州郵科模擬量光端機 別急,今天咱們就來聊聊解決這個難題的“專業選手”—— 廣州郵科模擬量光端機 。這名字聽著挺技術,但其實理解起來很簡單,它就是信號傳輸界的“超級快遞員”! 首先,咱得弄明白:模擬量光端機是干
    的頭像 發表于 10-30 09:38 ?308次閱讀
    廣州郵科模擬量光端機,到底是啥神器?一篇文章給你講<b class='flag-5'>明白</b>!

    小白也能秒懂!邁威通信教你分清網絡二層和三層

    還在為網絡里的二層、三層概念頭大?其實就像送快遞那么簡單!今天邁威通信用最接地氣的方式給你講明白
    的頭像 發表于 09-04 20:07 ?1120次閱讀
    小白也能秒懂!邁威通信教你分清網絡二層和三層

    FPGA技術為什么越來越牛,這是有原因的

    最近幾年,FPGA這個概念越來越多地出現。例如,比特幣挖礦,就有使用基于FPGA的礦機。還有,之前微軟表示,將在數據中心里,使用FPGA“代替”CPU,等等。其實,對于專業人士來說,
    的頭像 發表于 08-22 11:39 ?5061次閱讀
    <b class='flag-5'>FPGA</b>技術為什么越來越牛,這是有原因的

    AI狂飆, FPGA會掉隊嗎? (下)

    ;新工藝新接口:視頻接口,測試測量等。有那么多的機會,FPGA怎么不上天呢?其實FPGA真上天,在每一臺火星車上,幾乎都有宇航級FPGA
    的頭像 發表于 08-11 09:25 ?3907次閱讀
    AI狂飆, <b class='flag-5'>FPGA</b>會掉隊嗎? (下)

    養生壺主板用的是阻容降壓,拆一個養生壺,自己畫了電路圖,解釋不通,沒看明白原理?

    養生壺主板用的是阻容降壓,拆一個養生壺,自己畫了電路圖,解釋不通,沒看明白原理?
    發表于 08-01 00:29

    FPGA調試方式之VIO/ILA的使用

    在Vivado中,VIO(Virtual Input/Output)是一種用于調試和測試FPGA設計的IP核,它允許設計者通過JTAG接口實時讀取和寫入FPGA內部的寄存器,從而檢查設計的運行狀態并修改其行為。VIO IP核提供
    的頭像 發表于 06-09 09:32 ?3973次閱讀
    <b class='flag-5'>FPGA</b>調試方式之VIO/ILA的使用

    FPGA從0到1學習資料集錦

    附開發指南+電路圖集+例程源碼 本文敘述概括 FPGA 應用設計中的要點,包括,時鐘樹、FSM、latch、邏輯仿真四個部分。 FPGA 的用處比我們平時想象的用處更廣泛,原因在于其中集成的模塊
    發表于 05-13 15:41

    使用gpif designer fx2lp在CTL0中生成波形來連接FPGA 以便從FPGA獲取數據,為什么不能正常工作?

    我想使用gpif designer fx2lp 在CTL0 中生成波形來連接FPGA 以便從FPGA 獲取數據。 它在 CTL0 的下降沿逐幀獲取數據。 每幀有 32 個脈沖,但是當我這樣配置時,它不能正常工作。 我不明白。 我
    發表于 05-06 13:01

    【干貨】基于串口的FPGA遠程升級

    變得簡單有趣,記得給我點贊留言,讓我知道也在這趟奇妙的旅程里哦。遠程升級簡介遠程升級的實質是通過遠程且不影響當前芯片工作狀態的方式實現芯片的代碼版本升級或回退。本例程采用基于SPIMaster和BPIM
    的頭像 發表于 04-14 09:53 ?2134次閱讀
    【干貨】基于串口的<b class='flag-5'>FPGA</b>遠程升級

    FPGA開發板只需19.9元,配套十五期教學視頻和案例

    到今天為止,來到深圳,進入到FPGA行業已經超過10年,碼整整20年代碼——和大家一樣,白天10年,晚上10年......當年學FPGA的邏輯很簡單:智聯招聘上搜索,嵌入式工程師、硬
    的頭像 發表于 04-14 09:52 ?1261次閱讀
    <b class='flag-5'>FPGA</b>開發板只需19.9元,配套十五期教學視頻和案例

    看完這篇,SPI其實很簡單嘛(可下載)

    ,為什么要弄那么多種總線?太難了一會I2C,一會SPI;一會內部總線,一會外部總線碰到總線這樣的字眼,千萬別急,通過接觸會發現都有各自的特點通過實踐才會真正理解這些總線的用途,那么我們今天就來聊一聊SPI
    發表于 03-26 14:29 ?2次下載