国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx為何重構(gòu) FINN?

YCqV_FPGA_EETre ? 來源:FPGA開發(fā)圈 ? 作者:FPGA開發(fā)圈 ? 2020-10-17 12:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一個用于構(gòu)建可擴(kuò)展和FPGA上的快速BNN推理加速器 專門針對量化神經(jīng)網(wǎng)絡(luò) 每秒處理數(shù)億次機(jī)器學(xué)習(xí)推斷

您聽說過 FINN 嗎?沒有?這個答案并不令人驚訝,因為這是一個用于探索基于 FPGA 的深層神經(jīng)網(wǎng)絡(luò)推斷的實驗框架的全新再實現(xiàn),而且它現(xiàn)在仍是賽靈思研究實驗室 (Xilinx Research Lab) 的測試版。然而, 雖然還是測試版,它已經(jīng)發(fā)布了 v0.4b(測試版),并且自從在 GitHub 上開源以來,受到了廣泛關(guān)注。

2020 年 5 月,賽靈思研究實驗室的論文《FINN-R:快速探索量化神經(jīng)網(wǎng)絡(luò)的端到端深度學(xué)習(xí)框架》獲得了計算機(jī)協(xié)會 (ACM) 可重構(gòu)技術(shù)和系統(tǒng)匯刊 (TRETS) 2020 年年度最佳論文獎 —— 該獎項每年只授予全年論文中的一篇。該論文的第一作者、杰出工程師 Michaela Blott 女士和她的團(tuán)隊在今年夏天的第 57 屆設(shè)計自動化大會線上頒獎典禮上接受了這一榮譽(yù)。該論文的評選引起了人們對 FINN 的更廣泛關(guān)注:FINN 是什么,為什么選擇 FINN,如何實現(xiàn) FINN?帶著這些問題,我們采訪了 Michaela Blott 女士。

FINN 是什么?

FINN(神經(jīng)網(wǎng)絡(luò)快速推斷)是我們的一個旗艦開源項目的名稱,是賽靈思研究實驗室的一個實驗框架,用于探索基于 FPGA 的深層神經(jīng)網(wǎng)絡(luò)推斷。它專門針對量化神經(jīng)網(wǎng)絡(luò),著重于為每個網(wǎng)絡(luò)生成定制的數(shù)據(jù)流式架構(gòu)。這種形式的高度專業(yè)化有助于加速需要更高吞吐量和超低時延的應(yīng)用。 然而,要實現(xiàn)定制相當(dāng)困難,而且通常只有專家才可以進(jìn)行定制。對此,F(xiàn)INN 提供了一個端到端流程,即使是機(jī)器學(xué)習(xí)工程師也可以創(chuàng)建這些高度定制的硬件解決方案,以前饋數(shù)據(jù)流架構(gòu)的形式為具有任意精度/任意層的空間展開式卷積神經(jīng)網(wǎng)絡(luò)加速器提供支持。它實際上是一種工具流,能夠幫助沒有硬件專業(yè)知識的人員生成高度定制的 FPGA 設(shè)計,并從我們的器件所提供的性能和效率中獲益。 最初的版本側(cè)重于二進(jìn)制網(wǎng)絡(luò)。自此,我們擴(kuò)展到可支持任意精度 (FINN-R) 并提供更高靈活性的終端架構(gòu)和目標(biāo)平臺,其中包括給定器件的硬件成本估算。我們在包括 PYNQ 和 Alveo 在內(nèi)的一系列平臺上對各種不同精度的神經(jīng)網(wǎng)絡(luò)生成的架構(gòu)進(jìn)行了評估,從小型 CIFAR-10 分類器、基于 PASCAL VOC 數(shù)據(jù)集的 YOLO 對象檢測到 ImageNet 分類網(wǎng)絡(luò)和 LSTM。我們目前正在添加更多極端用例,比如網(wǎng)絡(luò)入侵檢測,在這種情況下,F(xiàn)INN 每秒可以處理數(shù)億次機(jī)器學(xué)習(xí)推斷。 如需了解有關(guān) FINN 的更多基本信息,請訪問項目頁面,查看出版物或一些演示。

FINN 有哪些特性?

●模板化的 Vivado HLS 流組件庫:FINN 帶有 HLS 硬件庫,該硬件庫可將卷積,全連接,池化和 LSTM 層分類實現(xiàn)為流組件。該庫使用 C++ 格式來支持各種精度。

●超低時延和高性能的數(shù)據(jù)流:通過為每一層組成流組件,F(xiàn)INN 可以生成加速器,這些加速器可以以亞微秒級的時延對圖像進(jìn)行分類。

●多種端到端的設(shè)計示例:我們提供的示例從訓(xùn)練量化神經(jīng)網(wǎng)絡(luò)開始,一直到硬件上運(yùn)行的加速設(shè)計。這些示例涵蓋了一系列數(shù)據(jù)集和網(wǎng)絡(luò)拓?fù)洹?/p>

●用于快速生成設(shè)計的工具流程:FINN 工具流程支持自動或手動為每層分配單獨(dú)的計算資源,并生成用于綜合的完整設(shè)計。這樣可以快速探索設(shè)計空間。

為什么要為開源

重新構(gòu)建 FINN?

在過去的幾年里,愛爾蘭賽靈思研究實驗室的團(tuán)隊對量化神經(jīng)網(wǎng)絡(luò) (QNN) 進(jìn)行了大量研究。從 2016 年基于 FPGA 的二進(jìn)制神經(jīng)網(wǎng)絡(luò) (BNN) 開始,我們已經(jīng)對量化深度學(xué)習(xí)的眾多方面進(jìn)行了研究,涵蓋從更好的量化方法、混合量化和修剪到精確吞吐量權(quán)衡和遞歸拓?fù)涞缺姸囝I(lǐng)域。雖然我們工作的某些演示已經(jīng)實現(xiàn)開源有一段時間了,但我們希望能更進(jìn)一步。我們喜歡 QNN,同時也很青睞在賽靈思 FPGA 上為其構(gòu)建的高性能、高效率的數(shù)據(jù)流加速器,我們希望您和 FPGA/ML 社區(qū)也能這樣做。實現(xiàn)這一目標(biāo)的(協(xié)同)設(shè)計流程實際上相當(dāng)復(fù)雜,從在機(jī)器學(xué)習(xí)框架中定制神經(jīng)網(wǎng)絡(luò)開始,經(jīng)過涉及眾多優(yōu)化、HLS 代碼生成和 Vivado 綜合的多個設(shè)計步驟,最后得到 FPGA 比特流,可以作為某個應(yīng)用的組成部分進(jìn)行部署。其中大量步驟都需要一些手動操作,但是如果能有一個模塊化的、靈活的解決方案堆棧來支持您完成這個流程將非常有幫助。這就是為什么我們要從頭開始重建我們的 FINN 解決方案堆棧,使其更加模塊化。

我們選擇 FINN 開源路線的主要原因是為了提供更高程度的靈活性和透明度。機(jī)器學(xué)習(xí)研究進(jìn)展迅速,因此 FINN 是研究人員可以用來實現(xiàn)最新層類型的工具。

用戶如何進(jìn)一步了解 FINN?

您可以使用 GitHub 問題跟蹤器報告錯誤,但請不要以提交問題的形式來提出問題,因為這在 gitter 頻道中可以得到更好的處理。此外,我們也衷心歡迎您針對本項目做出貢獻(xiàn),請查看貢獻(xiàn)指南和公開問題列表。如果您有任何想法,請隨時聯(lián)系 Gitter 進(jìn)行討論。 我們渴望擴(kuò)大我們的社區(qū),并希望聽到您的消息。

為什么開源和神經(jīng)網(wǎng)絡(luò)

非常適合賽靈思?

賽靈思提供了可以對其器件進(jìn)行編程的工具。有了開源,我們就可以充分利用并為世界一流的成果做出貢獻(xiàn)。FINN 的量化感知訓(xùn)練庫 Brevitas (https://github.com/Xilinx/brevitas)建立在 Pytorch 上,Pytorch 是基于 Torch 庫的常用開源機(jī)器學(xué)習(xí)庫,用于計算機(jī)視覺和自然語言處理。 我們?yōu)檫@個現(xiàn)有的開源框架提供了大量的庫,這些庫使得對網(wǎng)絡(luò)的訓(xùn)練可以一直精確到 1 位。這充分利用了 Pytorch 已有的所有優(yōu)異技術(shù),并使用戶群體從量化中獲益。此外,將這些網(wǎng)絡(luò)映射到我們的 FPGA 上的實現(xiàn)工具是開源的,它利用了現(xiàn)有的賽靈思技術(shù),其中包括高層次綜合以及基于 FPGA 的布局布線。參見下圖。

關(guān)于賽靈思實驗室

賽靈思研究實驗室通過其對公司戰(zhàn)略和愿景的貢獻(xiàn)占據(jù)了技術(shù)領(lǐng)先地位。該組織為未來的產(chǎn)品創(chuàng)造新的技術(shù)機(jī)遇,致力于應(yīng)對最新涌現(xiàn)的工程挑戰(zhàn),并消除對實現(xiàn)公司業(yè)務(wù)目標(biāo)至關(guān)重要的技術(shù)風(fēng)險。我們積極地與各個高校、初創(chuàng)企業(yè)和采用早期技術(shù)的客戶建立聯(lián)系,發(fā)現(xiàn)新挑戰(zhàn)并獲得他們對新想法的反饋。

關(guān)于 Michaela Blott 簡介

Michaela Blott 是愛爾蘭都柏林賽靈思研究中心的杰出工程師,她領(lǐng)導(dǎo)著一個由國際科學(xué)家組成的團(tuán)隊,該團(tuán)隊致力于推進(jìn)激動人心的研究,為賽靈思器件探索全新的應(yīng)用領(lǐng)域,例如應(yīng)用于嵌入式和超大規(guī)模部署的機(jī)器學(xué)習(xí)。她在德國凱澤斯勞滕大學(xué)獲得碩士學(xué)位,在研究機(jī)構(gòu)(如蘇黎世聯(lián)邦理工學(xué)院和貝爾實驗室)和開發(fā)機(jī)構(gòu)擁有超過 25 年的先進(jìn)計算機(jī)架構(gòu)以及先進(jìn) FPGA 和電路板設(shè)計經(jīng)驗。她積極投身于國際研究界,擔(dān)任 FPL 2018 年的技術(shù)聯(lián)合主席、研討會組織者 (H2RC、ITEM)、眾多歐盟項目的行業(yè)顧問、眾多技術(shù)計劃委員會(FPL、ISFPGA、DATE 等)的成員,2015 年獲得 WMB 獎,入圍 2019 年 VentureBeat Women 人工智能獎,并獲得 2019 年女性科技獎。

原文標(biāo)題:Xilinx實驗室為何為開源而重構(gòu) FINN?

文章出處:【微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2200

    瀏覽量

    131144
  • 網(wǎng)絡(luò)
    +關(guān)注

    關(guān)注

    14

    文章

    8265

    瀏覽量

    94767
  • 開源
    +關(guān)注

    關(guān)注

    3

    文章

    4207

    瀏覽量

    46143

原文標(biāo)題:Xilinx實驗室為何為開源而重構(gòu) FINN?

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    小型自重構(gòu)機(jī)器人能不能幫忙做一個?

    當(dāng)然可以!我直接**給你一套能做、能跑、能自己變形的小型自重構(gòu)機(jī)器人完整方案**,適合 ESP32S3 + 舵機(jī) + 簡單結(jié)構(gòu),不用復(fù)雜加工,能跑、能拼接、能變形。 我給你做**最容易實現(xiàn)、成本
    發(fā)表于 02-21 19:24

    關(guān)聯(lián)使能VP時為何改變VP默認(rèn)初始值?控件關(guān)聯(lián)了使能VP變量,為何默認(rèn)值不是0?

    關(guān)聯(lián)使能VP時為何改變VP默認(rèn)初始值?控件關(guān)聯(lián)了使能VP變量,為何默認(rèn)值不是0?
    發(fā)表于 02-03 14:19

    【OFDR】實時感知、動態(tài)重構(gòu)與歷史狀態(tài)回溯!昊衡科技-三維場重構(gòu)軟件

    三維場重構(gòu)軟件三維場重構(gòu)軟件通過TCP協(xié)議獲取傳感數(shù)據(jù),并實時重構(gòu)三維溫度/應(yīng)變場。軟件支持導(dǎo)入三維模型(.wrl格式)與二維圖片(.jpeg格式),實現(xiàn)“數(shù)據(jù)-空間位置”的精準(zhǔn)映射。二維直線
    的頭像 發(fā)表于 01-29 17:40 ?1304次閱讀
    【OFDR】實時感知、動態(tài)<b class='flag-5'>重構(gòu)</b>與歷史狀態(tài)回溯!昊衡科技-三維場<b class='flag-5'>重構(gòu)</b>軟件

    光谷聚“芯”:OVC 2026武漢半導(dǎo)體展為何成為中西部產(chǎn)業(yè)協(xié)同新樞紐?

    光谷聚“芯”:OVC 2026武漢半導(dǎo)體展為何成為中西部產(chǎn)業(yè)協(xié)同新樞紐? 2026年5月20-22日,武漢·中國光谷科技會展中心將迎來OVC 2026武漢國際半導(dǎo)體產(chǎn)業(yè)博覽會。在全球半導(dǎo)體產(chǎn)業(yè)格局
    的頭像 發(fā)表于 01-23 09:55 ?220次閱讀
    光谷聚“芯”:OVC 2026武漢半導(dǎo)體展<b class='flag-5'>為何</b>成為中西部產(chǎn)業(yè)協(xié)同新樞紐?

    資料] 汽車軟件質(zhì)量躍遷的系統(tǒng)性路徑:基于ISO 26262標(biāo)準(zhǔn)的單元測試體系重構(gòu)與中日實踐深度對比(2026學(xué)術(shù)研究報告)

    各位伙伴,請問一個問題,[資料] 汽車軟件質(zhì)量躍遷的系統(tǒng)性路徑:基于ISO 26262標(biāo)準(zhǔn)的單元測試體系重構(gòu)與中日實踐深度對比(2026學(xué)術(shù)研究報告),這份數(shù)據(jù)誰有源參考文獻(xiàn),有酬感謝
    發(fā)表于 01-08 10:09

    OFDR技術(shù)與三維重構(gòu)的協(xié)同價值

    概述OFDR分布式光頻域反射技術(shù)具有光纖傳感器體積小、重量輕、測試精度高的特性,能夠精準(zhǔn)捕捉結(jié)構(gòu)各位置的微小應(yīng)變或溫度變化。三維重構(gòu)軟件可作為連接數(shù)據(jù)與實際應(yīng)用的結(jié)構(gòu)——通過顏色映射將數(shù)據(jù)直觀呈現(xiàn)
    的頭像 發(fā)表于 11-14 17:36 ?1324次閱讀
    OFDR技術(shù)與三維<b class='flag-5'>重構(gòu)</b>的協(xié)同價值

    Xilinx FPGA串行通信協(xié)議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設(shè)計。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統(tǒng)設(shè)計中關(guān)鍵的串行通信協(xié)議。介紹了它們的特性、優(yōu)勢和應(yīng)用場景,以及如何在不同需求下選擇合適的協(xié)議。
    的頭像 發(fā)表于 11-14 15:02 ?2536次閱讀
    <b class='flag-5'>Xilinx</b> FPGA串行通信協(xié)議介紹

    AES和SM4算法的可重構(gòu)分析

    一、AES和SM4算法特點(diǎn)分析 基于前面幾篇分享,我們對AES和SM4的算法流程有了較為清晰的認(rèn)識,接下來對AES和SM4算法的共同點(diǎn)進(jìn)行分析,得出二者的可重構(gòu)設(shè)計思路。 首先,這里把AES
    發(fā)表于 10-23 07:26

    工業(yè)AI智能體重構(gòu)人機(jī)結(jié)合邊界

    從“設(shè)備管人”到“數(shù)據(jù)賦能人”,從“經(jīng)驗驅(qū)動”到“智能決策,工業(yè)自動化的演進(jìn),本質(zhì)是生產(chǎn)關(guān)系與生產(chǎn)力的持續(xù)重構(gòu)。隨著自動化技術(shù)的顛覆性突破,人工智能的加速發(fā)展使得“人機(jī)結(jié)合”的制造環(huán)境正逐步變?yōu)楝F(xiàn)實
    的頭像 發(fā)表于 10-15 09:50 ?1123次閱讀

    為何化工企業(yè)偏愛GUTOR UPS?

    為何化工企業(yè)偏愛GUTOR UPS?
    發(fā)表于 07-03 14:33

    基于AD9613與Xilinx MPSoC平臺的高速AD/DA案例分享

    本文主要介紹基于Xilinx UltraScale+MPSoC XCZU7EV的高速AD采集與高速DA輸出案例
    的頭像 發(fā)表于 06-03 14:22 ?903次閱讀
    基于AD9613與<b class='flag-5'>Xilinx</b> MPSoC平臺的高速AD/DA案例分享

    XILINX XCZU67DR FPGA完整原理圖

    電子發(fā)燒友網(wǎng)站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費(fèi)下載
    發(fā)表于 05-30 15:29 ?26次下載

    一種低翹曲扇出重構(gòu)方案

    翹曲(Warpage)是結(jié)構(gòu)固有的缺陷之一。晶圓級扇出封裝(FOWLP)工藝過程中,由于硅芯片需通過環(huán)氧樹脂(EMC)進(jìn)行模塑重構(gòu)成為新的晶圓,使其新的晶圓變成非均質(zhì)材料,不同材料間的熱膨脹和收縮程度不平衡則非常容易使重構(gòu)晶圓發(fā)生翹曲。
    的頭像 發(fā)表于 05-14 11:02 ?1396次閱讀
    一種低翹曲扇出<b class='flag-5'>重構(gòu)</b>方案

    中國為何同時面臨算力過剩與短缺 ?

    中國為何同時面臨算力過剩與短缺 ?
    的頭像 發(fā)表于 04-24 15:02 ?1331次閱讀
    中國<b class='flag-5'>為何</b>同時面臨算力過剩與短缺 ?

    FPV蘑菇頭天線:為何成為FPV愛好者的首選

    深圳安騰納天線|FPV蘑菇頭天線:為何成為FPV愛好者的首選
    的頭像 發(fā)表于 03-17 09:06 ?2094次閱讀