国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

硅集成電路的晶體管密度已接近極限?

我快閉嘴 ? 來源:科技日報 ? 作者:科技日報 ? 2020-09-27 17:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

目前,用于計算機處理器的硅集成電路正接近單個芯片上晶體管的最大可行密度,至少在二維陣列中是這樣。摩爾定律看似已難以維持。美國密歇根大學(xué)一研究團隊卻另辟蹊徑,將晶體管陣列帶入三維空間,在最先進(jìn)的硅芯片上直接堆疊第二層晶體管。這一研究為開發(fā)打破摩爾定律的硅集成電路鋪平了道路。

摩爾定律認(rèn)為,集成電路上可容納的晶體管數(shù)目,約每隔兩年便會增加一倍。目前硅集成電路的晶體管密度已接近極限。而隨著硅晶體管尺寸變得越來越小,它們的工作電壓也在不斷下降,導(dǎo)致最先進(jìn)的處理芯片可能會與觸摸板、顯示驅(qū)動器等高電壓接口組件不兼容,后者需要在更高電壓下運行,以避免錯誤的觸摸信號或過低亮度設(shè)置之類的影響。這就需要額外的芯片來處理接口設(shè)備和處理器之間的信號轉(zhuǎn)換。

為解決上述問題,密歇根大學(xué)研究人員通過附加器件層的單片三維集成,來提高硅互補金屬氧化物半導(dǎo)體集成電路的性能。他們首先使用含鋅和錫的溶液覆蓋硅芯片,在其表面形成均勻涂層,隨后短暫烘烤使其干燥,經(jīng)過不斷重復(fù)后制成一層約75納米厚的氧化鋅錫膜。使用該氧化鋅錫膜制造的薄膜晶體管可以承受比下方硅芯片更高的電壓。

為了解決兩個器件層之間的電壓失配問題,研究人員采用了頂部肖特基、底部歐姆的接觸結(jié)構(gòu),在觸點添加的肖特基門控薄膜晶體管和垂直薄膜二極管具有優(yōu)良的開關(guān)性能。測試顯示,在集成了高壓薄膜晶體管后,基礎(chǔ)硅芯片仍然可以工作。

研究人員表示,硅集成電路在低電壓(約1伏)下工作,但可以通過單片集成薄膜晶體管來提供高電壓處理能力,從而免除了對額外芯片的需求。他們的新方法將氧化物電子學(xué)的優(yōu)勢引入到單個硅晶體管中,有助于更緊湊、具有更多功能的芯片的開發(fā)。
責(zé)任編輯:tzh

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54010

    瀏覽量

    466060
  • 集成電路
    +關(guān)注

    關(guān)注

    5452

    文章

    12572

    瀏覽量

    374547
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10396

    瀏覽量

    147757
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    CGH40006P射頻晶體管

    CGH40006P射頻晶體管CGH40006P是Wolfspeed(原CREE)推出的一款 6W 射頻功率氮化鎵高電子遷移率晶體管(GaN HEMT),采用 28V 電源軌設(shè)計,具備 DC 至
    發(fā)表于 02-03 10:00

    探索BFU520Y:雙NPN寬帶射頻晶體管的卓越性能

    探索BFU520Y:雙NPN寬帶射頻晶體管的卓越性能 在射頻晶體管的領(lǐng)域中,NXP的BFU520Y脫穎而出,成為高速、低噪聲應(yīng)用的理想之選。今天,我們就來深入剖析這款雙NPN寬帶
    的頭像 發(fā)表于 12-30 17:35 ?1126次閱讀

    電壓選擇晶體管應(yīng)用電路第二期

    電壓選擇晶體管應(yīng)用電路第二期 以前發(fā)表過關(guān)于電壓選擇晶體管的結(jié)構(gòu)和原理的文章,這一期我將介紹一下電壓選擇晶體管的用法。如圖所示: 當(dāng)輸入電壓Vin等于電壓選擇
    發(fā)表于 11-17 07:42

    晶體管的基本結(jié)構(gòu)和發(fā)展歷程

    隨著集成電路科學(xué)與工程的持續(xù)發(fā)展,當(dāng)前集成電路已涵蓋二極晶體管、非易失性存儲器件、功率器件、光子器件、電阻與電容器件、傳感器件共 7 個大族,衍生出 100 多種不同類型的器件,推
    的頭像 發(fā)表于 09-22 10:53 ?1631次閱讀
    <b class='flag-5'>晶體管</b>的基本結(jié)構(gòu)和發(fā)展歷程

    多值電場型電壓選擇晶體管結(jié)構(gòu)

    多值電場型電壓選擇晶體管結(jié)構(gòu) 為滿足多進(jìn)制邏輯運算的需要,設(shè)計了一款多值電場型電壓選擇晶體管。控制二進(jìn)制電路通斷需要二進(jìn)制邏輯門電路,實際上是對電壓的一種選擇,而傳統(tǒng)二進(jìn)制邏輯門
    發(fā)表于 09-15 15:31

    現(xiàn)代集成電路半導(dǎo)體器件

    ——按比例縮小、漏電及其他問題第8章?雙極型晶體管附錄A?態(tài)密度的推導(dǎo)附錄B?FeimiDirac分布函數(shù)的推導(dǎo) 附錄C?少數(shù)載流子假設(shè)的自洽性 部分習(xí)題的答案 索引 獲取完整文檔資料可下載附件哦!!!! 如果內(nèi)容有幫助可以關(guān)注、點贊、評論支持一下哦~
    發(fā)表于 07-12 16:18

    下一代高速芯片晶體管解制造問題解決了!

    先進(jìn)的晶體管架構(gòu),是納米片晶體管(Nanosheet FET)的延伸和發(fā)展,主要用于實現(xiàn)更小的晶體管尺寸和更高的集成密度,以滿足未來半導(dǎo)體工
    發(fā)表于 06-20 10:40

    鰭式場效應(yīng)晶體管的原理和優(yōu)勢

    自半導(dǎo)體晶體管問世以來,集成電路技術(shù)便在摩爾定律的指引下迅猛發(fā)展。摩爾定律預(yù)言,單位面積上的晶體管數(shù)量每兩年翻一番,而這一進(jìn)步在過去幾十年里得到了充分驗證。
    的頭像 發(fā)表于 06-03 18:24 ?1914次閱讀
    鰭式場效應(yīng)<b class='flag-5'>晶體管</b>的原理和優(yōu)勢

    低功耗熱發(fā)射極晶體管的工作原理與制備方法

    集成電路是現(xiàn)代信息技術(shù)的基石,而晶體管則是集成電路的基本單元。沿著摩爾定律發(fā)展,現(xiàn)代集成電路集成度不斷提升,目前單個芯片上已經(jīng)可以
    的頭像 發(fā)表于 05-22 16:06 ?1334次閱讀
    低功耗熱發(fā)射極<b class='flag-5'>晶體管</b>的工作原理與制備方法

    無結(jié)場效應(yīng)晶體管詳解

    當(dāng)代所有的集成電路芯片都是由PN結(jié)或肖特基勢壘結(jié)所構(gòu)成:雙極結(jié)型晶體管(BJT)包含兩個背靠背的PN 結(jié),MOSFET也是如此。結(jié)型場效應(yīng)晶體管(JFET) 垂直于溝道方向有一個 PN結(jié),隧道穿透
    的頭像 發(fā)表于 05-16 17:32 ?1418次閱讀
    無結(jié)場效應(yīng)<b class='flag-5'>晶體管</b>詳解

    什么是晶體管?你了解多少?知道怎樣工作的嗎?

    是關(guān)于晶體管的詳細(xì)解析: 一、核心定義與歷史背景 ?定義?: 晶體管利用半導(dǎo)體材料(如、鍺)的特性,通過輸入信號(電流或電壓)控制輸出電流,實現(xiàn)信號放大或電路通斷。 ?發(fā)明?: 19
    的頭像 發(fā)表于 05-16 10:02 ?4537次閱讀

    多值電場型電壓選擇晶體管結(jié)構(gòu)

    多值電場型電壓選擇晶體管結(jié)構(gòu) 為滿足多進(jìn)制邏輯運算的需要,設(shè)計了一款多值電場型電壓選擇晶體管。控制二進(jìn)制電路通斷需要二進(jìn)制邏輯門電路,實際上是對電壓的一種選擇,而傳統(tǒng)二進(jìn)制邏輯門
    發(fā)表于 04-15 10:24

    晶體管電路設(shè)計(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計,源極跟隨器電路設(shè)計,F(xiàn)ET低頻功率放大器的設(shè)計與制作,柵極接地放大電路
    發(fā)表于 04-14 17:24

    晶體管柵極多晶摻雜的原理和必要性

    本文介紹了多晶作為晶體管的柵極摻雜的原理和必要性。
    的頭像 發(fā)表于 04-02 09:22 ?2777次閱讀
    <b class='flag-5'>晶體管</b>柵極多晶<b class='flag-5'>硅</b>摻雜的原理和必要性

    晶體管電路設(shè)計(下) [日 鈴木雅臣]

    本書主要介紹了晶體管,F(xiàn)ET和Ic,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計,源極跟隨電路的設(shè)計,F(xiàn)ET低頻功率放大器的設(shè)計和制作,柵極接地放大
    發(fā)表于 03-07 13:55