国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

數(shù)字電路設計之同步時序邏輯電路

454398 ? 來源:Xilinx學術合作 ? 作者:小魚 ? 2020-12-25 14:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者: 小魚,Xilinx學術合作

一. 概述
時序邏輯示意圖,如下圖所示。數(shù)據(jù)從一個寄存器出來,經(jīng)過組合邏輯到達下一個寄存器。

pIYBAF9uHvWAXi4vAABWkUjGWfg061.png

在學習數(shù)字電路的過程中,我們都知道時序邏輯,但是大家對時序邏輯真的了解嗎?

(1)純組合邏輯電路的缺點在哪?

(3)純組合邏輯電路完成不了什么功能?

(2)為什么需要時鐘和寄存器呢?

帶著這三個疑問我們來認識一下時序邏輯電路。

二. 同步時序邏輯電路的作用
1. 時序邏輯電路對于組合邏輯的毛刺具有容忍度,從而改善電路的時序特性。同時電路的更新由時鐘控制。

比如,在組合邏輯中當各路信號的路徑長度不一樣時那么組合邏輯的輸出就會出現(xiàn)毛刺。如下圖所示。F0和F1到達最后一個或門的路徑長度不一樣,那么在F端就會出現(xiàn)毛刺。

圖片來自書籍《Verilog HDL高級數(shù)字設計》

圖片來自書籍《Verilog HDL高級數(shù)字設計》

毛刺信號如下圖影印部分所示,由于C經(jīng)過一個非門才到達下面的與門,故F1相對于F0有延遲,那么在F端就會造成毛刺,這個毛刺就是有短暫的時間輸出為0。

圖片來自書籍《Verilog HDL高級數(shù)字設計》

圖片來自書籍《Verilog HDL高級數(shù)字設計》

但是利用時序電路,數(shù)據(jù)A,B,C的觸發(fā)是在時鐘沿,輸出信號F也是在時鐘沿去采,而這個時鐘沿到來的時間是在F輸出穩(wěn)定之后,故對電路的毛刺具有容忍度。如下圖,可以看到最后寄存器的輸出O就不存在毛刺。

pIYBAF9uHvyABjnaAACJxCLYdw8910.png

這個特性使得在時序邏輯電路里面,電路的輸出被采集到寄存器里面,并送往下一級電路的時候都是確定的而且是準確的,從而整體電路都是隨著時鐘沿在更新。

2. 純組合邏輯只能由當前輸入決定當前輸出,而不能實現(xiàn)帶反饋的邏輯,如下圖所示,這樣的話,你的電路就會陷入死循環(huán)而無法使用。

o4YBAF9uHv2AATq2AAA0YDu6NP0608.png

比如做一個計數(shù)器,如果我們用如下的組合邏輯的方式描述就會出問題。

pIYBAF9uHv6AHTzAAAAfy5MXJPk553.png

而這種帶反饋的邏輯,必須要通過寄存器把輸出暫存起來,再由時鐘沿去控制數(shù)據(jù)的反饋更新,這樣電路才有意義。

pIYBAF9uHv-AYolCAAByWVgNiTs248.png

故計數(shù)器的正確描述方式如下。

o4YBAF9uHwGARLvpAAAkUtUTLNM198.png

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22408

    瀏覽量

    636211
  • 寄存器
    +關注

    關注

    31

    文章

    5608

    瀏覽量

    129959
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    有源邏輯探頭的具體應用

    及典型場景的詳細拆解: 一、數(shù)字電路研發(fā)與調(diào)試 此為有源邏輯探頭的核心應用場景,核心解決復雜數(shù)字系統(tǒng)中“信號觀測無干擾、多通道信號同步分析”的關鍵需求,為
    的頭像 發(fā)表于 12-16 10:29 ?190次閱讀
    有源<b class='flag-5'>邏輯</b>探頭的具體應用

    掌握數(shù)字設計基礎:邁向芯片設計的第一步

    數(shù)字電路分為兩類: 組合邏輯(Combinational Logic):僅依賴當前輸入直接產(chǎn)生輸出,比如加法器、編碼器。 時序邏輯(Sequential Logic):具備存儲特性,
    發(fā)表于 10-09 21:11

    咨詢符合國標GB/T 4728.12-2022的邏輯電路設計軟件

    背景 在大學教授《數(shù)字邏輯》,總是遇到繪邏輯電路圖的問題,想適配國家標準GB/T 4728.12-2022的邏輯電路,培養(yǎng)學生的家國情懷,
    發(fā)表于 09-09 09:46

    高速數(shù)字電路設計與安裝技巧

    內(nèi)容簡介: 詳細介紹印制電路板的高速化與頻率特性,高速化多層印制電路板的靈活運用方法,時鐘信號線的傳輸延遲主要原因.高速數(shù)字電路板的實際信號波形,傳輸延遲和歪斜失真的處理,高速緩沖器IC的種類與傳輸
    發(fā)表于 09-06 15:21

    每周推薦!電子工程師自學資料及各種電路解析

    邏輯電路時序邏輯電路、脈沖電路、D/A轉(zhuǎn)換器、A/D轉(zhuǎn)換器和半導體存儲器。 3、實用電子電路設計(全6本)—— 振蕩
    發(fā)表于 05-19 18:20

    電子工程師自學速成 —— 提高篇

    電路分析基礎、放大電路、放大器、諧振電路、濾波電路、振蕩器、調(diào)制電路、解調(diào)電路、變頻
    發(fā)表于 05-15 15:56

    實用電子電路設計(全6本)——數(shù)字邏輯電路的ASIC設計

    由于資料內(nèi)存過大,分開上傳,有需要的朋友可以去主頁搜索下載哦~ 本文以實現(xiàn)高速高可靠性的數(shù)字系統(tǒng)設計為目標,以完全同步電路為基礎,從技術實現(xiàn)的角度介紹ASIC邏輯電路設計技術。
    發(fā)表于 05-15 15:22

    六天專修課程!電子電路基本原理66課

    、運算放大器、負反饋、振蕩電路原理以及數(shù)字電路數(shù)字邏輯、二進制運算、大規(guī)模微處理器以及A-D、D-A轉(zhuǎn)換電路的基本原理,并對模擬(線性)
    發(fā)表于 04-08 16:21

    數(shù)字電路—24、計數(shù)器

    數(shù)字電路中,能夠記憶輸入脈沖個數(shù)的電路稱為計數(shù)器
    發(fā)表于 03-26 15:13

    數(shù)字電路—23、寄存器

    數(shù)字電路中,用來存放二進制數(shù)據(jù)或代碼的電路稱為寄存器。
    發(fā)表于 03-26 15:11

    數(shù)字電路—22、時序邏輯電路

    時序電路邏輯功能可用邏輯表達式、狀態(tài)表、卡諾圖、狀態(tài)圖、時序圖和邏輯圖6種方式表示,這些表示方法在本質(zhì)上是相同的,可以互相轉(zhuǎn)換
    發(fā)表于 03-26 15:03

    數(shù)字電路—16、觸發(fā)器

    觸發(fā)器是構(gòu)成時序邏輯電路的基本單元電路。 觸發(fā)器具有記憶功能,能存儲一位二進制數(shù)碼。
    發(fā)表于 03-26 14:21

    數(shù)字電路—14、加法器

    能對兩個1位二進制數(shù)進行相加而求得和及進位的邏輯電路稱為半加器。 能對兩個1位二進制數(shù)進行相加并考慮低位來的位,即相當于3個1位二進制數(shù)相加,求得和及進位的邏輯電路稱為全加器。
    發(fā)表于 03-26 11:15

    數(shù)字電路—編碼器

    編碼器:用二進制代碼表示文字、符號或者數(shù)碼等特定對象的過程,稱為編碼。實現(xiàn)編碼的邏輯電路,稱為編碼器。 編碼原則:N位二進制代碼可以表示個信號,則對M個信號編碼時,應由≥M來確定位數(shù)N。例:對101
    發(fā)表于 03-26 11:08

    跟著華為學硬件電路設計,華為全套硬件電路設計學習資料都在這里了!

    是無數(shù)失敗的集合,華為作為遙遙領先的代表,今天就來推薦一下華為全套的電路設計資料。 資料主要包含了數(shù)字電路寄存器級電路整理介紹,模擬電路講座,華為硬件設計規(guī)范,華為柔性印制
    發(fā)表于 03-25 13:59