国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA的幾種典型應(yīng)用 基于FPGA的小Tips設(shè)計

電子設(shè)計 ? 來源: ZYNQ分享客 ? 作者:Hello,Panda ? 2020-12-17 12:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者: Hello,Panda

一、寫在前面

FPGA 是可編程芯片,因此FPGA 的設(shè)計方法包括硬件設(shè)計和軟件設(shè)計兩部分。硬件包括 FPGA 芯片電路、存儲器、輸入輸出接口電路以及其他設(shè)備;軟件即是相應(yīng)的 HDL 程序以及最新非常流行的基于高層次綜合的程序方法,如Xilinx的一系列工具HLS、SDSoC和Altera的SoC EDS等。

(1)選擇FPGA(SoC)的若干理由

a)FPGA具有現(xiàn)場可編程能力,即使產(chǎn)品已經(jīng)投入市場,也可根據(jù)特殊應(yīng)用重新配置硬件;

b)FPGA具有強大的并行處理能力;

c)FPGA具有比ASIC設(shè)計更短的設(shè)計周期和更低設(shè)計成本;

d)FPGA比較易用;

e)隨著半導(dǎo)體技術(shù)的突飛猛進,F(xiàn)PGA 越來越成為一種融合處理、HBM存儲、接口于一體的超級芯片。

(2)設(shè)計提醒

強烈推薦FPGA設(shè)計遵循自頂向下的設(shè)計流程,也就是說從系統(tǒng)級設(shè)計開始,劃分為若干個二級單元,然后再把各個二級單元劃分為下一層次的基本單元,一直下去,直到能夠使用基本模塊或者IP 核直接實現(xiàn)為止。

需要特別提醒的是,大規(guī)模邏輯設(shè)計必須先有完整明確的需求和實現(xiàn)方案后再啟動硬件平臺和軟件設(shè)計。否則,任何一個小的改動都可能導(dǎo)致極大的糾正成本甚至整個系統(tǒng)全盤推翻重來。

二、設(shè)計小Tips

(1)明確FPGA設(shè)計需求

和所有的設(shè)計一樣,F(xiàn)PGA設(shè)計過程是一個迭代過程,首先是有一個系統(tǒng)的想法,然后將這一想法細化到具體交易中。

圖1 需求評估拓撲

(2)如何選型

FPGA的硬件設(shè)計選型主要考慮如下因素:

1)器件的供貨渠道和開發(fā)工具支持

2)器件的硬件資源

a)邏輯資源;

b) IO資源(FPGA負荷過重、發(fā)熱,影響速度、穩(wěn)定性和壽命);

c) 布線資源(影響速度);

d)DSP(乘法器、矢量浮點加速器)資源;

e)存儲器資源(內(nèi)部RAM塊和內(nèi)部和外部的DDR/SRAM)等;

f) 時鐘資源;

g) 串行收發(fā)器

h) 硬核及集成塊。

3)器件的電氣接口特性

4) 器件的速度等級

5) 器件的封裝和價格等

(3)嵌入式設(shè)計流程

圖2 設(shè)計流程

這個流程看上去有點像操作系統(tǒng)的層次結(jié)構(gòu),硬件就是FPGA邏輯和底層單元;中間件就是平臺相關(guān)的可以重復(fù)利用的標準協(xié)議和接口;應(yīng)用層執(zhí)行產(chǎn)品的核心功能。這三個層級是向下驗證的,最后實現(xiàn)系統(tǒng)的集成和驗證。

更為具體的,針對某種器件,嵌入式工程師的主要工作如下:

圖3 設(shè)計內(nèi)容

三、FPGA的幾種典型應(yīng)用

a)運動控制。需要高性能的工業(yè)設(shè)計領(lǐng)域;

b)電視廣播。SDI接口已經(jīng)圖像流的優(yōu)化重構(gòu)和壓縮;

c)通信領(lǐng)域。處理通信過程中的海量并行數(shù)據(jù)流;

d)汽車輔助駕駛。屬于對圖像處理、圖形、控制的集大成應(yīng)用;

e)高性能計算。數(shù)據(jù)庫、金融市場加速、地震和醫(yī)學(xué)成像、矩陣數(shù)學(xué)、AI云計算機器學(xué)習(xí)應(yīng)用等;

f)高端服務(wù)器;

g)IO和總線擴展、橋接。

隨著半導(dǎo)體技術(shù)的飛速發(fā)展,器件的集成度越來越高,集成的硬核和功能塊也越來越豐富。FPGA各廠商面向不同層次的應(yīng)用也在不斷的拓展,F(xiàn)PGA必將褪下它貴族的臉孔走入尋常百姓家。

圖4  ADAS應(yīng)用

圖4 ADAS應(yīng)用

圖5  云計算應(yīng)用

圖5 云計算應(yīng)用

圖6  無線通信系統(tǒng)

圖6 無線通信系統(tǒng)

圖7 控制系統(tǒng)4G/5G通信

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22411

    瀏覽量

    636281
  • 存儲器
    +關(guān)注

    關(guān)注

    39

    文章

    7739

    瀏覽量

    171662
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    探索IGLOO2 FPGA與SmartFusion2 SoC FPGA的電氣特性與應(yīng)用潛力

    探索IGLOO2 FPGA與SmartFusion2 SoC FPGA的電氣特性與應(yīng)用潛力 在當今電子科技飛速發(fā)展的時代,FPGA與SoC FPGA在眾多領(lǐng)域發(fā)揮著至關(guān)重要的作用。Mi
    的頭像 發(fā)表于 02-10 11:30 ?162次閱讀

    Microsemi IGLOO2 FPGA與SmartFusion2 SoC FPGA深度剖析

    Microsemi IGLOO2 FPGA與SmartFusion2 SoC FPGA深度剖析 作為一名電子工程師,在日常的設(shè)計工作中,FPGA與SoC FPGA是我們經(jīng)常會用到的重要
    的頭像 發(fā)表于 02-09 17:20 ?318次閱讀

    FPGA 入門必看:Verilog 與 VHDL 編程基礎(chǔ)解析!

    很多開發(fā)者第一次接觸FPGA,都會有同樣的疑問:FPGA是硬件,不是軟件,怎么寫程序?答案就是用硬件描述語言(HDL),最常用的就是Verilog和VHDL。今天,我們就帶你入門,搞清楚FPGA編程
    的頭像 發(fā)表于 01-19 09:05 ?452次閱讀
    <b class='flag-5'>FPGA</b> 入門必看:Verilog 與 VHDL 編程基礎(chǔ)解析!

    MarketsandMarkets FPGA行業(yè)報告,2026~2030 FPGA市場洞察

    2025年10月,全球知名市場研究與商業(yè)洞察權(quán)威咨詢機構(gòu) MarketsandMarkets 發(fā)布?Field-Programmable Gate Array (FPGA) MarketSize
    的頭像 發(fā)表于 11-20 13:20 ?487次閱讀
    MarketsandMarkets <b class='flag-5'>FPGA</b>行業(yè)報告,2026~2030 <b class='flag-5'>FPGA</b>市場洞察

    如何利用Verilog HDL在FPGA上實現(xiàn)SRAM的讀寫測試

    本篇將詳細介紹如何利用Verilog HDL在FPGA上實現(xiàn)SRAM的讀寫測試。SRAM是一種非易失性存儲器,具有高速讀取和寫入的特點。在FPGA中實現(xiàn)SRAM讀寫測試,包括設(shè)計SRAM接口模塊
    的頭像 發(fā)表于 10-22 17:21 ?4345次閱讀
    如何利用Verilog HDL在<b class='flag-5'>FPGA</b>上實現(xiàn)SRAM的讀寫測試

    FPGA技術(shù)為什么越來越牛,這是有原因的

    最近幾年,FPGA這個概念越來越多地出現(xiàn)。例如,比特幣挖礦,就有使用基于FPGA的礦機。還有,之前微軟表示,將在數(shù)據(jù)中心里,使用FPGA“代替”CPU,等等。其實,對于專業(yè)人士來說,FPGA
    的頭像 發(fā)表于 08-22 11:39 ?5058次閱讀
    <b class='flag-5'>FPGA</b>技術(shù)為什么越來越牛,這是有原因的

    開源FPGA硬件|FPGA LAYOUT評審,紫光同創(chuàng)定制公仔派送中

    Part.1活動背景近期,小眼睛科技聯(lián)合紫光同創(chuàng)及電子發(fā)燒友發(fā)起了#擁抱開源!一起來做FPGA開發(fā)板活動,活動一經(jīng)發(fā)布,得到了很多開源愛好者的熱烈響應(yīng),再次感謝大家的支持!小眼睛科技是一家以FPGA
    的頭像 發(fā)表于 08-12 12:33 ?1194次閱讀
    開源<b class='flag-5'>FPGA</b>硬件|<b class='flag-5'>FPGA</b> LAYOUT評審,紫光同創(chuàng)定制公仔派送中

    Altera Agilex? 3 FPGA和SoC FPGA

    Altera Agilex? 3 FPGA和SoC FPGA Altera/Intel Agilex? 3 FPGA和SoC FPGA使創(chuàng)新者能夠?qū)⒊杀緝?yōu)化的設(shè)計提升到更高的性能水平。
    的頭像 發(fā)表于 08-06 11:41 ?4129次閱讀
    Altera Agilex? 3 <b class='flag-5'>FPGA</b>和SoC <b class='flag-5'>FPGA</b>

    FPGA與高速ADC接口簡介

    本文介紹FPGA與高速ADC接口方式和標準以及JESD204與FPGA高速串行接口。
    的頭像 發(fā)表于 06-12 14:18 ?3153次閱讀
    <b class='flag-5'>FPGA</b>與高速ADC接口簡介

    FPGA調(diào)試方式之VIO/ILA的使用

    在Vivado中,VIO(Virtual Input/Output)是一種用于調(diào)試和測試FPGA設(shè)計的IP核,它允許設(shè)計者通過JTAG接口實時讀取和寫入FPGA內(nèi)部的寄存器,從而檢查設(shè)計的運行狀態(tài)并修改其行為。VIO IP核提供了一個簡單易用的接口,使得用戶可以輕松地與
    的頭像 發(fā)表于 06-09 09:32 ?3959次閱讀
    <b class='flag-5'>FPGA</b>調(diào)試方式之VIO/ILA的使用

    智多晶FPGA設(shè)計工具HqFpga接入DeepSeek大模型

    在 AI 賦能工程設(shè)計的時代浪潮中,智多晶率先邁出關(guān)鍵一步——智多晶正式宣布旗下 FPGA 設(shè)計工具 HqFpga 接入 DeepSeek 大模型,并推出 FPGA 設(shè)計專屬 AI 助手——晶小助!這是
    的頭像 發(fā)表于 06-06 17:06 ?1529次閱讀

    FPGA芯片的概念和結(jié)構(gòu)

    FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列),是一種可在出廠后由用戶根據(jù)實際需求進行編程配置的集成電路。與專用集成電路(如ASIC)不同,FPGA在硬件層面具備高度的可重構(gòu)性,能夠靈活實現(xiàn)各類數(shù)字邏輯電路和復(fù)雜系統(tǒng)方案。
    的頭像 發(fā)表于 05-12 09:30 ?2902次閱讀

    國產(chǎn)FPGA往事

    首先,這篇文章的后半部分,會有一個廣告:我去年和紫光同創(chuàng)原廠的技術(shù)專家寫了一本書——《國產(chǎn)FPGA權(quán)威開發(fā)指南》,我想送一些書給到熟悉的、曾經(jīng)熟悉的、或者還未熟悉的FPGA開發(fā)者同行,請各位開發(fā)者
    的頭像 發(fā)表于 04-14 09:53 ?806次閱讀
    國產(chǎn)<b class='flag-5'>FPGA</b>往事

    高速比較器的幾種典型應(yīng)用

    高速比較器的幾種典型應(yīng)用
    的頭像 發(fā)表于 03-28 17:40 ?875次閱讀
    高速比較器的<b class='flag-5'>幾種</b><b class='flag-5'>典型</b>應(yīng)用

    FPGA是什么?應(yīng)用領(lǐng)域、差分晶振作用及常用頻率全面解析

    FPGA是什么?了解FPGA應(yīng)用領(lǐng)域、差分晶振在FPGA中的作用、常用頻率、典型案例及FCom差分振蕩器解決方案,為高速通信、數(shù)據(jù)中心、工業(yè)控制提供高性能時鐘支持。
    的頭像 發(fā)表于 03-24 13:03 ?4090次閱讀
    <b class='flag-5'>FPGA</b>是什么?應(yīng)用領(lǐng)域、差分晶振作用及常用頻率全面解析