国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文解析PCIx系列M-PCIe

電子設(shè)計(jì) ? 來源:硬件助手 ? 作者:硬件助手 ? 2020-11-24 14:51 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

M-PCIe即Mobile PCIe,主要應(yīng)用對象是智能手機(jī)嵌入式設(shè)備。PCI-SIG在PCIe Spec V3.1中引入基于MIPI M-PHY V2.0的M-PCIe。相比于標(biāo)準(zhǔn)的PCIe總線,M-PCIe ECN主要的改動在物理層,通過引入M-PHY,旨在獲得更低的功耗以適應(yīng)嵌入式設(shè)備的低功耗要求。


M-PCIe的主要特性如下:


M-PCIe的上層協(xié)議層、事務(wù)層(TL)、數(shù)據(jù)鏈路層(DLL)和標(biāo)準(zhǔn)PCIe總線是兼容的。M-PCIe和PCIe設(shè)備的Link Training and Status State Machine (LTSSM)具有不同的設(shè)計(jì),這主要是為了保證M-PHY獨(dú)特的低功耗特性。


由于其工作模式與各個突發(fā)傳輸之間的關(guān)系,M-PHY甚至可以進(jìn)一步降低功耗。在M-PHY設(shè)計(jì)中,PHY僅在實(shí)際傳輸時(shí)處于最大功率。在完成突發(fā)傳輸后,PHY進(jìn)入超低功耗的“STALL”狀態(tài),此后不久就進(jìn)入其最低功率的“HIBERN8”狀態(tài)。通過這樣的設(shè)計(jì),可以使得M-PHY的功耗降至最低,從而延長電池壽命。

為了進(jìn)一步降低功耗,M-PCIe系統(tǒng)可以實(shí)現(xiàn)非對稱鏈路,允許鏈路上不同數(shù)量的發(fā)送器和接收器。PCIe強(qiáng)制設(shè)備具有4個發(fā)送器和4個接收器,以滿足其對4個通道的PCIe-to-cellular帶寬的需求。而M-PCIe允許設(shè)備將發(fā)送器的數(shù)量減少到所需的量,并且在這種情況下,功耗會更低。


雖然M-PCIe規(guī)范允許設(shè)備比PCIe PHY消耗更少的功耗,但PCIe提供的速度也高于M-PCIe。一般而言,可以將M-PHY Gear M視為與PCIe Generation (M-1)相同的帶寬。



以上就是針對M-PCIe的簡單介紹,詳細(xì)可參考PCIe spec和MIPI M-PHY spec。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 接收器
    +關(guān)注

    關(guān)注

    15

    文章

    2644

    瀏覽量

    77152
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1461

    瀏覽量

    88422
  • PCIE總線
    +關(guān)注

    關(guān)注

    0

    文章

    58

    瀏覽量

    14019
  • 發(fā)送器
    +關(guān)注

    關(guān)注

    1

    文章

    261

    瀏覽量

    27730
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    Renesas RX64M/RX71M 系列閃存內(nèi)存硬件接口深度解析

    Renesas RX64M/RX71M 系列閃存內(nèi)存硬件接口深度解析 引言 在嵌入式系統(tǒng)設(shè)計(jì)中,閃存內(nèi)存的高效使用和管理至關(guān)重要。Renesas 的 RX64
    的頭像 發(fā)表于 03-02 16:50 ?125次閱讀

    LMKDB11xx系列PCIe時(shí)鐘緩沖器深度解析

    LMKDB11xx系列PCIe時(shí)鐘緩沖器深度解析 在高速數(shù)字電路的設(shè)計(jì)領(lǐng)域,時(shí)鐘信號的精確分配和低抖動特性至關(guān)重要。TI的LMKDB11xx系列PC
    的頭像 發(fā)表于 02-06 15:00 ?570次閱讀

    ICY DOCK M.2轉(zhuǎn)PCIe硬盤盒:無需開箱,快速更換的高效存儲方案

    對于需要頻繁升級或更換M.2NVMe固態(tài)硬盤的用戶而言,傳統(tǒng)安裝方式往往意味著需要打開機(jī)箱、擰動螺絲,過程繁瑣耗時(shí)。ICYDOCK推出的M.2轉(zhuǎn)PCIe硬盤盒,正是為了解決這痛點(diǎn)而設(shè)
    的頭像 發(fā)表于 01-23 11:47 ?1032次閱讀
    ICY DOCK <b class='flag-5'>M</b>.2轉(zhuǎn)<b class='flag-5'>PCIe</b>硬盤盒:無需開箱,快速更換的高效存儲方案

    Amphenol ICC的PCIe? M.2 Gen 5卡邊緣連接器:高性能連接新選擇

    Amphenol ICC的PCIe? M.2 Gen 5卡邊緣連接器:高性能連接新選擇 在當(dāng)今高速發(fā)展的電子科技領(lǐng)域,數(shù)據(jù)傳輸速度和連接穩(wěn)定性是衡量設(shè)備性能的關(guān)鍵指標(biāo)。Amphenol ICC推出
    的頭像 發(fā)表于 12-15 10:05 ?447次閱讀

    搞懂?RK3588 PCIe:從硬件資源到拆分配置?+?避坑指南(含腦圖)

    資源解析、 3? 大拆分方案實(shí)戰(zhàn)、關(guān)鍵配置步驟及避坑要點(diǎn),附帶可視化腦圖,助力開發(fā)者快速落地? PCIe? 相關(guān)項(xiàng)目。 ? ? ? 、 RK3588 PCIe? 核心硬件資源 ? 1
    的頭像 發(fā)表于 11-20 18:18 ?3862次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b>搞懂?RK3588 <b class='flag-5'>PCIe</b>:從硬件資源到拆分配置?+?避坑指南(含腦圖)

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)20: PCIe應(yīng)答模塊設(shè)計(jì)

    所示。圖1TLP寫處理模塊結(jié)構(gòu)圖當(dāng)axis_cq總線中出現(xiàn)數(shù)據(jù)流傳輸時(shí),應(yīng)答模塊首先對傳輸?shù)腡LP報(bào)頭的類型字段進(jìn)行解析,如果為存儲器寫請求則由寫處理模塊進(jìn)解析。寫處理模塊提取出TLP報(bào)頭的地址字段
    發(fā)表于 08-12 16:04

    PCIe 5.0時(shí)代,ICY DOCK 這樣設(shè)計(jì) M.2 多盤位存儲方案

    對于企業(yè)級存儲而言,性能只是基礎(chǔ),傳統(tǒng)PCIe插槽的利用率、硬盤維護(hù)的便捷性以及散熱效率,始終是企業(yè)和工業(yè)用戶面臨的挑戰(zhàn)。ICYDOCK帶來款處于概念階段的產(chǎn)品——CP158專為需要在緊湊
    的頭像 發(fā)表于 08-08 15:33 ?1005次閱讀
    <b class='flag-5'>PCIe</b> 5.0時(shí)代,ICY DOCK 這樣設(shè)計(jì) <b class='flag-5'>M</b>.2 多盤位存儲方案

    PCIe 8.0 規(guī)范公布:1TB/s 帶寬、256GT/s 速率

    ,新的標(biāo)準(zhǔn)會開發(fā)協(xié)議增強(qiáng)功能以提高帶寬。不過速度提升之后會帶來一系列技術(shù)挑戰(zhàn),比如信號完整性與抗干擾能力方面的問題。隨著速率從 PCIe 7.0 的 128 GT/
    的頭像 發(fā)表于 08-08 09:14 ?7512次閱讀

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)17:PCIe加速模塊設(shè)計(jì)

    內(nèi)部信號做進(jìn)步處理,如果需要應(yīng)答,將應(yīng)答事務(wù)通過axis完成方完成接口(axis_cc)發(fā)送給PCIE硬核。圖1 PCIe加速模塊系統(tǒng)框圖 PCIe加速模塊在系統(tǒng)中作為NVMe層到
    發(fā)表于 08-07 18:57

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)14: PCIe應(yīng)答模塊設(shè)計(jì)

    如圖1所示。 圖1TLP寫處理模塊結(jié)構(gòu)圖 當(dāng)axis_cq總線中出現(xiàn)數(shù)據(jù)流傳輸時(shí),應(yīng)答模塊首先對傳輸?shù)腡LP報(bào)頭的類型字段進(jìn)行解析,如果為存儲器寫請求則由寫處理模塊進(jìn)解析。寫處理模塊提取
    發(fā)表于 08-04 16:44

    如何精準(zhǔn)測試PCIe M.2接口

    在AI加速、輕薄筆電、智能邊緣、無線通信等新興應(yīng)用推動下,PCIe M.2接口正迅速成為高速互聯(lián)的核心載體。從NVMe SSD、Wi-Fi 7無線模組到AI推理加速卡,小巧的M.2插槽正在承載越來越多關(guān)鍵功能,而其底層的高速物理
    的頭像 發(fā)表于 07-07 16:42 ?1239次閱讀

    nvme IP開發(fā)之PCIe

    保證TLP傳輸?shù)恼_性,同時(shí)對PCIe鏈路進(jìn)行管理與監(jiān)控,另外負(fù)責(zé)將事務(wù)層的報(bào)文轉(zhuǎn)發(fā)到物理層或從物理層獲取報(bào)文轉(zhuǎn)發(fā)到事務(wù)層。為保證數(shù)據(jù)傳輸?shù)耐暾裕瑪?shù)據(jù)鏈路層采用容錯和重傳機(jī)制,并定義了一系列數(shù)據(jù)鏈
    發(fā)表于 05-17 14:54

    免工具雙盤位設(shè)計(jì)!全金屬M.2 NVMe PCIe 5.0抽取盒:極速傳輸與熱插拔便捷體驗(yàn)

    需要支持PCIe拆分模式(PCIe8x插槽拆為x4、x4,PCIe16x插槽拆為x4、x4、x4、x4)才能訪問2個M.2NVMeSSD,(PCIe
    的頭像 發(fā)表于 03-27 18:02 ?1795次閱讀
    免工具雙盤位設(shè)計(jì)!全金屬<b class='flag-5'>M</b>.2 NVMe <b class='flag-5'>PCIe</b> 5.0抽取盒:極速傳輸與熱插拔便捷體驗(yàn)