国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB板邊緣的敏感線為何容易ESD干擾

茶話MCU ? 來源:ST MCU 信息交流 ? 2020-07-05 10:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

[現象描述]

某接地臺式產品,對接地端子處進行測試電壓為6KV的ESD接觸放電測試時,系統出現復位現象。測試中嘗試將接地端子與內部數字工作地相連的 Y電容斷開,測試結果并未明顯改善。

[原因分析]

ESD干擾進入產品內部電路,形式多種多樣。對于本案例中的被測產品來說,其測試點為接地點,大部分的ESD干擾能量將從接地線流走,也就是說ESD電流并沒有直接流入該產品的內部電路,但是,處在IEC61000-4-2標準規定的ESD測試環境中的這個臺式設備,其接地線長度在1m左右,該接地線將產生較大的接地引線電感(可以用1u H/m來估算),在靜電放電干擾發生時(即圖1中開關K閉合時),高的頻率(小于1ns的上升沿)靜電放電電流并不能使該被測產品接地點上的電壓為零(即圖1 中G點的電壓在K閉合時并不為零)。這個在接地端子上不為零電壓將會進一步進入產品內部電路。圖1已經給出了ESD干擾進入產品內部PCB的原理圖。

圖 1 ESD干擾進入產品內部PCB的原理圖

從圖1中還可以看出,CP1:(放電點與GND之間的寄生電容),Cp2:(PCB板與參考接地板之間的寄生電容),PCB板的工作地(GND)和靜電放電槍(包括靜電放電槍接地線)一起形成了一條干擾通路,干擾電流為ICM。在這條干擾路徑中,PCB板處在其中,顯然PCB在此時受到了靜電放電的干擾。如果該產品還存在其它電纜,這種干擾將更為嚴重。

干擾是如何導致被測產品復位的呢,經過仔細檢查被測產品的PCB之后發現,該PCB板中CPU的復位控制線布置在PCB板的邊緣,并且在GND平面之外,如圖2所示。

再來解釋一下為何布置在PCB邊緣的印制線比較容易受到干擾,那應該從PCB板中的印制線與參考接地板之間的寄生電容談起。印制線與參考接地板之間存在寄生電容,這個寄生電容將使PCB板中的印制信號線受到干擾,共模干擾電壓干擾PCB中印制線原理圖如圖3所示。

從圖3可以看出,當共模干擾(相對與參考接地板的共模干擾電壓)進入GND后,會在PCB板中的印制線和GND之間產生一個干擾電壓,這個干擾電壓不但與印制線與PCB板GND之間的阻抗(圖3中的Z)有關還有PCB中印制線與參考接地板之間的寄生電容有關。

假設印制線與PCB板GND之間的阻抗Z不變,則,當印制線與參考接地板之間的寄生電容越大時,在印制線與PCB板GND之間的干擾電壓Vi越大,這個電壓與PCB中的正常工作電壓相疊加,將直接影響PCB中的工作電路。

圖2 被測產品局部PCB布線實圖

圖3 共模干擾電壓干擾PCB中印制線原理圖

由印制線與參考接地板之間的寄生電容計算公式1 可知,印制線與參考接地板之間的寄生電容大小取決于印制線與參考接地板之間的距離(即公式1中的H)和印制線與參考接地板之間形成電場的等效面積(即公式1中的S)。

Cp ≈ 0.1 x S / H (1)

Cp : 寄生電容 [pF]

S : 印制線等效面積 [cm2]

H : 高度 [cm]

當印制線布置在PCB板邊緣時,該印制線與參考接地板之間將形成相對較大寄生電容,因為布置在PCB內部的印制線與參考接地板之間形成的電場被其它印制線所“擠壓”,而布置在邊緣的印制線與參考接地板之間形成的電場且相對比較發散。圖4為印制線與參考接地板之間電場分布示意圖。

圖4 印制線與參考接地板之間電場分布示意圖

顯然,對于本案例中的電路設計,由于PCB中的復位信號線布置在PCB板的邊緣并且已經落在GND平面之外,因此復位信號線會受到較大的干擾,導致ESD測試時,系統出現復位現象。

【處理措施】

根據以上的原理分析,很容易得出以下兩種處理措施:

1、重新進行PCB布線,將復位信號印制線在PCB上左移,使其在GND平面覆蓋的區域內,而且遠離PCB板邊緣,同時為了進一步降低復位信號印制線與參考接地板時間的寄生電容,可以在復位信號印制線所在的層(本案例為4層板,復位信號線布置在表層)上空余的地方鋪上GND銅箔(通過大量過孔與相鄰GND平面相連),如圖5所示。

圖5 修改后的復位信號線布置PCB實圖

2、在受干擾的復位印制線上,靠近CPU復位管腳的附近并聯一個電容,電容值可以選在100pf~1000pf之間。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • ESD
    ESD
    +關注

    關注

    50

    文章

    2402

    瀏覽量

    179918
  • pcb
    pcb
    +關注

    關注

    4404

    文章

    23878

    瀏覽量

    424305
  • 電容
    +關注

    關注

    100

    文章

    6487

    瀏覽量

    159348

原文標題:PCB板邊緣的敏感線為何容易ESD干擾

文章出處:【微信號:stmcu832,微信公眾號:茶話MCU】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    晶振放在PCB板邊緣行不行?

    PCB設計過程中,晶振的放置位置是一個容易被忽視卻至關重要的細節。很多人可能會問:晶振放在PCB板邊緣行不行?接下來,我們通過實際案例深入探討這個問題,用事實說明晶振放置位置不當可能
    的頭像 發表于 01-05 14:20 ?255次閱讀
    晶振放在<b class='flag-5'>PCB</b><b class='flag-5'>板邊緣</b>行不行?

    請問晶振放在板子邊緣是會增加干擾嗎?

    請問晶振放在板子邊緣是會增加干擾嗎?
    發表于 12-08 06:07

    晶振為什么不能放置在PCB邊緣

    晶振為什么不能放置在PCB邊緣
    發表于 12-05 07:13

    ESD7004和SZESD7004:高速數據ESD防護利器

    在電子設備的設計中,靜電放電(ESD)防護是一個至關重要的環節,尤其是對于高速數據而言。今天,我們就來深入了解一下安森美(ON Semiconductor)的ESD7004和SZESD
    的頭像 發表于 12-02 11:15 ?523次閱讀
    <b class='flag-5'>ESD</b>7004和SZ<b class='flag-5'>ESD</b>7004:高速數據<b class='flag-5'>線</b>的<b class='flag-5'>ESD</b>防護利器

    SAW 濾波器 PCB Layout 與 ESD 小技巧總結

    直接看原文。 一、為什么 SAW 濾波器這塊板子要“格外認真” SAW 是聲學器件,對寄生電感、電容和走耦合都特別敏感。哪怕原理圖完全照著推薦電路畫,如果 PCB 附近這小塊區域隨便布,很
    發表于 11-27 10:51

    如何降低電能質量在線監測裝置對傳導干擾敏感度?

    與影響”。具體措施需貫穿 “元器件選型→電路設計→PCB 布局→軟件優化” 全流程,針對傳導干擾的 “共模 / 差模特性” 和 “電源 / 信號 / 接地傳播路徑” 精準施策: 一、硬件選型:優先選用低敏感度、高抗擾器件 元器件
    的頭像 發表于 09-24 18:26 ?686次閱讀

    揚杰科技分享如何通過硬件電路優化降低ESD干擾

    干擾,但處理起來常常就是一團亂麻,監測不到ESD泄放路徑。單從電路增加ESD防護設計維度有時候是無法達到目的,所以PCB設計是解決ESD防護
    的頭像 發表于 08-25 14:16 ?7633次閱讀
    揚杰科技分享如何通過硬件電路優化降低<b class='flag-5'>ESD</b><b class='flag-5'>干擾</b>

    ESD保護器件LESD5Z5.0C系列規格書

    器件經過特殊設計,可保護連接數據和傳輸敏感元件,防止因靜電放電(ESD)、電纜放電事件(CDE)和電快速瞬變(EFT)引起的過電壓損害。
    發表于 07-07 17:06 ?0次下載

    開關電源PCB設計技巧和電氣安全規范

    的電壓,在布線密度較低時,信號的間距可適當地加大,對高、低電平懸殊的信號應盡可能地短且加大間距,一般情況下將走線間距設為8mil。焊盤內孔邊緣到印制板邊的距離要大于1mm,這樣可以
    發表于 05-27 15:29

    符合EMC的PCB設計準則

    時源芯微專業EMC/EMI/EMS整改 EMC防護器件 就ESD問題而言,設計上需要注意的地方很多,尤其是關于GND布線的設計及距,PCB設計中應該注意的要點: (1) PCB
    的頭像 發表于 05-15 16:42 ?860次閱讀

    如何布線才能降低MDDESD風險?PCB布局的抗干擾設計技巧

    降低ESD風險的PCB布線與布局技巧。一、ESD路徑最短優先原則ESD是一種高頻、瞬態干擾,它往往會選擇阻抗最小的路徑泄放。因此,在布線時,
    的頭像 發表于 04-25 09:43 ?766次閱讀
    如何布線才能降低MDD<b class='flag-5'>ESD</b>風險?<b class='flag-5'>PCB</b>布局的抗<b class='flag-5'>干擾</b>設計技巧

    開關電源設計中PCB板各環節需要注意的問題

    ;過小則散熱不好,且鄰近線條易受干擾。電路板的最佳形狀矩形, 長寬比為3: 2或4: 3, 位于電路板邊緣的元器件, 離電路板邊緣一般不小于2mm。  (2 )放置器件時要考慮以后的焊接, 不要太密集
    發表于 04-09 15:13

    EMI(干擾)和EMS(抗擾)基礎知識與整改流程

    ),傳導噪聲CE是指經由體或PCB板布線傳導的噪聲,輻射噪聲RE是指排放(輻射)到環境中的噪聲。EMS主要測試項:ESD(產品靜電)、EFT(瞬態脈沖干擾)、DIP(電壓跌落)、CS
    發表于 03-28 13:28

    PCB 邊緣連接器:高速性能

    本文要點PCB邊緣連接器是實現高速數據傳輸和模塊化組裝的首選系統集成解決方案。在電路板邊緣和連接器之間的適當匹配中,需要采用斜切工藝來保護連接器引腳。邊緣連接器的選型取決于連接板的組裝
    的頭像 發表于 03-21 13:53 ?1242次閱讀
    <b class='flag-5'>PCB</b> <b class='flag-5'>邊緣</b>連接器:高速性能

    PCB】四層電路板的PCB設計

    的設計規則:盡量采用地平面作為電流回路;將模擬地平面與數字地平面分開;如果地平面被信號隔 斷,那么為減少對地電流回路的干擾,應使信號走與地平面垂直;模擬電路盡量靠近電路扳邊緣放置,
    發表于 03-12 13:31