国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

門級電路低功耗設計優化案例分析

西西 ? 來源:博客園 ? 作者:IC_learner ? 2020-07-02 16:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

(1)門級電路的功耗優化綜述

門級電路的功耗優化(Gate Level Power Optimization,簡稱GLPO)是從已經映射的門級網表開始,對設計進行功耗的優化以滿足功耗的約束,同時設計保持其性能,即滿足設計規則和時序的要求。功耗優化前的設計是已經映射到工藝庫的電路,如下圖所示:

門級電路的功耗優化包括了設計總功耗,動態功耗以及漏電功耗的優化。對設計做優化時,優化的優先次序如下:

由此我們可以找到, 優化時,所產生的電路首先要滿足設計規則的要求,然后滿足延遲(時序)約束的要求,在滿足時序性能要求的基礎上,進行總功耗的優化,再進行動態功耗的優化和漏電功耗的優化,最后對面積進行優化。

優化時先滿足更高級優先權的約束。進行低級優先權約束的優化不能以犧牲更高優先權的約束為代價。功耗的優化不能降低設計的時序。為了有效地進行功耗優化,需要設計中有正的時間冗余(timing slacks)。功耗的減少以時序路徑的正時間冗余作為交換,即功耗優化時會減少時序路徑上的正的時間冗余。因此,設計中正的時間冗余越多,就越有潛力降低功耗。

通過上面的描述,對門級功耗優化有了一下了解之后,這里先介紹一下靜態功耗優化的方法——多閾值電壓設計,然后介紹基于EDA工具動態功耗的優化,接著介紹總體功耗的優化;在最后介紹一種常用的門級低功耗的方法——電源門控。電源門控我放在明天發表,今天的內容主要就是圍繞靜態、動態、總功耗來寫。

(2)多閾值電壓設計

①多閾值電壓設計原理

由于半導體工藝越來越先進,半導體器件的幾何尺寸越來越小,器件中的晶體管(門)數越來越多,器件的供電電壓越來越低,單元門的閾值電壓越來越低。由于單位面積中的單元門越來越多,功耗密度高,器件的功耗大。因此,設計時,我們要對功耗進行優化和管理。在90nm或以下的工藝,靜態功耗要占整個設計功耗的20%以上。因此,使用超深亞微米工藝時,除了要降低動態功耗,還要降低靜態功耗。在超深亞微米工藝,單元門的閾值電壓漏電功耗(靜態功耗)有如下圖所示的關系:

由圖可見,閾值電壓Vt以指數關系影響著漏電功耗。閾值電壓Vt與漏電功耗和單元門延遲有如下關系:

閾值電壓Vt越高的單元,它的漏電功耗越,但門延遲越長,也就是速度

閾值電壓Vt越低的單元,它的漏電功耗越,但門延遲越短,也就是速度

我們可以利用多閾值電壓工藝庫的這種特點,進行漏電功耗的優化,設計靜態功耗低性能高的電路。

一般的設計中,一個時序路徑組((timing path group)有多條時序路徑,延遲最大的路徑稱為關鍵路徑。根據多閾值電壓單元的特點,為了滿足時序的要求,關鍵路徑中使用低閾值電壓的單元(low Vt cells),以減少單元門的延遲,改善路徑的時序。而為了減少靜態功耗,在非關鍵路徑中使用高閾值電壓的單元(high Vt cells),以降低靜態功耗。因此,使用多閾值電壓的工藝庫,我們可以設計出低靜態功耗和高性能的設計。上面的描述如下圖所示:

②門級網表/RTL代碼的多閾值電壓設計

多閾值電壓設計可以在門級網表或者RTL代碼的時候就進行,也可以在后面布線后進行。門級網表/RTL代碼的多閾值電壓設計(或者說是靜態功耗優化)流程如下所示:

一個對應的示例腳本如下所示:

set target_library "hvt.db svt.db lvt.db"

······

read_verilog mydesign.v

current_design top

source myconstraint.tcl

······

set_max_leakage -power 0mw

compile

······

與以前的腳本不同,設置target_library時,我們用了多個庫。上列中,目標庫設置為 "hvt.db svt.db lvt.db"腳本中使用set_max_leakage_power命令為電路設置靜態功耗的約束。在運行compile命令時,Power Compiler將根據時序和靜態功耗的約束,在目標庫選擇合適的單元,在滿足時序約束的前提下,盡量使用Svt或Hvt單元,使優化出的設計性能高,靜態功耗低。

PS:如果在Physical Compiler工具(現在我們使用DC的拓撲模式)里做漏電功耗優化時,我們可以保留一點正的時間冗余(positive slack),使電路不會在極限的時序下工作.這些時間冗余量也可被后面其他的優化算法所使用。設置時間冗余的命令如下:

set physopt_power_critical_range 時間量

③布線后的多閾值電壓設計

上面是門級網表/RTL代碼的多閾值電壓設計,下面簡單介紹布線后的多閾值電壓設計,流程如下圖所示:

相應的一個示例腳本如下所示:

set target_library "hvt.db svt.db lvt.db"

read_verilog routed_design.v

current_design top

source top.sdc

······

set_max_leakage -power 0mw

physopt-preserve_footprint -only_power_recovery -post_route-incremental

physopt命令中使用了“-poat_route”的選項,特別用于進行布線后的漏電功耗的優化。優化時,單元的外形名稱(footprint)保留下來,原有的布線保持不變。

④多閾值電壓設計與多閾值庫的報告

進行漏電功耗的優化時,Power Compile將報告如下的漏電優化的信息:

LEAKAGE POWER的列(Column)展出了內部優化的漏電成本值。它和報告出來的漏電功耗可能不一樣。我們用“report_power”命令得到功耗的準確的報告。

我們現在來看一下多閾值庫。多閾值庫定義了兩個屬性,一個為庫屬性default_threshold_voltage_group,另一個為單獨庫單元的屬性threshold_voltage_group。然后報告多閾值電壓組的命令是:report_threshold_voltage_group.我們可以使用多閾值庫的這兩個屬性,報告出設計中使用多域值庫單元的比例,一個示例的腳本如下所示:

set_attr -type stringlvt.db:slowdefault_threshold_voltage_group LVt

set_attr -type string svt.db:slow default_threshold_voltage_group SVt

set_attr -type string hvt.db:slowdefault_threshold_voltage-group HVt

report_threshold_voltage_group

報告得到的結果如下所示:

(3)基于EDA工具的動態功耗優化

前面介紹了靜態功耗的優化,下面介紹動態功耗的優化。動態功耗優化通常在做完時序優化后進行。動態功耗優化時,需要提供電路的開關行為,工具根據每個節點的翻轉率,來優化整個電路的動態功耗。用compile/physopt命令可以同時對時序和功耗做優化。設置動態功耗的命令為:

set_max_dynamic_power xxmw.(一般設置為0)

動態功耗優化的流程如下所示:

一個對應的示例腳本如下所示:

read_verilog top.v

source constraints.tcl

set target_library "tech.db"

compile

read_saif

set_ max_dynamic_power 0 mw

compile -inc

動態功耗的優化的實現如上面所示。優化過程用了很多技術比如插入緩沖器、相位分配之類的。由于這些都是power compiler在背后自動實現(或者說是進行低功耗優化時工具使用的原理),不需要我們進行設置,因此這里不進行介紹。

(4)總體功耗優化

前面分別介紹了靜態功耗和動態功耗的優化方法。我們可以把它們結合在一起,進行整個設計總功耗的優化。總功耗是動態功耗和靜態功耗的和,總功耗的優先級比動態功耗和靜態功耗高。總功耗優化時,工具盡量減少動態功耗和靜態功耗的和。優化時如果減少了漏電功耗增加了動態功耗,但它們的和減少了,優化是有效的。反之亦然。我們可以通過設置開關,使動態功耗優化和靜態功耗優化用不同的努力級別(effort levels)和權重(weights)進行優化。

總功耗的優化流程如下圖所示:

一個對應的示例腳本如下所示:

read_verilog top.v

source constraints.tcl

set target_library "hvt.db svt.db lvt.db"

······

compile

read_saif

set_max_total_power 0 mw -leakage_weight 30

compile -inc

······

腳本中,target_library設置為多閾值電壓的庫,用于做靜態功耗的優化。讀入含有開關行為的saif文件,用于約束動態功耗的優化。在設置總功耗的約束時,我們可以在set_max_total_power命令中使用靜態或/和動態功耗權重(weight)的選項,使工具在優化時,偏重于靜態或動態功耗。假設P、Pd和Pl分別為總功耗、動態功耗和靜態功耗,Wd和Wl分別為動態功耗和靜態功耗的權重,則

總功耗P = (Wd*Pd+Wl*P1)/Wd

我們可以在DC或PC中設定只對功耗做優化。這時候,工具僅優化設計的功耗,而不會對更高優先級的約束做任何的優化和修正設計規則DRC違例。但是這種優化也不會使設計的更高優先級約束的性能變差和引起DRC違例。這種優化的優點在于運行時間較短,可用于優化設計的動態功耗、靜態功耗和總功耗。在DC和PC中,只能以增量編輯的形式工作。

PC中只對功耗做優化的命令如下:

set_max_total -power 0 mw

physopt -only_power_recovery

DC中只對功耗做優化的命令如下(由于現在PC在DC中,因此下面的腳本更常用):

set compile_power_opto_only true

set_max_leakage_power 0 mw

compile -inc

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 晶體管
    +關注

    關注

    78

    文章

    10396

    瀏覽量

    147745
  • 電壓設計
    +關注

    關注

    0

    文章

    5

    瀏覽量

    5950
  • 門級電路
    +關注

    關注

    0

    文章

    15

    瀏覽量

    2111
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    低功耗技術:讓無線設備“用電如絲”,續航以年計

    一、什么是超低功耗技術? 超低功耗技術是一系列硬件設計與通信協議優化的綜合成果,旨在將無線設備在非活躍狀態下的能耗降至微安(μA)甚至納安
    發表于 01-28 10:51

    請問如何優化芯片的功耗管理?

    在汽車電子系統中,功耗管理是一個關鍵問題。如何優化芯源車規CW32A030C8T7芯片的功耗管理,實現更高效的能源利用,延長汽車電池壽命?
    發表于 12-16 07:15

    在進行低功耗設計時如何優化CW32L083系列微控制器的功耗

    在進行低功耗設計時,如何優化CW32L083系列微控制器的功耗
    發表于 12-16 06:03

    低功耗系統設計核心:VDD_EXT原理與優化策略詳解!

    低功耗電子系統開發中,VDD_EXT作為關鍵的外部供電節點,其工作原理與設計優化直接決定系統的能效表現與穩定性。深入理解其電壓生成機制、負載特性及功耗影響因素,是實現高效電源管理的基礎。本文將系統
    的頭像 發表于 12-12 16:30 ?739次閱讀
    <b class='flag-5'>低功耗</b>系統設計核心:VDD_EXT原理與<b class='flag-5'>優化</b>策略詳解!

    什么是低功耗設計,如何評估低功耗MCU性能?

    在嵌入式系統的設計中,低功耗設計是許多設計人員必須面對的問題,其原因在于嵌入式系統被廣泛應用于便攜式和移動性較強的產品中去,而這些產品不是一直都有充足的電源供應,往往是靠電池來供電,所以設計人員從
    發表于 12-12 07:43

    武漢芯源MCU的功耗如何優化?有哪些低功耗模式和節能技術?

    武漢芯源MCU的功耗如何優化,有哪些低功耗模式和節能技術?
    發表于 12-08 07:44

    MCU芯片想實現低功耗如何做到?

    ,需根據外設IC的引腳特性,合理設置I/O口的上下拉及輸入輸出狀態。 4、斷開調試器連接 在測試MCU的低功耗性能時,確保調試器與MCU已斷開連接,避免調試器對功耗測試結果造成干擾。 5、優化
    發表于 12-01 08:01

    MCU時鐘管理對功耗優化方向

    時僅需幾μA),但精度較差。 策略: 在運行模式使用外部高速時鐘,進入低功耗模式前切換到內部低速時鐘。 (4) 分頻器優化 原理:通過預分頻器降低外設時鐘頻率(如定時器、ADC)。 示例: 將定
    發表于 11-24 06:16

    為什么cortex-M0+功耗低?

    功耗。 Cortex-M0+:優化為 2流水線(取指+解碼、執行)。 減少流水線層級,降低每個周期激活的電路規模,直接減少動態功耗。 流
    發表于 11-19 08:15

    如何通過優化電能質量在線監測裝置的散熱系統來降低功耗

    通過優化電能質量在線監測裝置的散熱系統降低功耗,核心邏輯是 “ 提升散熱效率,減少風扇等散熱部件的無效能耗 ”—— 既要避免硬件因高溫被迫滿負荷運行(如 CPU 降頻前的高功耗),又要降低散熱
    的頭像 發表于 11-05 11:54 ?388次閱讀

    低功耗設計核心指標之時鐘門控效率

    時鐘門控效率是低功耗設計早期階段極具價值的可量化指標,使用英諾達的EDA工具進行功耗優化并獲取RTL修改建議,讓功耗優化不再是“玄學”。
    的頭像 發表于 09-19 10:51 ?1005次閱讀
    <b class='flag-5'>低功耗</b>設計核心指標之時鐘門控效率

    低功耗藍牙智能門鎖應用

    的訪客鑰匙。 3、更高的安全性。所有通信數據采用非對稱加密算法,防止暴力破解。 4、更快的響應速度,更低的功耗。速度快,實現秒開鎖;采用業界超低功耗無線通信方案,相同電池容量下,更長待機、使用時間
    發表于 06-25 09:47

    RISC-V核低功耗MCU動態時鐘門控技術解析

    機制? 時鐘域動態隔離? 通過硬件時鐘門控電路,按任務需求實時關閉空閑模塊(如未使用的UART、SPI外設)的時鐘信號,降低動態功耗。例如,當通信接口處于閑置狀態時,自動切斷其時鐘源,減少無效翻轉
    的頭像 發表于 04-24 15:11 ?1075次閱讀

    蜂窩物聯網的超低功耗特性

    針對低功耗進行優化的蜂窩物聯網 革命性的蜂窩解決方案: 無與倫比的電源效率 要打造卓越的蜂窩物聯網產品,低功耗是一個不可或缺的因素。憑借我們在制造屢獲殊榮的超低功耗設備方面的豐富專業知
    的頭像 發表于 04-07 14:57 ?1047次閱讀

    英諾達推出RTL功耗優化工具

    英諾達(成都)電子科技有限公司隆重推出芯片設計早期RTL功耗優化工具—EnFortius RTL Power Explorer(ERPE),該工具可以高效、全面地在RTL設計階段進行功耗
    的頭像 發表于 03-20 17:06 ?1169次閱讀