国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

正確的時序

亞德諾半導體 ? 2019-10-15 17:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Frederik Dostal

ADI公司

許多模擬電路需要一種時鐘信號,或者要求能在一定時間后執行某項任務。對于這樣的應用,有各種各樣適用的解決方案。對于簡單的時序任務,可以使用標準的555電路。使用555電路和適當的外部組件,可以執行許多不同的任務。

然而,使用相當廣泛的555定時器有一個缺點,就是設置不太精確。555定時器通過給外部電容充電和檢測電壓閾值來工作。這種電路很容易制作,但它的精度很大程度上取決于其電容的實際值。

晶體振蕩器適用于精度要求較高的應用。它們的精度可能很高,但它們有一個缺點:可靠性。參與電氣設備維修的人都知道,故障通常是由大型電解電容引起的。晶體振蕩器是引起故障的第二大原因。

第三種測量時間長度或生成時鐘信號的方法是使用一個簡單的小型微控制器。當然,可供選擇的器件數量繁多,且可以選擇各自不同的優化方法。但是,這些器件需要編程,用戶需要掌握一定的知識才能使用它;此外,由于其采用數字設計,在關鍵應用中使用時,必須非常小心謹慎。例如,如果微控制器發生故障,整個系統會出現問題。

除了這三種基本的時鐘產生構建塊之外,還有其他不太為人所知的替代方案。ADI公司提供的TimerBlox模塊就是這樣一種替代方案。它們是基于硅的時序模塊,與微控制器不同,它們在運行中是完全模擬的,可以通過電阻進行調整。所以,它不需要軟件編程,功能也非常可靠。圖1對不同的TimerBlox模塊進行了概述,且介紹了它們各自的基本功能。使用這些基本構建模塊可以生成無數其他功能。

image.png

1.用于生成各種時序功能的TimerBlox電路。

與廣泛使用的555定時器電路相比,TimerBlox電路不依賴外部電容充電。所有的設置都在電阻中完成,因此其功能更精確。精度可達到1%2%。晶體振蕩器的精度更高,約為100倍,但隨之而來的是各種缺點。

image.png

2.采用LTC6993 TimerBlox集成電路的包絡檢波器。

時序模塊的應用非常多樣化。ADI公司已經發布了許多示例電路。圖2顯示了一個包絡檢波器。幾個快速脈沖結合在一起形成一個較長的脈沖。LTC6993-2的外部組件對于這個應用來說是最少的。電路中的電容只是一個支持電源電壓的備用電容,對定時模塊的精度沒有影響。

其他有趣的應用還包括用于電源的多個開關穩壓器的相移同步,或將擴頻調制添加到具有同步輸入的開關穩壓器IC中。另一個典型的應用是部署指定的延遲,也就是定時器為特定的電路段提供延遲開啟功能。

有許多不同的技術解決方案用于生成時鐘信號和執行各種基于時間的任務。每種方案各有其優缺點。例如TimerBlox模塊這樣的硅振蕩器,就因為使用可變電阻代替電容,所以具備易于使用、精度高、可靠性高等特點。

作者簡介

Frederik Dostal曾就讀于德國埃爾蘭根-紐倫堡大學微電子學專業。他于2001年開始工作,涉足電源管理業務,曾擔任多種應用工程師職位,并在亞利桑那州鳳凰城工作了四年,負責開關模式電源。Frederik2009年加入ADI公司,擔任歐洲分公司的電源管理技術專家。聯系方式:frederik.dostal@analog.com

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    深入解析 MAX6391/MAX6392 雙電壓微處理器監控電路

    深入解析 MAX6391/MAX6392 雙電壓微處理器監控電路 在電子系統設計中,微處理器(μP)的可靠運行至關重要。電源電壓的穩定性、復位信號的正確時序等因素都會影響系統的性能和可靠性
    的頭像 發表于 02-28 17:05 ?529次閱讀

    探秘ADM1085/ADM1086/ADM1087:簡單而強大的電源時序控制器

    探秘ADM1085/ADM1086/ADM1087:簡單而強大的電源時序控制器 在電子設計領域,電源的正確時序控制對于系統的穩定性和可靠性至關重要。今天,我們就來深入了解一下Analog
    的頭像 發表于 02-28 14:05 ?82次閱讀

    RGB時序燈條的工作原理講解

    圖文配合講解了RGB時序燈條的應用場景、什么是RGB時序燈條、信號格式與傳輸規則、燈珠芯片的工作流程、顏色與動態效果控制方式等
    發表于 02-06 11:36 ?0次下載

    SI合集002|信號完整性測量應用簡介,快速掌握關鍵點

    一、信號完整性定義信號完整性(SignalIntegrity,簡稱SI)是衡量信號從驅動端經傳輸線抵達接收端后,波形完整程度的關鍵指標,反映了信號在電路中能否以正確時序、持續時間和電壓幅度作出響應
    的頭像 發表于 01-26 10:58 ?196次閱讀
    SI合集002|信號完整性測量應用簡介,快速掌握關鍵點

    vivado中常用時序約束指令介紹

    在vivado中,我們常用的時序約束指令主要包括如下幾個方面。
    的頭像 發表于 01-20 16:15 ?318次閱讀

    鎖存器中的時間借用概念與靜態時序分析

    對于基于鎖存器的設計,靜態時序分析會應用一個稱為時間借用的概念。本篇博文解釋了時間借用的概念,若您的設計中包含鎖存器且時序報告中存在時間借用,即可適用此概念。
    的頭像 發表于 12-31 15:25 ?5498次閱讀
    鎖存器中的時間借用概念與靜態<b class='flag-5'>時序</b>分析

    vivado時序分析相關經驗

    vivado綜合后時序為例主要是有兩種原因導致: 1,太多的邏輯級 2,太高的扇出 分析時序違例的具體位置以及原因可以使用一些tcl命令方便快速得到路徑信息
    發表于 10-30 06:58

    板子的差分時鐘如何正確地轉化為單端

    ,將輸入信號設置為diff,即為差分含義 但是這種方法,最后通過約束之后得到的時序是有問題的。一種正確的解決方法如下 解決方法② 使用IBUFGDS原語,將差分時鐘信號轉為單端 如上設置,可以得到
    發表于 10-27 07:29

    工業現場的CCLink模塊總線協議通訊:網關模塊的應用價值

    ? 關于CC-Link CC-Link,即配置時鐘(Configuration Clock),是FPGA配置過程中的關鍵信號。 它主要用于同步配置數據的傳輸,確保數據在正確時序下被FPGA接收并存
    的頭像 發表于 07-17 11:39 ?842次閱讀
    工業現場的CCLink模塊總線協議通訊:網關模塊的應用價值

    歐/美標直流充電樁控制時序講解

    直流充電樁控制時序
    的頭像 發表于 06-30 09:22 ?1325次閱讀
    歐/美標直流充電樁控制<b class='flag-5'>時序</b>講解

    西門子再收購EDA公司 西門子宣布收購Excellicon公司 時序約束工具開發商

    精彩看點 此次收購將幫助系統級芯片 (SoC) 設計人員通過經市場檢驗的時序約束管理能力來加速設計,并提高功能約束和結構約束的正確性 ? 西門子宣布 收購 Excellicon 公司 ,將該公司用于
    的頭像 發表于 05-20 19:04 ?1587次閱讀
    西門子再收購EDA公司  西門子宣布收購Excellicon公司  <b class='flag-5'>時序</b>約束工具開發商

    Pico示波器在電源時序測試中的應用

    在航天電子系統研發中,電源模塊時序一致性是保障設備穩定運行的核心指標。
    的頭像 發表于 05-15 15:55 ?967次閱讀
    Pico示波器在電源<b class='flag-5'>時序</b>測試中的應用

    FPGA時序約束之設置時鐘組

    Vivado中時序分析工具默認會分析設計中所有時鐘相關的時序路徑,除非時序約束中設置了時鐘組或false路徑。使用set_clock_groups命令可以使時序分析工具不分析時鐘組中時
    的頭像 發表于 04-23 09:50 ?1342次閱讀
    FPGA<b class='flag-5'>時序</b>約束之設置時鐘組

    一文詳解Vivado時序約束

    Vivado的時序約束是保存在xdc文件中,添加或創建設計的工程源文件后,需要創建xdc文件設置時序約束。時序約束文件可以直接創建或添加已存在的約束文件,創建約束文件有兩種方式:Constraints Wizard和Edit T
    的頭像 發表于 03-24 09:44 ?4830次閱讀
    一文詳解Vivado<b class='flag-5'>時序</b>約束

    在linux使用HUMMINGGBIRD Debugger Kit V2連接目標板上e203提示出錯是怎么回事?

    ’t do that when your target is `exec’ “monitor” command not supported by this target 找不到目標板上的器件,底層跟蹤如下各管腳時序如下: 請問一下大神們,正確
    發表于 03-07 16:32